KR100263048B1 - 듀얼 비트 엔알제트 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치 - Google Patents

듀얼 비트 엔알제트 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치 Download PDF

Info

Publication number
KR100263048B1
KR100263048B1 KR1019950002835A KR19950002835A KR100263048B1 KR 100263048 B1 KR100263048 B1 KR 100263048B1 KR 1019950002835 A KR1019950002835 A KR 1019950002835A KR 19950002835 A KR19950002835 A KR 19950002835A KR 100263048 B1 KR100263048 B1 KR 100263048B1
Authority
KR
South Korea
Prior art keywords
data
signal
latch
synchronization
flip
Prior art date
Application number
KR1019950002835A
Other languages
English (en)
Other versions
KR960032477A (ko
Inventor
박정일
박용우
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019950002835A priority Critical patent/KR100263048B1/ko
Publication of KR960032477A publication Critical patent/KR960032477A/ko
Application granted granted Critical
Publication of KR100263048B1 publication Critical patent/KR100263048B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/19Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
    • G11B27/28Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
    • G11B27/30Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording
    • G11B27/3027Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording used signal is digitally coded
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/102Programmed access in sequence to addressed parts of tracks of operating record carriers
    • G11B27/105Programmed access in sequence to addressed parts of tracks of operating record carriers of operating discs

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

1. 청구범위에 기재된 발명이 속하는 기술분야
본 발명은 듀얼비트 NRZ 데이타전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치에 관한 것이다.
2. 발명이 해결하고자하는 기술적 과제
본 발명의 목적은 듀얼 비트 NRZ 데이타를 각각의 병렬데이타로 변환하고, 상기 두 병렬데이타와 기준 어드레스 마크 데이타를 비교하여 상기 듀얼 비트 NRZ 데이타 입력으로부터 어드레서 마크를 검출하는 듀얼 비트 NRZ 데이타 전송방식 디스크 구동 기록 장치의 어드레스 마크 검출장치를 제공함에 있다.
3. 발명의 해결방법의 요지
본 발명의 듀얼 비트 NRZ 데이타전송방식 디스크 구동 기록 장치의 어드레스 마크 검출 장치에 있어서, 소정 클럭신호에 동기하여 상기 듀얼 비트 NRZ 데이타를 입력받아 각각의 NRZ데이타열을 기수와 우수번째 데이타로하는 12비트의 병렬데이타로 변환출력하는 직/병렬 변환수단과, 상기 병렬 데이타중 연속하는 9 ∼3번째 비트의 데이타를 입력받아 소정 기준 어드레스 마크 데이타와 비교하여 동일성에 대응하는 제1비교신호를 출력하는 제1비 교수단과, 상기 병렬데이타중 연속하는 8∼2번째 비트의 데이타를 입력받아 상기 기준 어드레스 마크 데이타와 비교하여 동일성에 대응하는 제2비교신호를 출력하는 제2비교수단과, 상기 제1 및 제2비교신호를 입력받아 논리합 연산출력하는 논리합연산수단과, 상기 클럭신호에 동기하여 상기 논리합연산수단의 출력신호를 어드레스 마크 검출신호로 래치출력하는 제1래치수단과, 상기 클럭신호에 동거하여 상기 제2비교 신호를 래치출력하는 제2래치수단과, 상기 어드레스 마크검출신호에 대응하여, 상기 클럭신호를 소정 분주비로 분주하여 출력하는 분주수단과, 상기 병렬데이타중 연속하는 12∼5번째 비트의 데이타와, 상기 상기 병렬데이타중 연속하는 11∼4번째 비트의 데이타를 입력받으며, 상기 제2래치수단의 래치출력에 대응하여 상기 두 입력데이타를 선택적 출력하는 선택수단과, 상기 선택수단의 출력을 입력받아 상기 분주수단의 출력신호에 동기하여 래치 출력하는 제3래치수단으로 구성한다.
4. 발명의 중요한 용도
본 발명은 고속데이타전송을 위한 듀얼 비티 NRZ 데이타전송방식 디스크 구동기록장치의 인터페이스 제어장치에서 특히 유용하게 사용될 수 있다.

Description

듀얼 비트 엔알제트 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치
제1도는 일반적인 싱글 비트 NRZ 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치의 블록구성도이다.
제2도는 상기 제1도의 종래 어드레스 마크 검출장치의 어드레스 마크 검출 타이밍도이다.
제3도는 본 발명의 바람직한 일 실시예에 따른 듀얼 비트 NRZ 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치의 블록구성도이다.
제4도는 상기 제3도의 본 발명의 바람직한 일 실시예에 따른 타이밍도이다.
본 발명은 디스크 구동 기록장치의 어드레스 마크 검출장치에 관한 것으로서, 특히 리드/라이트 채널부로부터 NRZ데이타가 2비트씩 출력되는 듀얼 비트 NRZ 데이타 전송방식 디스크 구동 기록 장치의 어드레스 마크 검출장치에 관한 것이다.
일반적으로 디스크 기록 매체의 서보영역에서는 원하는 위치에 데이타를 리딩 또는 라이팅하기위한 상기 디스크 기록 매체의 서보정보가 기록되어있다. 서보영역내의 상기 서보정보들을 검출하기위해서는 해당 서보영역의 시작위치에 기록되어 서보정보 검출시기를 동기시켜주는 서보 어드레스 마크 (Servo Address Mark;SAM)를 먼저 검출하여야한다. 상기 SAM은 일반적으로 DC갭(DC GAP)구간으로서, 서보 스타드 마크(Servo Start Mark)또는 서보겝(SERVO GAP)이라고 한다.
상술한 서보정보기록구간 다음에는 데이타 ID(IDentification)정보기록구간이 위치하며, 상기 데이타 ID정보기록구간에는 해당 영역의 실리더번호(Cylinder No), 헤드번호(Head NO), 섹터번호(Sector No), 프래그(Flag) 및 분할정보(Split)등으로 이루어진 ID 정보가 기록되어 상기 디스크 구동기록장치의 데이타 독취정보를 제공하게 된다.
그런데 상기 데이타 ID정보기록구간의 리딩시 에러가 발생하면, 다른 데이타가 잘못읽히는 경유가 발생하며, 상기 디스크구동기록장치는 상술한 에러들의 검출을 위해 CRC 체크 바이트가 상기 데이타ID정보기록구간다음에 기록되어 있으며, 디스크 기록 매체내에서 데이타를 쓰거나 읽을때 데이타 ID정보기록구간의 에러를 감지할 수 있도록 하고 있다. 또한 상기 디스크기록매체는 상술한 ID정보기록구간의 검출시기를 정확히 동기시키기위한 동기 패턴을 구비하며, 이러한 동기패턴이 AM 이다. 상기 디스크 구동 기록장치는 상기 AM의 검출시점에 동기하여 ID정보 및 일반 정보데이타들의 검출시점을 정한다.
따라서 상기 AM 이 검출되지않으면 상기 데이타ID정보기록구간내의 기록 정보를 정확이 읽을 수 없으므로, 상기 AM검출성능이 상기 디스크 구동 기록장치의 가장 중요한 비중을 차지함은 의심할 바 없다.
일반적으로 상술한 디스크 구동 기록장치는 기록하고자하는 데이타를 상기 드스크 기록 매체에 기록할때에는 NRZ(Non Return to Zero)포맷의 데이타를 RLL(Run Length Limited)포맷으로 변경하고, 상기 디스크 기록 매체에 사용되는 피크 검출방법에 알맞도록 상기 RLL포맷신호를 아나로그 신호로 변환하여 상기 디스크 기록매체에 기록한다. 일반적으로 디스크 구동 기록 장치에 있어서, 디스크 기록 매체로부터 검출된 데이타는 헤드와 리드/라이트 채널부를 통해 NRZ데이타로 출력되며, 상기 NRZ데이타는 싱글 비트 단위로 상기 리드/라이트 채널부로부터 인터페이스 제어장치로 전송된다.
제1도는 종래 AM 패턴 검출기를 포함하는 일반적인 디스크 구동 기록장치의 AM 검출신호 생성부의 블럭 구성도로서,
디스크 기록 매체로부터 검출되어 직렬로 일비트씩 입력되는 NRZ 데이타를 입력받으며, 소정 클럭신호(CLK)에 동기하여 상기 NRZ신호를 8비트씩의 병렬데이타(A7∼A0)로 변환하여 출력하는 쉬프트 레지스터(shift resister;10)와,
상기 디스크기록매체의 기준 AM 데이타(B7∼B0)와, 상기 병렬데이타(A7∼A0)를 입력받으며, 상기 두 입력데이타의 각 대응비트를 비교하여 그 비교결과에 대응하는 비교결과신호(EQ)를 출력하는 AM패턴검출기(20)와,
상기 비교결과신호(EQ)를 입력받아, 상기 클럭신호(CLK)에 동기하여 래치출력하는 제1D플립플롭(30)과,
하이상태의 소정 기준신호를 입력받으며, 상기 제1D플립플롭(30)의 래치출력신호에 동기하여 AM검출신호를 출력하는 제2D플림플롭(40)과,
상기 AM검출신호를 카운트 인에이블신호로 입력받아 이에 대응하여 상기 클럭신호(CLK)를 8분주하여 바이트 클럭신호로 출력하는 8진 카운터(50)와,
상기 병렬데이타(A7∼A0)를 입력받아 상기 바이트 클럭신호에 동기하여 바이트테이타(byte data)로 래치출력하는 제3D플립플롭(60)으로 구성된다.
상술한 구성에서 상기 기준 AM NRZ데이타(B7∼B0)는 기준 AM패턴을 의미하며, 상기 바이트데이타는 시리얼로 입력받은 데이타를 동기하여 8비트단위로 묶여진 상기 디스크 기록매체로부터 독취된 ID데이타 및 일반 정보데이타를 의미한다.
이하 상술한 제1도의 구성을 참조하여 종래 AM검출신호 생성부의 동작을 특히 상술한 종래 AM패턴 검출기는(20)를 중심으로 상세히 설명한다.
일례로 상기 기준 AM NRZ 데이타(B7∼B0)값이 "10100101"이며, 상기 디스크 기록매체로부터 검출된 NRZ데이타가 "10100101"의 직렬상태로 상기 쉬프트 레지스터(10)로 입력될때, 먼저 상기 쉬프트 레지스터(10)는 직/병렬 변환기의 역할을 수행하므로, 상기 직렬로 입력되는 NRZ데이타를 제2도면에 도시된 바와 같이 8비트의 병렬데이타(A7∼A0)로 출력한다. 이후 상기 AM패턴 검출기(20)는 먼저 상기 기준 AM NRZ 데이타(B7∼B0)값과 상기 병렬데이타(A7∼A0)의 대응비트데이타들을 각각 비교하여 그 비교결과에 대응하는 비교결과신호(EQ)를 출력한다. 즉, 상기 기준 AM NRZ데이타(B7∼B0)와 상기 병렬데이타(A7∼A0)가 일치하는 시점에서 상기 AM패턴검출기(20)는 하이상태의 비교결과신호(EQ)를 출력한다. 그리고 상기 제1D플립플롭(30)은 상기 하이상태의 비교결과신호(EQ)를 상기 클럭신호(CLK)에 동기하여 래치출력한다. 상기 제2D플립플롭(40)은 하이상태의 기준신호("1")를 입력받으며, 상기 제1D플립플롭(30)의 래치출력신호에 동기하여 하이상태의 AM검출신호를 생성 출력한다. 또한 상기 8진카운터(50)는 상기 하이상태의 AM검출신호에 카운트 인에이블되어 상기 클럭신호(CLK)를 8진카운팅하여 제2도에 도시된 바와 같이 상기 클럭신호(CLK)의 8분주신호를 바이트클럭신호로 출력한다. 또한 제3D플립플롭(60)은 상기 병렬데이타(A7∼A0)를 입력받으며, 상기 바이트 클럭신호에 동기하여 현재 입력되고 있는 병렬데이타(A7∼A0)를 바이트 데이타로 래치출력한다.
한편 근래에 들어 디스크 구동 기록 장치의 전송속도향상 요구에 따라 상기 리드/라이트 채널부로부터 인터페이스 제어장치로 상기 NRZ데이타가 듀얼비트씩 전송되는 듀얼비트 NRZ데이타 전송방식이 대두되고 있다. 이러한 종래의 듀얼 비트 NRZ데이타 전송방식 어드레스 마크 검출장치의 어드레스마크 검출장치는 상기 듀얼 비트씩 입력되는 NRZ데이타로부터 어드레스 마크를 검출하기 위하여, 상기 듀얼 비트씩 입력되는 NRZ데이타를 싱글 비트열로 변환하고 이를 8비트 단위의 병렬 데이타로 변환하여 기준 AM 데이타와 상기 병렬데이타를 비교하였다. 즉, 상술한 제1도에 도시된 바와 같은 구성으로써, 상기 싱글비트열로 변환되어 입력되는 병력데이타를 2배의 클럭신호에 동기하여 처리하였다.
그러나 상술한 종래 듀얼비트 NRZ데이타 전송방식 디스크 구동 기록 장치는 듀얼 비트씩 입력되는 NRZ데이타를 다시 싱글 NRZ비트열로 변환하므로, 상기 싱글 NRZ비트열로의 변환시간으로 인한 시간지연을 가지며, 듀얼 비트 NRZ데이타 전송이 제대로 이루어지지 않는 단점이 있었다.
따라서 본 발명의 목적은 리드/라이트 채널부로부터 입력되는 듀얼 비트 NRZ 데이타를 각각의 병렬데이타로 변환하고, 상기 두 병렬데이타와 기준 어드레스 마크 데이타를 비교하여 상기 듀얼 비트 NRZ 데이타 입력으로부터 어드레스 마크를 검출하는 듀얼 비트 NRZ 데이타 전송방식 디스크 구동 기록 장치의 어드레스 마크 검출장치를 제공함에 있다.
상술한 목적을 달성하기위한 본 발명은 듀얼 비트 NRZ 데이타전송방식 디스크 구동 기록 장치의 어드레스 마크 검출 장치에 있어서,
소정 클럭신호에 동기하여 상기 듀얼 비트 NRZ데이타를 입력받아 각각의 NRZ데이타열을 기수와 우수번째 데이타로 하는 12비트의 병렬데이타로 변환출력하는 직/병렬 변환수단과,
상기 병렬데이타중 연속하는 9∼3번째 비트의 데이타를 입력받아 소정기준 어드레스 마크 데이타와 비교하여 동일성에 대응하는 제1비교신호를 출력하는 제1비교수단과,
상기 병렬데이타중 연속하는 8∼2번째 비트의 데이타를 입력받아 상기 기준 어드레스 마크 데이타와 비교하여 동일성에 대응하는 제2비교신호를 출력하는 제2비교수단과,
상기 제1 및 제2비교신호를 입력받아 논리합연산출력하는 논리합연산수단과,
상기 클럭신호에 동기하여 상기 논리합연산수단의 출력신호를 어드레스 마크 검출신호로 래치출력하는 제1래치수단과,
상기 클럭신호에 동기하여 상기 제2비교신호를 래치출력하는 제2래치수단과,
상기 어드레스 마크검출신호에 대응하여 상기 클럭신호를 소정 분주비로 분주하여 출력하는 분주수단과,
상기 병렬데이타중 연속하는 12∼5번째 비트의 데이타와, 상기 상기 병렬데이타중 연속하는 11∼4번째 비트의 데이타를 입력받으며, 상기 제2래치수단의 래치출력에 대응하여 상기 두 입력데이타를 선택적 출력하는 선택수단과,
상기 선택수단의 출력을 입력받아 상기 분주수단의 출력신호에 동기하여 래치 출력하는 제3래치수단으로 구성한다.
이하 본 발명의 바람직한 구성 및 동작의 일 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
제3도는 본 발명의 바람직한 일 실시예에 따른 듀얼 비트 NRZ 데이타 전송방식 디스크 구동 기록 장치의 어드레스 마크 검출 장치의 블럭 구성도로서,
소정 클럭신호(CLK)에 동기하여 듀얼 비트 NRZ 데이타열중 하나의 NRZ데이타열(NRZ1)을 입력받아 6비트씩 래치하고, 상기 래치된 NRZ데이타를 소정 병렬데이타(D10∼D-1)를 구성하는 우수비트 데이타(D10, D8, D6, D4, D2, D0)로 병렬 출력하는 제1레지스터(110)와,
상기 클럭신호(CLK)에 동기하여 상기 듀얼비트 NRZ 데이타열중 나머지 하나의 NRZ데이타열(NRZ0)을 입력받아 6비트씩 래치하고, 상기 래치된 NRZ데이타를 상기 병렬데이타(D10∼D-1)를 구성하는 기수비트 데이타(D9, D7, D5, D3, D1, D-1)로 병렬 출력하는 제2쉬프트 레지스터(115)와,
상기 제1 및 제2 레지스터(110, 115)의 출력데이타들로 구성되는 상기 병렬데이타(D10∼D-1)의 구성 비트 데이타중 어드레스8∼1까지의 데이타(D8∼D1)와 소정 기준 AM 데이타(B7∼B0)를 입력받아 서로 비교하며, 상기 두 입력데이타의 동일함비교에 대응하는 제1비교신호(EQ1)을 출력하는 제1비교기(120)와,
상기 병렬데이타(D10∼D-1)의 구성 비트 데이타중 어드레서7∼0까지의 데이타(D7∼D0)와 상기 기준 AM 데이타(B7∼B0)를 입력받아 서로 비교하며, 상기 두 입력데이타의 동일함비교에 대응하는 제2비교신호(EQ2)를 출력하는 제2비교기(125)와,
상기 제1 및 제2비교신호(EQ1, EQ2)를 입력받아 논리합연산하여 출력하는 논리합연산소자(170)와,
상기 클럭신호(CLK)에 동기하여 상기 논리합연산소자(170)의 연산출력을 래치출력하는 제1D플립플롭(131)과,
상기 제1D플립플롭(131)의 래치출력에 동기하여 하이상태("1")의 소정기준신호를 래치출력하는 제2D플립플롭(133)과,
상기 클럭신호(CLK)에 동기하여 상기 제2비교신호(EQ2)를 래치출력하는 제3D플립플롭(135)과,
상기 제3D플립플롭(135)의 래치출력에 동기하여 상기 기준신호를 래치출력하는 제4D플립플롭(137)과,
상기 제2D플립플롭(133)의 래치출력에 카운팅 인에이블되어 상기 클럭신호(CLK)의 4분주신호를 출력하는 4진카운터(150)와,
상기 병렬데이타(D10∼D-1)의 구성 비트 데이타중 어드레스10∼3까지의 데이타(D10∼D3) 와 어드레스9∼3까지의 데이타(D9∼D2)를 각각의 입력받으며, 상기 제4D플립플롭(137)의 래치출력에 출력선택되어 상기 두 입력데이타(D9∼D2, D10∼D3)를 선택적 출력하는 선택기(140)와,
상기 4진카운터(150)의 4분주신호에 동기하여 상기 선택기(140)의 출력데이타를 래치하여 바이트 데이타로 출력하는 제3레지스터(160)로 구성한다.
상술한 본 발명의 바람직한 일 실시예의 구성에서는 상기 제1 및 제2레지스터(110, 115)로 6비트 쉬프트 레지스터를 사용하고 있다.
제4도는 본 발명의 바람직한 일 실시예에 따른 상기 제3도의 타이밍일례도이다.
이하 상술한 제3도 및 제4도를 참조하여 본 발명의 바람직한 일 실시예를 상세히 설명한다.
먼저 상기 제1레지스터(110)는 상기 클럭신호(CLK)에 동기하여 리드/라이트채널부(도시되지않음)로부터 입력되는 NRZ1 데이타열을 직렬로 입력받아 상기 병렬데이타(D10∼D-1)의 우수비트 데이타(D10, D8, D6, D4, D2, D0)로 병렬 출력한다. 또한 상기 제2레지스터(115)는 상기 클럭신호(CLK)에 동기하여 상기 리드/라이트채널부로부터 입력되는 NRZ0 데이타열을 직렬로 입력받아 상기 병렬데이타(D10∼D-1)의 기수비트 데이타(D9, D7, D5, D3, D1, D-1)로 병렬 출력한다.
상기 제4도의 a구간을 일례로 참조하면, 상기 제1쉬프트 레지스터(110)는 "11000"값의 우수비트 데이타(D10, D8, D6, D4, D2, D0)를 출력하며, 상기 제2쉬프트 레지스터(115)는 "110"값의 기수비트 데이타(D9, D7, D5, D3, D1, D-1)를 출력한다. 따라서 12비트로 구성되는 상기 병렬데이타(D10∼D-1)의 데이타값은 "001010010100"가 된다.
이후 상기 제1비교기(120)는 상기 병렬데이타(D10∼D-1)의 구성 비트 데이타중 어드레스8∼1까지의 데이타(D8∼D1)와 기준 AM 데이타(B7∼B0)를 입력받아 비교하며, 상기 기준AM데이타(B7∼B0)값이 "10100101"이면 제4도의 a구간에서 상기 어드레스8∼1까지의 데이타(D8∼D1)값이 "10100101"이므로 상기 두입력데이타의 동일함을 알리는 "1"상태의 제1비교신호(EQ1)를 출력한다. 또한 상기 제2비교기(125)는 상기 병렬데이타(D10∼D-1)의 구성 비트데이타중 어드레스7∼0까지의 데이타(D7∼D0)와 상기 기준 AM 데이타(B7∼B0)를 입력받아 비교하며, 상기 기준AM데이타(B7∼B0)값이 "10100101"이고 제4도의 a구간에서 상기 어드레스7∼0까지의 데이타(D7∼D0)값이 "1001010"이므로 상기 두입력데이타의 동일하지않음을 알리는 "0"상태의 제2비교신호(EQ2)를 출력한다.
논리합연산소자(170)는 제1비교신호(EQ1)와 제2비교신호(EQ2)를 입력받아 논리합연산출력한다. 상술한 a구간에서의 일례를 이어서 설명하면 상기 논리합연산소자(170)는 연산값 "1"을 출력한다. 이후 제1D플립플롭(131)은 상기 연산값 "1"을 입력받아 상기 클럭신호(CLK)에 동기하여 제4도의 b와 같이 "1"상태로 래치출력하며, 제2D플립플롭(133)은 상기 제1D플립프롭(131)의 래치출력신호를 클럭입력받아 기준신호("1")을 AM검출신호로 제4도의 c와 같이 "1"상태로 래치출력한다.
제3D플립플롭(135)은 상기 제2비교신호(EQ2)를 입력받아 상기 클럭신호(CLK)에 동기하여 래치출력한다. 상술한 제4도의 일례를 참조하면, 상기 제2비교신호(EQ2)가 "0"상태이므로 상기 제3D플립플롭(135)은 "0"상태를 출력한다. 이후 제4D플립플롭(137)은 상기 제3D플립플롭의 래치출력신호를 클럭 입력받으므로 출력신호로 최초 "0"상태를 유지한다.
4진카운터는 상기 제2D플립플롭(133)의 "1"상태의 AM검출신호입력에 응답하여 상기 클럭신호(CLK)에 동기하여 4진카운팅신호를 출력한다.
이후 선택기(140)는 상기 제2비교신호에 대응하는 상기 제4D플립플롭(137)의 래치출력신호("0")에 응답하여 상기 병렬데이타(D10∼D-1)의 어드레스10∼3까지의 데이타(D10∼D3)입력을 선택하여 출력한다.
제3레지스터(160)는 상기 4진카운팅신호에 동기하여 상기 선택기(140)의 출력데이타를 바이트 데이타로 래치출력한다.
상술한 바와 같이 병렬데이타(D10∼D-1)의 어드레스8∼1까지의 데이타(D8∼D1)가 상기 기준 AM데이타(A7∼A0)와 같으면, AM의 MSB데이타가 상기 NRZ1열로 입력되는 경우이다.
또한 병렬데이타(D10∼D-1)의 어드레스7∼0까지의 데이타(D7∼D0)가 상기 기준 AM데이타(A7∼A0)와 같으면, AM의 MSB데이타가 상기 NRZ0열로 입력되는 경우이며, 제2D플립플롭(133)은 "1"상태의 AM검출신호를 출력하고, 선택기의 출력선택은 "1"상태가 되어 상기 병렬데이타(D10∼D-1)의 어드레스10∼3까지 데이타(D10∼D3)입력을 출력한다.
따라서 상술한 바와 같이 본 발명은 리드/라이트 채널부로부터 입력되는 듀얼비트 NRZ데이타를 각각의 병렬데이타로 변환하고 상기 병렬데이타로부터 AM를 검출하므로 리드/라이트 채널부로부터 인터페이스제어부와의 데이타전송속도가 빨라지며, 정확한 AM검출을 이룰수 있다는 장점이 있다.

Claims (5)

  1. 듀얼 비트 NRZ 데이타전송방식 디스크 구동 기록 장치의 어드레스 마크 검출 장치에 있어서:
    소정 클럭신호에 동기하여 상기 듀얼 비트 NRZ데이타를 입력받아 각각의 NRZ데이타열을 기수와 우수번째 데이타로 하는 12비트의 병렬데이타로 변환출력하는 직/병렬 변환수단과;
    상기 병렬데이타중 연속하는 9∼3번째 비트의 데이타를 입력받아 소정 기준 어드레스 마크 데이타와 비교하여 동일성에 대응하는 제1비교신호를 출력하는 제1비교수단과;
    상기 병렬데이타중 연속하는 8∼2번째 비트의 데이타를 입력받아 상기 기준 어드레스 마크 데이타와 비교하여 동일성에 대응하는 제2비교신호를 출력하는 제2비교수단과;
    상기 제1 및 제2비교신호를 입력받아 논리합연산출력하는 논리합연산수단과;
    상기 클럭신호에 동기하여 상기 논리합연산수단의 출력신호를 어드레스 마크 검출신호로 래치출력하는 제1래치수단과;
    상기 클럭신호에 동기하여 상기 제2비교신호를 래치출력하는 제2래치수단과;
    상기 어드레스 마크검출신호에 대응하여 상기 클럭신호를 소정 분주비로 분주하여 출력하는 분주수단과;
    상기 병렬데이타중 연속하는 12∼5번째 비트의 데이타와, 상기 상기 병렬데이타중 연속하는 11∼4번째 비트의 데이타를 입력받으며, 상기 제2래치수단의 래치출력에 대응하여 상기 두 입력데이타를 선택적 출력하는 선택수단과;
    상기 선택수단의 출력을 입력받아 상기 분주수단의 출력신호에 동기하여 래치 출력하는 제3래치수단으로 구성함을 특징으로하는 어드레스마크 검출장치
  2. 제1항에 있어서, 상기 제1래치수단이;
    상기 클럭신호에 동기하여 상기 논리합연산수단의 출력신호를 래치출력하는 제1플리플롭수단과;
    상기 제1플립플롭수단의 래치출력신호에 동기하여 논리 하이상태의 소정 기준신호를 래치출력하는 제2플리플롭수단으로 구성함을 특징으로 하는 어드레스 마크 검출장치.
  3. 제1항에 있어서, 상기 제2래치수단이;
    상기 클럭신호에 동기하여 상기 제1비교신호를 래치출력하는 제1플리플롭수단과;
    상기 제1플립플롭수단의 래치출력신호에 동기하여 논리 하이상태의 소정 기준신호를 래치출력하는 제2플리플롭수단으로 구성함을 특징으로 하는 어드레스 마크 검출장치.
  4. 제2항에 있어서, 상기 제2래치수단이;
    상기 클럭신호에 동기하여 상기 제1비교신호를 래치출력하는 제3플리플롭수단과;
    상기 제1플립플롭수단의 래치출력신호에 동기하여 논리 하이상태의 소정 기준신호를 래치출력하는 제4플리플롭수단으로 구성함을 특징으로 하는 어드레스 마크 검출장치.
  5. 제1항에 있어서, 상기 선택수단이;
    상기 병렬데이타중 연속하는 12∼5번째 비트의 데이타와, 상기 상기 병렬데이타중 연속하는 11∼4번째 비트의 데이타를 입력받으며, 상기 제2래치수단의 로우상태 래치출력에 응답하여 상기 12∼5번째 비트의 데이타를 출력하며, 상기 제2래치수단의 하이상태 래치출력에 응답하여 상기 11∼4번째 비트의 데이타를 출력하는 선택수단임을 특징으로하는 어드레스 마크 검출장치.
KR1019950002835A 1995-02-15 1995-02-15 듀얼 비트 엔알제트 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치 KR100263048B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950002835A KR100263048B1 (ko) 1995-02-15 1995-02-15 듀얼 비트 엔알제트 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950002835A KR100263048B1 (ko) 1995-02-15 1995-02-15 듀얼 비트 엔알제트 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치

Publications (2)

Publication Number Publication Date
KR960032477A KR960032477A (ko) 1996-09-17
KR100263048B1 true KR100263048B1 (ko) 2000-08-01

Family

ID=19408189

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950002835A KR100263048B1 (ko) 1995-02-15 1995-02-15 듀얼 비트 엔알제트 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치

Country Status (1)

Country Link
KR (1) KR100263048B1 (ko)

Also Published As

Publication number Publication date
KR960032477A (ko) 1996-09-17

Similar Documents

Publication Publication Date Title
CN101547009B (zh) 转换信息字序列为调制信号的方法,编码设备,记录设备
US5479651A (en) Disc drive controller to detect defects in read/write circuits for a disc drive
US5631783A (en) Magnetic disc apparatus employing constant-density recording and driver access method where a wedge ID field and a pseudo ID field are recorded
US4862443A (en) Sync signal detection apparatus for accurately synchronizing reproduced data
EP1715485B1 (en) Signal forming apparatus and method
US7193952B2 (en) Data reproducing apparatus for demodulating data from a reproduction signal
GB1578635A (en) Dc free encoding for data transmission system
WO1998034413A2 (en) Data encoder/decoder for a high speed serial link
CA1044800A (en) Data resynchronization
JPS63139436A (ja) スタツフ同期回路
US3996613A (en) Data recording and transmission apparatus utilizing non-consecutive zero coding
US3916440A (en) Resynchronizable phase-encoded recording
CN100449946C (zh) 调制设备及方法
KR100573626B1 (ko) 엠비트정보워드의시퀀스를변조신호로변환하는장치및방법
US4034348A (en) Apparatus, including delay means, for sampling and recovering data recorded by the double transition recording technique
KR100263048B1 (ko) 듀얼 비트 엔알제트 데이타 전송방식 디스크 구동 기록장치의 어드레스 마크 검출장치
US4173027A (en) Write precompensation system
US4551773A (en) Encoding and decoding apparatus and method utilizing hierarchical code substitution
US3631422A (en) System for detection of data time interval measurement
JPS5913070B2 (ja) 符号変換装置
US5642113A (en) Methods and devices for converting a sequence of m-bit information words to a modulated signal and including that signal on a record carrier, devices for decoding that signal and reading it from a record carrier, and that signal
KR900702529A (ko) 3부분 엔코더 회로
US5151985A (en) Disk drive controller
US3713123A (en) High density data recording and error tolerant data reproducing system
US4916556A (en) Disk drive controller

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100429

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee