KR100254881B1 - 2 input-type rf-auto gain controller - Google Patents
2 input-type rf-auto gain controller Download PDFInfo
- Publication number
- KR100254881B1 KR100254881B1 KR1019970026779A KR19970026779A KR100254881B1 KR 100254881 B1 KR100254881 B1 KR 100254881B1 KR 1019970026779 A KR1019970026779 A KR 1019970026779A KR 19970026779 A KR19970026779 A KR 19970026779A KR 100254881 B1 KR100254881 B1 KR 100254881B1
- Authority
- KR
- South Korea
- Prior art keywords
- automatic gain
- relay point
- input
- gain control
- terminal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers without distortion of the input signal
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3036—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G2201/00—Indexing scheme relating to subclass H03G
- H03G2201/10—Gain control characterised by the type of controlled element
- H03G2201/106—Gain control characterised by the type of controlled element being attenuating element
Landscapes
- Control Of Amplification And Gain Control (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
Description
본 발명은 알.에프.(RF)자동이득제어기(AGC:Automatic Gain Controller)에 관한 것으로, 특히 알.에프.자동이득제어기가 2입력 형태를 갖는 경우 2입력 형태를 스위칭하기 위한 핀다이오우드를 알.에프.자동이득제어용 핀다이오우드로 이용하여 알.에프.자동이득제어기의 감쇄범위(Reduction Range)를 넓히는 2입력 형태의 알.에프.자동이득제어기에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to RF gain controller (AGC) automatic gain controller (AGC). In particular, when the RF gain controller has a two-input form, the pin diode for switching the two-input form is known. The present invention relates to a two-input automatic gain controller of a two-input type which is used as a pin diode for automatic gain control to widen the reduction range of an automatic gain controller.
일반적으로, 자동이득제어기는 수신전파의 강약에 따라 수상기의 이득을 자동적으로 제어하여 언제나 일정한 영상검파 출력을 얻어서 콘트라스트의 변화를 적게하는 역할을 한다. 제1도는 일반적인 자동이득제어장치의 구성을 나타내는 블록도로서, 여기에서 도시한 바와 같이 자동이득제어장치는 증폭된 영상신호의 잡음을 제거하는 필터(11)와, 잡음이 제거된 영상신호를 검파하는 자동이득제어검파기(12)와, 검파된 영상신호에 따라 중간주파 증폭회로의 이득을 제어하는 아이.에프.(IF)자동이득제어기(13)와, 검파된 영상신호 및 튜너의 알.에프.(RF)신호에 따라 튜너의 고주파증폭회로의 이득을 제어하는 알.에프.자동이득제어기(14)로 구성되어 있다. 이와 같이 구성된 자동이득제어기는 검파된 영상신호를 이용하여 입력전파의 강약에 따라 튜너와 영상중간주파 증폭회로의 이득을 제어한다.In general, the automatic gain controller automatically controls the gain of the receiver according to the strength of the received radio wave to always obtain a constant image detection output and serves to reduce the change in contrast. FIG. 1 is a block diagram showing the configuration of a general automatic gain control device. As shown here, the automatic gain control device detects a filter 11 for removing noise of an amplified video signal and a video signal from which the noise is removed. Automatic
제2도는 종래 2입력 형태의 알.에프.자동이득제어기의 회로를 도시하는 회로도로서, 여기에서 도시한 바와 같이 종래 2입력 형태의 알.에프.자동이득제어기의 회로는, 튜너의 알.에프.신호가 증폭되어 인가되는 제1입력단(21) 및 제2입력단(22)과, 자동이득제어검출기에서 출력되는 자동이득제어전압(VAGC)이 인가되는 제3입력단(23)과, 알.에프.자동이득제어기의 출력신호를 튜너의 알.에프.앰프로 인가하는 출력단(24)과, 제1중계점(25) 및 제2중계점(26)과, 제1입력단(21)과 제1중계점(25)사이에 연결되는 스위칭용 제1핀다이오우드(D1,D2)와, 제2입력단(22)과 제1중계점(25)사이에 연결되는 스위칭용 제2핀다이오우드(D3,D4)와, 출력단(24)과 제2중계점(25) 사이에 연결되는 자동이득제어용 핀다이오우드(D5,D6)와, 트랜지스터와 저항으로 구성되며 제3입력단(23)과 출력단(24)사이에 연결되는 자동이득제어버퍼(27)와, 제1중계점(25)과 제2중계점(26)의 사이에 연결된 직류전용 차단용 제1커패시터(C1) 및 출력단(23)의 알.에프.자동이득제어기의 출력신호를 직류전류를 차단하여 튜너의 제2알.에프.앰프의 입력으로 인가하는 직류전류 차단용 제2커패시터(C2)를 구비하고 있다. 입력단과 알.에프.자동이득제어기는 핀다이오우드로써 분리되어 있어 입력단의 스위칭용 핀다이오우드(D1,D2,D3,D4)와 알.에프.자동이득제어기의 자동이득제어용 핀다이오우드와는 아무런 관련이 없다. 선택하고자 하는 입력단에 따라 스위칭 전압인 V1 또는 V2에 제어전압(예를 들면 V1=5V,V2=0V 또는 V1=0V, V2=5V)을 인가하면 튜너의 제1알.에프.앰프의 출력신호가 스위칭용 제1핀다이오우드(D1,D2) 또는 제2핀다이오우드(D3,D4)에 의하여 제1입력단 또는 제2입력단을 통하여 입력된다. 제3(a)도는 입력전계에 대한 자동이득제어전압(VAGC)을 도시한 그래프로서, 자동이득제어검출기에서 출력되는 자동이득제어전압(VAGC)은 자동이득제어버퍼(27)에서 버퍼링되어 출력단(24)에 인가되며, 이 출력단(24)에 양(+)극이 연결된 자동이득제어용 핀다이오우드(D5,D6)에 전위를 주어 위의 입력단(21,22)을 통하여 입력된 신호에 따라 자동이득제어용 핀다이오우드(D5,D6)의 저항값이 조정되어 알.에프.신호를 감쇄시키는 제어신호를 출력단(24)을 통하여 제2알.에프.앰프로 출력시킨다. 통상 핀다이오우드는 P형 반도체와 N형 반도체 사이에 진성적성질을 나타내는 영역의 접합을 갖는 다이오우드로서, 전도도의 변화를 이용한 마이크로파의 스위칭용 또는 감쇄용 다이오우드이다. 제3(b)도는 은 핀 다이오우드 양단간의 전압 또는 핀 다이오우드 양단에 흐르는 전류에 대한 핀다이오우드 양단간의 저항을 도시한 그래프이다.2 is a circuit diagram showing a circuit of an R.F.auto gain controller of the conventional two-input type. As shown here, a circuit of the R.F.automatic gain controller of the conventional two-input type is the tuner of the tuner. A
종래의 회로에서는 알.에프.(RF)단은 2개의 앰프와 2개의 핀다이오우드로 구성되어 있는데 2개의 다이오우드로는 고주파수에서는 약 23dB정도의 감쇄밖에는 구현할 수 없어서, 강전계시에는 믹서로 입력되는 신호가 너무 커져서 포화가 일어나거나 비트 특성이 나빠지는 문제점이 있다.In the conventional circuit, the RF stage is composed of two amplifiers and two pin diodes, and the two diodes can only realize attenuation of about 23 dB at high frequencies. Is too large to cause saturation or worse bit characteristics.
본 발명은 이와 같은 종래의 문제점을 해결하고자 하는 것으로, 본 발명의 목적은 2입력 형태를 스위칭하기 위한 핀다이오우드를 알.에프.(RF)자동이득제어용 핀다이오우드로 이용하여 알.에프.자동이득제어기의 감쇄범위(Reduction Range)를 넓히는 2입력 형태의 알.에프.자동이득제어기를 제공함에 있다.The present invention is to solve such a conventional problem, the object of the present invention is to use the pin diode for switching the two-input form as a pin diode for RF gain control RF gain automatic gain The present invention provides a two-input automatic gain controller that expands the reduction range of the controller.
제1도는 일반적인 자동이득제어장치의 구성을 나타내는 블록도이다.1 is a block diagram showing the configuration of a general automatic gain control apparatus.
제2도는 종래 2입력 형태의 알.에프.(RF)자동이득제어기의 회로를 도시하는 회로도이다.2 is a circuit diagram showing a circuit of an RF automatic gain controller of the conventional two-input form.
제3(a)도는 입력전계에 대한 자동이득제어전압(VAGC)의 관계를 도시한 그래프이며, 제3(b)도는 핀다이오우드 양단간의 전압 또는 핀다이오우드 양단에 흐르는 전류와 핀다이오우드 양단간의 저항과의 관계를 도시한 그래프이다.Figure 3 (a) is a graph showing the relationship between the automatic gain control voltage (V AGC ) to the input electric field, Figure 3 (b) is a voltage between the pin diode or the current flowing through the pin diode and the resistance between the pin diode It is a graph showing the relationship with.
제4도는 본 발명의 실시예에 따른 2입력 형태의 엘.에프.자동이득제어기의 회로를 도시하는 회로도이다.4 is a circuit diagram showing a circuit of an L.F. automatic gain controller of a two-input form according to an embodiment of the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
41 : 제1입력단 42 : 제2입력단41: first input terminal 42: second input terminal
43 : 제3입력단 44 : 출력단43: third input terminal 44: output terminal
45 : 제1중계점 46 : 제2중계점45: the first relay point 46: the second relay point
47 : 자동이득제어버퍼 Q1 : 트랜지스터47: automatic gain control buffer Q1: transistor
R1,R2,R3,R4 : 저항 C1,C2 : 직류전류차단용 커패시터R1, R2, R3, R4: Resistor C1, C2: DC current blocking capacitor
V1,V2 : 스위칭 전압V1, V2: switching voltage
본 발명은 상기와 같은 목적을 이루기 위한 본 발명은, 튜너의 알.에프.(RF)신호가 증폭되어 인가되는 제1입력단 및 제2입력단과, 자동이득제어검출기에서 출력되는 자동이득제어전압(VAGC)이 인가되는 제3입력단과, 출력신호를 튜너의 제2알.에프.(RF)앰프로 인가하는 출력단과, 중계점과, 제1입력단과 중계점사이에 연결되는 스위칭용 제1핀다이오우드와, 제2입력단과 중계점사이에 연결되는 스위칭용 제2핀다이오우드와, 출력단과 중계점사이에 연결되는 자동이득제어용 핀다이오우드와, 트랜지스터와 저항으로 구성되며 제3입력단을 통하여 입력된 자동이득제어전압(VAGC)을 버퍼링하여 출력단에 인가하는 자동이득제어버퍼를 구비하는 2입력 형태의 알.에프.(RF)자동이득제어기에 있어서,The present invention for achieving the above object, the first input terminal and the second input terminal to which the RF signal of the tuner is amplified and applied, and the automatic gain control voltage output from the automatic gain control detector ( V AGC ), a third input terminal to which the output signal is applied to the tuner's second RF amplifier (RF) amplifier, a relay point, and a switching first connected between the first input terminal and the relay point. A pin diode, a second pin diode for switching connected between the second input terminal and the relay point, an auto gain control pin diode connected between the output terminal and the relay point, a transistor and a resistor, and are input through the third input terminal. In a two-input RF gain controller having an automatic gain control buffer for buffering the automatic gain control voltage V AGC and applying it to an output terminal,
베이스단과 에미터단 및 콜렉터단을 구비하는 트랜지스터와, 베이스단과 제3입력단사이에 연결되는 제1저항과, 콜렉터단과 중계점사이에 연결되는 제2저항과, 에미터와 접지사이에 연결되는 제3저항과, 중계점과 접지사이에 연결되는 제4저항을 구비하는 것을 특징으로 한다.A transistor having a base end, an emitter end, and a collector end, a first resistor connected between the base end and a third input end, a second resistor connected between the collector end and the relay point, and a third connected between the emitter and ground And a fourth resistor connected between the relay point and the ground.
이하, 본 발명의 실시예의 구성 및 작용을 첨부된 도면을 참조하여 보다 상세하게 설명하면 다음과 같다.Hereinafter, the configuration and operation of the embodiment of the present invention will be described in detail with reference to the accompanying drawings.
제4도는 본 발명의 실시예에 따른 2입력 형태의 알.에프.자동이득제어기의 회로를 도시하는 회로도로서, 여기에서 도시한 바와 같이 본 발명의 실시예에 따른 알.에프.자동이득제어기는, 튜너의 알.에프.신호가 증폭되어 인가되는 제1입력단(41) 및 제2입력단(42)과, 자동이득제어검출기에서 출력되는 자동이득제어전압(VAGC)이 인가되는 제3입력단(43)과, 출력신호를 튜너의 제2알.에프.앰프로 인가하는 출력단(44)과, 제1중계점(45) 및 제2중계점(46)과, 2개의 핀다이오우드가 직렬로 연결되며 제1중계점(45)에 음극이 연결되는 스위칭용 제1핀다이오우드(D1,D2)와, 2개의 핀다이오우드가 직렬로 연결되며 제1중계점(45)에 음극이 연결되는 스위칭용 제2핀다이오우드(D3,D4)와, 2개의 핀다이오우드가 직렬로 연결되며 제2중계점(46)에 음극이 연결되는 자동이득제어용 핀다이오우드(D5,D6)와, 트랜지스터와 저항으로 구성되며 제3입력단(43)을 통하여 입력된 자동이득제어전압(VAGC)을 버퍼링하여 출력단(44)에 인가하는 자동이득제어버퍼(47)와, 베이스단과 에미터단 및 콜렉터단을 구비하는 트랜지스터(Q1)와, 베이스단과 제3입력단(43)사이에 연결되는 제1저항(R1)과, 콜렉터단과 제1중계점(45)사이에 연결되는 제2저항(R2)과, 에미터와 접지사이에 연결되는 제3저항(R3)과, 제1중계점(45)과 접지사이에 연결되는 제4저항(R4)과, 제1중계점(45)과 제2중계점(46)사이에 연결되어 직류전류를 차단하는 제1커패시터(C1)와, 출력단(44)에 연결되어 출력단(44)의 출력신호중 직류전류를 차단하여 튜너의 제2알.에프.앰프에 인가하는 제2커패시터(C2)를 포함하여 구성되는 것을 특징으로 한다.4 is a circuit diagram showing a circuit of an A.F. automatic gain controller in a two-input form according to an embodiment of the present invention. As shown here, an R.F. automatic gain controller according to an embodiment of the present invention is shown in FIG. And a
제4도에서 도시한 본 발명에 따른 2입력 형태의 알.에프.(RF)자동이득제어기는 제2도에서 도시한 종래의 2입력 형태의 알.에프.자동이득제어기에서 트랜지스터(Q1)와 저항(R1,R2,R3)을 부가하여 자동이득제어전압(VAGC)을 스위칭용 제1핀다이오우드(D1,D2) 또는 스위칭용 제1핀다이오우드(D3,D4)에 릴레이함으로써 스위칭용 핀다이오우드(D1,D2,D3,D4)를 자동이득제어용으로 사용할 수 있도록 한 것이다. 제3(a)도에서 도시한 바와 같이 약전계시에 자동이득제어전압(VAGC)이 하이(high) 전압으로 뜨면 트랜지스터(Q1)의 베이스단의 전위 또한 높아지며 전류가 많이 흐르게 된다. 결국 선택하고자 하는 입력단에 따라 스위칭 전압인 V1 또는 V2에 제어전압(예를들면 5V)을 인가하면 선택된 입력단에 따라 스위칭용 제1핀다이오우드(D1,D2) 또는 스위칭용 제1핀다이오우드(D3,D4)에 전류가 많이 흘러서 제3(b)도에서 도시한 바와 같이 스위칭용 제1핀다이오우드(D1,D2) 또는 스위칭용 제1핀다이오우드(D3,D4) 양단의 저항이 작아진다. 따라서 감쇄(attenuation)가 작아진다. 반대로 강전계시에 자동이득제어전압(VAGC)이 로(low) 전압이 되면 트랜지스터(Q1)의 베이스단의 전위가 낮아지며 전류가 적게 흐르게 되므로, 결국 선택하고자 하는 입력단에 따라서 스위칭 전압인 V1 또는 V2에 제어전압(예를들면 5V)을 인가하면 선택된 입력단에 따라 스위칭용 제1핀다이오우드(D1,D2) 또는 스위칭용 제1핀다이오우드(D3,D4)에 전류도 적게 흘러서 제3(b)도에서 도시한 바와 같이 스위칭용 제1핀다이오우드(D1,D2) 또는 스위칭용 제1핀다이오우드(D3,D4) 양단의 저항이 커지므로 로스(loss)가 커진다. 그러므로 전계에 따라서 자동이득제어전압(VAGC)을 이용하여 입력단의 스위칭용 핀다이오우드의 감쇄를 조정할 수 있다.The RF input automatic gain controller of the two-input form according to the present invention shown in FIG. 4 is connected to the transistor Q1 in the conventional two-type automatic gain controller of the conventional two-input form shown in FIG. Switching pin diodes by relaying the automatic gain control voltage V AGC to the switching first pin diodes D1 and D2 or the switching first pin diodes D3 and D4 by adding resistors R1, R2, and R3. (D1, D2, D3, D4) can be used for automatic gain control. As shown in FIG. 3 (a), when the automatic gain control voltage V AGC rises to a high voltage during the weak electric field, the potential of the base terminal of the transistor Q1 is also increased and a large current flows. Eventually, when a control voltage (for example, 5 V) is applied to the switching voltage V1 or V2 according to the input terminal to be selected, the switching first pin diodes D1 and D2 or the switching first pin diode D3, As much current flows through D4), as shown in FIG. 3 (b), the resistance between the switching first pin diodes D1 and D2 or the switching first pin diodes D3 and D4 becomes small. Therefore, attenuation becomes small. On the contrary, when the automatic gain control voltage V AGC becomes a low voltage during the strong electric field, the potential of the base terminal of the transistor Q1 is lowered and the current flows less. Therefore, V1 or V2, which is a switching voltage depending on the input terminal to be selected. When a control voltage (for example, 5V) is applied to the first pin diodes D1 and D2 or the switching first pin diodes D3 and D4 according to the selected input terminal, less current flows. As shown in FIG. 5, the resistance of both ends of the switching first pin diodes D1 and D2 or the switching first pin diodes D3 and D4 is increased, thereby increasing the loss. Therefore, the attenuation of the switching pin diode at the input stage can be adjusted using the automatic gain control voltage V AGC according to the electric field.
제1중계점과 접지간에 연결된 저항(R4)은 입력단의 스위칭용 핀다이오우드의 최대 감쇄(max. attenuation)를 조정할 수 있는데 저항값이 커지면 감쇄량도 커지고, 저항값이 작아지면 감쇄량도 작아진다.The resistor R4 connected between the first relay point and the ground can adjust the maximum attenuation of the switching pin diode of the input terminal. The larger the resistance value, the larger the attenuation amount, and the smaller the resistance value, the smaller the attenuation amount.
이와 같이 본 발명은 2입력 형태의 알.에프.(RF)자동이득제어기에서 입력 스위칭용으로 사용하던 핀다이오우드를 알.에프.자동이득제어기와 연계하여 알.에프.감쇄(attenuation)용으로 활용함으로써 종래의 알.에프.자동이득제어기보다 넓은 다이나믹 레인지(dynamic range)를 제공하여 강전계쪽의 감쇄와 비트(beat)특성을 개선하는 효과를 얻을 수 있다.As described above, the present invention utilizes a pin diode used for input switching in an R.F. automatic gain controller of a two-input type for R.A.attenuation in connection with an R.F.autogain controller. As a result, a wider dynamic range can be obtained than conventional R. auto gain controllers, thereby improving the attenuation and beat characteristics of the strong electric field.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970026779A KR100254881B1 (en) | 1997-06-24 | 1997-06-24 | 2 input-type rf-auto gain controller |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970026779A KR100254881B1 (en) | 1997-06-24 | 1997-06-24 | 2 input-type rf-auto gain controller |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990003009A KR19990003009A (en) | 1999-01-15 |
KR100254881B1 true KR100254881B1 (en) | 2000-05-01 |
Family
ID=19510900
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970026779A KR100254881B1 (en) | 1997-06-24 | 1997-06-24 | 2 input-type rf-auto gain controller |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100254881B1 (en) |
-
1997
- 1997-06-24 KR KR1019970026779A patent/KR100254881B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19990003009A (en) | 1999-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6288609B1 (en) | Gain controllable low noise amplifier with automatic linearity enhancement and method of doing same | |
US5532471A (en) | Optical transimpedance amplifier with high dynamic range | |
US5175883A (en) | Receiving apparatus | |
US4019160A (en) | Signal attenuator circuit for TV tuner | |
US5994963A (en) | Amplifier circuit and multistage amplifier circuit | |
US20020101285A1 (en) | Stable AGC transimpedance amplifier with expanded dynamic range | |
EP0181146A2 (en) | Transimpedance amplifier circuit | |
EP1286463A2 (en) | Gain control amplifier | |
US6265942B1 (en) | Low power gain controlled amplifier with high dynamic range | |
EP0342671A2 (en) | AGC delay on an integrated circuit | |
US4366450A (en) | Automatic gain control circuit | |
US6078797A (en) | Method of controlling received signal level | |
KR100254881B1 (en) | 2 input-type rf-auto gain controller | |
KR910000694B1 (en) | High frequency amplifier circuit | |
KR850000733B1 (en) | Variable emitter degeneration gain-controlled amplifier | |
JP3896962B2 (en) | Tuner circuit | |
US6693492B2 (en) | Variable gain low-noise amplifier and method | |
US3500222A (en) | Semiconductor amplifier gain control circuit | |
KR100254882B1 (en) | Rf-auto gain controller for improving the s/n ratio | |
CA1164997A (en) | Television automatic gain-control system | |
US3731216A (en) | Automatic gain control circuit | |
KR100190610B1 (en) | Automatic gain control circuit | |
US7386293B2 (en) | Receiving circuit | |
JPS6046133A (en) | Radio receiver | |
KR19990058812A (en) | Automatic level control device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |