JPS6046133A - Radio receiver - Google Patents

Radio receiver

Info

Publication number
JPS6046133A
JPS6046133A JP15358383A JP15358383A JPS6046133A JP S6046133 A JPS6046133 A JP S6046133A JP 15358383 A JP15358383 A JP 15358383A JP 15358383 A JP15358383 A JP 15358383A JP S6046133 A JPS6046133 A JP S6046133A
Authority
JP
Japan
Prior art keywords
circuit
input
level
antenna
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15358383A
Other languages
Japanese (ja)
Inventor
Hiroshi Tajima
弘 田島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP15358383A priority Critical patent/JPS6046133A/en
Publication of JPS6046133A publication Critical patent/JPS6046133A/en
Pending legal-status Critical Current

Links

Landscapes

  • Circuits Of Receivers In General (AREA)

Abstract

PURPOSE:To reduce distortion caused by disturbing waves at the time of a great input, by detecting an antenna signal input level and, when the level becomes higher than a prescribed level, automatically operating an attenuator. CONSTITUTION:The output of an AGC circuit 13 is compared with a prescribed value at a control circuit 14 and a corresponding control signal is generated, and then, an automatic attenuating circuit 15 is controlled by means of the control signal. Therefore, distortion caused by disturbing waves at the time of great input can be reduced, because the attenuator is automatically operated when an antenna input level becomes larger and the input signal level is attenuated by a prescribed quantity.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、AMまたはFMのラジオ受信機に関するもの
である。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to AM or FM radio receivers.

従来例の構成とその問題点 第1図は従来のFMラジオ受信機の概略を示している。Conventional configuration and its problems FIG. 1 schematically shows a conventional FM radio receiver.

第1図において、1はアンテナ、2はアンテナ同調回路
、3は高周波増幅器、4はR,F、同調回路である。5
は局部発振器、6は混合器、7は中間周波トランス、8
は中間周波増幅器、9はFM検波器、10はステレオ復
調器、11は低周波電力増幅器、12−L、12−Rは
それぞれ右および左用のスピーカである。13はAGC
回路である。また、点線で囲んだ構成部分は集積回路化
されているフロントエンド部である。
In FIG. 1, 1 is an antenna, 2 is an antenna tuning circuit, 3 is a high frequency amplifier, and 4 is an R, F, tuning circuit. 5
is a local oscillator, 6 is a mixer, 7 is an intermediate frequency transformer, 8
9 is an intermediate frequency amplifier, 9 is an FM detector, 10 is a stereo demodulator, 11 is a low frequency power amplifier, and 12-L and 12-R are right and left speakers, respectively. 13 is AGC
It is a circuit. Furthermore, the component surrounded by a dotted line is a front end section which is an integrated circuit.

次に、従来例の動作について説明する。第1図において
、アンテナ1で電波を受け、アンテナ同調回路2で希望
する電波を選択し、高周波増幅器3でこれを増幅して、
さらにR,F、同調回路4で希望波を選択して、混合器
6に送り、ここで、局部3 、・ 発振器5で発振させた出力と希望波との周波数の差の信
号、すなわち中間周波数の信号成分を作り出し、中間周
波トランス7で中間周波数の信号のみを取り出し、これ
を中間周波増幅器8で増幅して、FM検波器9で、中間
周波数のFM信号をオーディオ信号に変換する。ステレ
オ放送の場合にはステレオ復調器10でこのオーディオ
信号を右チャンネルと左チャンネルに分離し、それぞれ
低周波電力増幅器11で増幅してスピーカ1.2−R,
Next, the operation of the conventional example will be explained. In FIG. 1, an antenna 1 receives a radio wave, an antenna tuning circuit 2 selects a desired radio wave, a high frequency amplifier 3 amplifies it,
Further, the R, F, and tuning circuits 4 select the desired wave and send it to the mixer 6, where a signal representing the difference in frequency between the output oscillated by the local oscillator 5 and the desired wave, that is, the intermediate frequency An intermediate frequency transformer 7 extracts only an intermediate frequency signal, which is amplified by an intermediate frequency amplifier 8, and an FM detector 9 converts the intermediate frequency FM signal into an audio signal. In the case of stereo broadcasting, the stereo demodulator 10 separates this audio signal into a right channel and a left channel, which are each amplified by a low frequency power amplifier 11 and sent to speakers 1.2-R,
.

12−Lを駆動して、音として再生する。A、 G C
回路13は、混合器6の中間周波数出力を検出して、設
定値以下の中間周波出力になるように、直流電圧を出力
して、高周波増幅器3の利得を制御している。
12-L to reproduce sound. A, G C
The circuit 13 detects the intermediate frequency output of the mixer 6, outputs a DC voltage, and controls the gain of the high frequency amplifier 3 so that the intermediate frequency output is equal to or less than a set value.

第2図は、従来例の混合器6の信号入力レベルとアンテ
ナ信号入力レベルとの関係を示している。
FIG. 2 shows the relationship between the signal input level of the conventional mixer 6 and the antenna signal input level.

アンテナ信号入力レベル(以下アンテナ入力とする)が
I+tではアンテナ入力に応じて混合器6の入力レベル
(以下MIX入力とする)は増加する。
When the antenna signal input level (hereinafter referred to as antenna input) is I+t, the input level of the mixer 6 (hereinafter referred to as MIX input) increases in accordance with the antenna input.

アンテナ入力が11より大きくなるとAGC回路特開昭
GO−46133(2) 13が働く結果、MIX入力は一定となる。しかし、ア
ンテナ入力が12より大きくなると、AGC回路13の
制御範囲を越える事になり、AGC回路13でMIX入
力を制御できなくなり、再びアンテナ入力の増加に応じ
て、MIX入力は増加する。O7は多大なMIX入力に
よって信号に歪が発生し、その歪がFM検波後の低周波
信号として、音によって確認できる限界レベルを示して
いる。
When the antenna input becomes larger than 11, the AGC circuit JP-A-46133 (2) 13 works, and as a result, the MIX input becomes constant. However, if the antenna input becomes larger than 12, it will exceed the control range of the AGC circuit 13, and the AGC circuit 13 will no longer be able to control the MIX input, and the MIX input will increase again as the antenna input increases. O7 indicates a limit level where distortion occurs in the signal due to a large amount of MIX input, and the distortion can be confirmed by sound as a low frequency signal after FM detection.

すなわち、04以上のMIX入力が妨害信号として存在
する場合、相互変調妨害(以下IMとする)などの歪が
混合器6で主に発生し、音として確認される。
That is, when a MIX input of 04 or more exists as an interference signal, distortion such as intermodulation interference (hereinafter referred to as IM) is mainly generated in the mixer 6 and is confirmed as sound.

このように、従来の回路では、AGC回路13の制御範
囲を越えるアンテナ入力があった場合、妨害波による歪
が顕著になる欠点があった。
As described above, the conventional circuit has the disadvantage that when there is an antenna input that exceeds the control range of the AGC circuit 13, distortion due to interference waves becomes noticeable.

発明の目的 本発明は、上記従来例の欠点を除去するものであり、大
きなアンテナ入力でも妨害波による歪がッ。5.K<い
、、/オウゎえオヮヶオ、4゜アあ、o ′発明の構成 5 z ・・ 本発明は、上記目的を達成するために、アンテナ信号入
力レベルを検出して、所定レベル以」二になると、自動
的に減衰器を働かせるもので、大入力の妨害波による歪
を減少させるものである。
OBJECTS OF THE INVENTION The present invention eliminates the drawbacks of the conventional example described above, and eliminates distortion due to interference waves even with a large antenna input. 5. To achieve the above object, the present invention detects the antenna signal input level and detects the input level when the antenna signal is below a predetermined level. In the second case, an attenuator is automatically activated to reduce distortion caused by large input interference waves.

実施例の説明 以下に本発明の一実施例について第3図とともに説明す
る。なお、第3図において、第1図と同一個所には同一
番号を付している。第3図において、14はA、 G 
C回路13の出力電圧を所定の値と比較し、対応した制
御信号を発生する制御回路、15は制御回路14から出
力される制御信号によって制御される自動減衰回路であ
る。
DESCRIPTION OF EMBODIMENTS An embodiment of the present invention will be described below with reference to FIG. In FIG. 3, the same parts as in FIG. 1 are given the same numbers. In Figure 3, 14 are A, G
A control circuit 15 compares the output voltage of the C circuit 13 with a predetermined value and generates a corresponding control signal, and 15 is an automatic attenuation circuit controlled by the control signal output from the control circuit 14.

第4図はアンテナ入力レベルとA OC回路13の出力
電圧との関係を示している。ここでA、 G C回路1
3の直流出力電圧を縦軸にとり、アンテナ入力レベルを
横軸にとっている。
FIG. 4 shows the relationship between the antenna input level and the output voltage of the AOC circuit 13. Here, A, G C circuit 1
The DC output voltage of No. 3 is plotted on the vertical axis, and the antenna input level is plotted on the horizontal axis.

第5図は第3図に示す実施例の制御回路14と自動減衰
回路]5の一例を示している。第5図において、20は
アンテナ入力端子、21..22゜28はそれぞれ直流
阻止用コンデンサ、24およ6ページ び25はスイッチング・ダイオード、23および26は
減衰量設定用抵抗、27は直流バイアス用抵抗、29は
自動減衰回路出力端子、30は高周波阻止用コイル、3
1,32はバイパスコンデンサである。以上20から3
2までは自動減衰回路15を構成している素子である。
FIG. 5 shows an example of the control circuit 14 and automatic attenuation circuit 5 of the embodiment shown in FIG. In FIG. 5, 20 is an antenna input terminal, 21. .. 22 and 28 are DC blocking capacitors, 24, 6 and 25 are switching diodes, 23 and 26 are attenuation setting resistors, 27 is a DC bias resistor, 29 is an automatic attenuation circuit output terminal, and 30 is a high frequency Blocking coil, 3
1 and 32 are bypass capacitors. More than 20 to 3
Elements up to 2 constitute the automatic attenuation circuit 15.

33は自動減衰器駆動用のドライバ、34は演算増幅器
、35.36は切換レベル設定用抵抗、37はAGC回
路出力電圧入力端子、38はNPNトランジスタ、39
.40は切換レベル設定用抵抗、41は電源端子、42
は基準電圧入力端子である。
33 is a driver for driving an automatic attenuator, 34 is an operational amplifier, 35.36 is a switching level setting resistor, 37 is an AGC circuit output voltage input terminal, 38 is an NPN transistor, 39
.. 40 is a switching level setting resistor, 41 is a power terminal, 42
is the reference voltage input terminal.

次に、上記実施例の動作について説明する。第4図にお
いて、A、GC回路出力電圧がアンテナ入力レベル■、
より大きく々ると、自動減衰回路15で所定の減衰量を
与える。ここで上記減衰量の挿入に伴って、AGC回路
出力電圧が第4図の一点破線のように上記減衰量だけア
ンテナ入力レベルの大きな方へ並行に移動する。次にア
ンテナ入力レベルが18より小さくなると減衰量を零に
する。
Next, the operation of the above embodiment will be explained. In Figure 4, A, the GC circuit output voltage is at the antenna input level ■,
If it becomes larger, the automatic attenuation circuit 15 applies a predetermined amount of attenuation. Here, with the insertion of the attenuation amount, the AGC circuit output voltage moves in parallel to the larger antenna input level by the above attenuation amount, as shown by the dotted line in FIG. Next, when the antenna input level becomes less than 18, the attenuation amount is made zero.

7 ・ − ■9と■8とのレベルの差をヒステリシスとして所定量
を与えである。このときアンテナ入力レベル■8および
■、のそれぞれに対応したAGC回路出力電圧がそれぞ
れ0゜および03である。
7.- The difference in level between ■9 and ■8 is given a predetermined amount as hysteresis. At this time, the AGC circuit output voltages corresponding to the antenna input levels ``8'' and ``2'' are 0° and 03, respectively.

次に、第5図において自動減衰回路15および制御回路
14について動作を説明する。自動減衰器駆動用のドラ
イバ33の出力と演算増幅器34の出力とは極性が逆で
あり、例えばOvが81′の直流電圧である。自動減衰
回路15の減衰量が零の場合はドライバ33の出力は8
vで演算増幅器34の出力はOvである。上記条件の時
、直流的にはスイッチング・ダイオード(以下ダイオー
ドとする)24は順方向にバイアスされ、抵抗27を通
して電流が流れる。寸だ、上記条件ではダイオード25
は逆バイアスされ、ダイオード25には電流は流れない
。この条件ではアンテナ入力端子20から入って来た信
号はほとんど減衰なく自動減衰回路出力端子29に伝達
される。次にドライバ33の出力がQVで演算増幅器3
4の出力が8vの場合には、ダイオード25が順方向に
バイアスされ、特開口RGO−46133(3) 抵抗27を通して電流が流れる。ダイオード24は逆バ
イアスと々す、電流は流れない。このときアンテナ入力
端子20から入って来た信号は、抵抗23と26で決ま
る減衰量を受けて自動減衰回路出力端子29に伝達され
る。次に制御回路14について説明する。演算増幅器3
4の出力はこれの二つの入力端子の相互の電圧の大小に
よって決まる。すなわち、負の入力端子37と正の入力
端子42の二つの入力端子の電圧において、入力端子3
7の電圧が入力端子42よりも犬なれば、この演算増幅
器34の出力はほぼOvと々す、逆の場合にはほぼ8v
となるコンパレータを構成している。
Next, the operations of the automatic attenuation circuit 15 and the control circuit 14 will be explained with reference to FIG. The output of the driver 33 for driving the automatic attenuator and the output of the operational amplifier 34 have opposite polarities, and for example, Ov is a DC voltage of 81'. When the attenuation amount of the automatic attenuation circuit 15 is zero, the output of the driver 33 is 8.
At v, the output of the operational amplifier 34 is Ov. Under the above conditions, the switching diode (hereinafter referred to as a diode) 24 is biased in the forward direction in terms of direct current, and current flows through the resistor 27. Under the above conditions, the diode 25
is reverse biased, and no current flows through the diode 25. Under this condition, the signal coming in from the antenna input terminal 20 is transmitted to the automatic attenuation circuit output terminal 29 with almost no attenuation. Next, the output of the driver 33 is QV and the operational amplifier 3
When the output of RGO-46133(3) is 8V, diode 25 is forward biased and current flows through RGO-46133(3) resistor 27. Diode 24 is reverse biased and no current flows. At this time, the signal coming in from the antenna input terminal 20 receives an amount of attenuation determined by the resistors 23 and 26 and is transmitted to the automatic attenuation circuit output terminal 29. Next, the control circuit 14 will be explained. Operational amplifier 3
The output of 4 is determined by the magnitude of the mutual voltage between its two input terminals. That is, at the voltages of the two input terminals, the negative input terminal 37 and the positive input terminal 42, the input terminal 3
If the voltage at the input terminal 7 is higher than that at the input terminal 42, the output of the operational amplifier 34 will be approximately Ov, and in the opposite case, it will be approximately 8V.
It constitutes a comparator.

この制御回路において、自動減衰回路15の切換入力電
圧は、挿入レベルをオンレベル、逆をオフレベルとする
と、次式で示される。
In this control circuit, the switching input voltage of the automatic attenuation circuit 15 is expressed by the following equation, assuming that the insertion level is the on level and the opposite is the off level.

ここでR・1は抵抗39、R12は抵抗40、R3は抵
抗9 ・ : 35、R1,は抵抗3G、Vccは電源電圧4 i 、
Vnけ演算増幅器34の最大出力直流電圧、■IIBは
トラデジスタ38のベース−エミッタ間の直流電圧をそ
れぞれ示している。ここで、A、GC回路出力電圧入力
端子37に入力される電圧がオンレベルよりも低くなる
と自動減衰回路15が働き、所定の減衰量が得られる。
Here, R1 is a resistor 39, R12 is a resistor 40, R3 is a resistor 9: 35, R1 is a resistor 3G, Vcc is a power supply voltage 4i,
Vn represents the maximum output DC voltage of the operational amplifier 34, and ■IIB represents the DC voltage between the base and emitter of the transducer 38, respectively. Here, when the voltage input to the A, GC circuit output voltage input terminal 37 becomes lower than the on level, the automatic attenuation circuit 15 operates and a predetermined amount of attenuation is obtained.

このとき演算増幅器34の出力電圧がほぼOvからほぼ
8vに切換わる。次に、AGC回路電圧がオフレベルよ
りも高くなると、自動減衰回路15が切換わり、減衰量
はほぼ零となる。このようにAGC回路出力電圧のオン
レベル、オフレベルに、アンテナ入力レベルヲ対応させ
て、設定できる。
At this time, the output voltage of the operational amplifier 34 is switched from approximately Ov to approximately 8V. Next, when the AGC circuit voltage becomes higher than the off level, the automatic attenuation circuit 15 is switched and the amount of attenuation becomes approximately zero. In this way, the antenna input level can be set in correspondence with the on level and off level of the AGC circuit output voltage.

本実施例においては、アンテナ入力レベルが大きくなる
と自動的に減衰器を働かせて、所定量の入力信号レベル
の減衰が得られるため、大入力時の妨害波よりの歪を減
少させる利点がある。まだ減衰器を働かせた時にもアン
テナ同調回路とのマツチングを一定に保つよう抵抗26
を加えてあり、減衰器による選択度への悪影響を除外で
きる利点10べ、−〕・ を有する。まだ直流阻止コンデンサ22より、抵抗23
に直流電流を流さないようにすることによって、演算増
幅器34の出力電圧、例えば8vのほとんどすべての電
圧をダイオード24の逆バイアス電圧として利用できる
ため、ダイオード24による大入力時の歪を減少できる
利点を有する。
In this embodiment, when the antenna input level becomes large, the attenuator is automatically activated to attenuate the input signal level by a predetermined amount, which has the advantage of reducing distortion caused by interference waves at the time of large input. The resistor 26 is used to maintain constant matching with the antenna tuning circuit even when the attenuator is still working.
It has the advantage of being able to exclude the negative influence of the attenuator on the selectivity. Still from the DC blocking capacitor 22, the resistor 23
By not allowing direct current to flow through the circuit, almost all of the output voltage of the operational amplifier 34, for example 8V, can be used as the reverse bias voltage of the diode 24, which has the advantage of reducing distortion caused by the diode 24 when a large input is applied. has.

々お、上記実施例はFMラジオ受信機の例であるが、本
発明はAMラジオ受信機等にも適用できるものである。
Although the above embodiment is an example of an FM radio receiver, the present invention can also be applied to an AM radio receiver or the like.

発明の効果 本発明は上記のような構成であり、以下に示す効果が得
られるものである。
Effects of the Invention The present invention has the above-described configuration, and provides the following effects.

(a) アンテナ入力レベルが所定値以上の時に減衰器
をアンテナ入力端子で働かせるため、アンテナ入力が大
きい場合に歪を減少させる事ができる。
(a) Since the attenuator is operated at the antenna input terminal when the antenna input level is above a predetermined value, distortion can be reduced when the antenna input is large.

(b) 減衰器を働かせたときも、後段のアンテナ同調
回路とのマツチングが取れるだめ、アンテナ同調回路の
選択度に影響を与えない。
(b) Even when the attenuator is activated, it does not affect the selectivity of the antenna tuning circuit because it can be matched with the antenna tuning circuit at the subsequent stage.

(c)ダイオードの逆バイアス電圧を大きく取れる11
ベニ′ 回路となっているだめ、減衰器を働かせた時に、大入力
によるダイオードの歪を減少させる事ができる利点を有
する。
(c) The reverse bias voltage of the diode can be increased 11
Since it is a Beni' circuit, it has the advantage of reducing diode distortion due to large input when the attenuator is activated.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来のFMラジオ受信機のブロック図、第2図
は同FMラジオ受信機のアンテナ入力レベルと混合器の
入力レベルとの関係を示す図、第3図は本発明の一実施
例におけるFMラジオ受信機のブロック図、第4図は同
FMラジオ受信機のアンテナ入力レベルとAGC回路出
力電圧との関係を示す図、第5図は同F’Mラジオ受信
機の自動減衰回路とその制御回路の回路図である。 1・・・アンテナ、2・・・アンテナ同調回路、3・・
・高周波増幅器、4・・TL、F、同調回路、5・・・
局部発振器、6・・・混合器、7・・・中間周波トラン
ス、8・・・中間周波増幅器、9・・・FM検波器、1
0・・・ステレオ復調器、11・・低周波電力増幅器、
12−L、12−R。 ・・・スピーカ、13・・・A、00回路、14・・・
制御回路、15・・・自動減衰回路、20・・・アンテ
ナ入力端子、21.22・・・直流阻市川コンデンサ、
23・・減衰特開”HGO−46133(4) 量設定用抵抗、24.25・・・スイッチング・ダイオ
ード、26・・・減衰量設定用抵抗、27・・・直流バ
イアス用抵抗、28・・・直流阻止用コンデンサ、29
・・・自動減衰回路出力端子、30・・・高周波阻止用
コイル、31.32・・・バイパスコンデンサ、33・
・・ドライバ、34・・・演算増幅器、35.36・・
・切換レベル設定用抵抗、37・・・AGC回路出力電
圧入力端子、38・・・NPN )ランジスタ、39゜
40・・・切換レベル設定用抵抗、41・・・電源端子
、42・・・基準電圧入力端子。
Fig. 1 is a block diagram of a conventional FM radio receiver, Fig. 2 is a diagram showing the relationship between the antenna input level of the FM radio receiver and the mixer input level, and Fig. 3 is an embodiment of the present invention. 4 is a diagram showing the relationship between the antenna input level of the FM radio receiver and the AGC circuit output voltage, and FIG. 5 is a diagram showing the automatic attenuation circuit of the FM radio receiver. It is a circuit diagram of the control circuit. 1... Antenna, 2... Antenna tuning circuit, 3...
・High frequency amplifier, 4...TL, F, tuning circuit, 5...
Local oscillator, 6... Mixer, 7... Intermediate frequency transformer, 8... Intermediate frequency amplifier, 9... FM detector, 1
0... Stereo demodulator, 11... Low frequency power amplifier,
12-L, 12-R. ...Speaker, 13...A, 00 circuit, 14...
Control circuit, 15... Automatic attenuation circuit, 20... Antenna input terminal, 21.22... DC blocking Ichikawa capacitor,
23... Attenuation JP-A-46133 (4) resistance for setting amount, 24. 25... Switching diode, 26... Resistor for setting attenuation amount, 27... Resistor for DC bias, 28...・DC blocking capacitor, 29
...Automatic attenuation circuit output terminal, 30...High frequency blocking coil, 31.32...Bypass capacitor, 33.
...Driver, 34...Operation amplifier, 35.36...
・Resistor for switching level setting, 37... AGC circuit output voltage input terminal, 38... NPN) transistor, 39° 40... Resistor for switching level setting, 41... Power supply terminal, 42... Reference Voltage input terminal.

Claims (2)

【特許請求の範囲】[Claims] (1)アンテナ電界レベルに応じた直流電圧を発生する
AGC回路と、このAGC回路の出力電圧によって利得
を制御される高周波増幅回路と、上記高周波増幅回路の
前段に接続された自動減衰回路と、上記A(IC回路の
出力電圧を検出して制御信号を出力する制御回路とを具
備し、上記制御回路より出力される制御信号によって、
上記自動減衰回路を制御することを特徴とするラジオ受
信機。
(1) an AGC circuit that generates a DC voltage according to the antenna electric field level, a high frequency amplifier circuit whose gain is controlled by the output voltage of the AGC circuit, and an automatic attenuation circuit connected to the front stage of the high frequency amplifier circuit; The above A is equipped with a control circuit that detects the output voltage of the IC circuit and outputs a control signal, and by the control signal output from the control circuit,
A radio receiver characterized by controlling the automatic attenuation circuit described above.
(2)制御回路より出力される制御信号によって互いに
逆に動作する第1、第2のスイッチング・ダイオードと
、第1のスイッチング・ダイオードに並列接続されたコ
ンデンサと第1抵抗との直列回路と、第2のスイッチン
グ・ダイオードに直列に接続された第2抵抗とによって
自動減衰回路を構成してなる特許請求の範囲第1項記載
のラジオ受信機。 2ページ
(2) a series circuit of first and second switching diodes that operate in opposite ways to each other in response to a control signal output from a control circuit, and a capacitor and a first resistor connected in parallel to the first switching diode; 2. The radio receiver according to claim 1, wherein an automatic attenuation circuit is constituted by a second switching diode and a second resistor connected in series. 2 pages
JP15358383A 1983-08-23 1983-08-23 Radio receiver Pending JPS6046133A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15358383A JPS6046133A (en) 1983-08-23 1983-08-23 Radio receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15358383A JPS6046133A (en) 1983-08-23 1983-08-23 Radio receiver

Publications (1)

Publication Number Publication Date
JPS6046133A true JPS6046133A (en) 1985-03-12

Family

ID=15565659

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15358383A Pending JPS6046133A (en) 1983-08-23 1983-08-23 Radio receiver

Country Status (1)

Country Link
JP (1) JPS6046133A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62149732A (en) * 1985-12-25 1987-07-03 Nippon Paint Co Ltd Discharge electrode member for corona discharge treatment apparatus
JPS62149731A (en) * 1985-12-25 1987-07-03 Nippon Paint Co Ltd Device for corona discharge treatment
JPS62149730A (en) * 1985-12-25 1987-07-03 Nippon Paint Co Ltd Apparatus for corona discharge treatment
JPS63159445A (en) * 1986-12-23 1988-07-02 Nippon Paint Co Ltd Corona discharge treatment apparatus

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS581311A (en) * 1981-06-26 1983-01-06 Nippon Enkaku Seigyo Kk Receiver

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS581311A (en) * 1981-06-26 1983-01-06 Nippon Enkaku Seigyo Kk Receiver

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62149732A (en) * 1985-12-25 1987-07-03 Nippon Paint Co Ltd Discharge electrode member for corona discharge treatment apparatus
JPS62149731A (en) * 1985-12-25 1987-07-03 Nippon Paint Co Ltd Device for corona discharge treatment
JPS62149730A (en) * 1985-12-25 1987-07-03 Nippon Paint Co Ltd Apparatus for corona discharge treatment
JPH0372100B2 (en) * 1985-12-25 1991-11-15 Nippon Paint Co Ltd
JPS63159445A (en) * 1986-12-23 1988-07-02 Nippon Paint Co Ltd Corona discharge treatment apparatus
JPH0351731B2 (en) * 1986-12-23 1991-08-07 Nippon Paint Co Ltd

Similar Documents

Publication Publication Date Title
EP0428170B1 (en) Radio receiver comprising automatic gain controlling function
US4030035A (en) Circuit for preventing output clipping of R.F. stage in radio receiver
US5204973A (en) Receiver capable of quickly suppressing defective effect of multipath reflection interference
US4013964A (en) Automatic gain control means for a single sideband radio receiver
US4229707A (en) Automatic gain control circuit
US4147991A (en) Automatic gain control apparatus
US4432097A (en) Tone control circuit
US4041390A (en) Transceiver squelch circuit
JPS6046133A (en) Radio receiver
JP3088172B2 (en) AGC system
US4313218A (en) Extended AGC for a radio receiver
US4710958A (en) Circuit for controlling separation and high-cut operation of a stereo demodulator in an FM radio receiver
US3731216A (en) Automatic gain control circuit
JP2807360B2 (en) Receiver
KR100190610B1 (en) Automatic gain control circuit
US5303410A (en) Signal strength meter circuit for radio receiver
JPS6153836A (en) Radio receiver
JPH03145339A (en) Am radio receiver
JPH08307181A (en) Level control circuit
JPS6091730A (en) Radio receiver
JP2904218B2 (en) Video demodulator
JP3149615B2 (en) AM receiver
US3148338A (en) Gain control system for commoncollector transistor stage
JPH021945Y2 (en)
JPS60182812A (en) Automatic gain adjusting circuit