KR100251693B1 - 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로 - Google Patents

피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로 Download PDF

Info

Publication number
KR100251693B1
KR100251693B1 KR1019970055839A KR19970055839A KR100251693B1 KR 100251693 B1 KR100251693 B1 KR 100251693B1 KR 1019970055839 A KR1019970055839 A KR 1019970055839A KR 19970055839 A KR19970055839 A KR 19970055839A KR 100251693 B1 KR100251693 B1 KR 100251693B1
Authority
KR
South Korea
Prior art keywords
transistor
resistor
terminal
diode
signal
Prior art date
Application number
KR1019970055839A
Other languages
English (en)
Other versions
KR19990034303A (ko
Inventor
박근열
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019970055839A priority Critical patent/KR100251693B1/ko
Publication of KR19990034303A publication Critical patent/KR19990034303A/ko
Application granted granted Critical
Publication of KR100251693B1 publication Critical patent/KR100251693B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • H04M3/26Arrangements for supervision, monitoring or testing with means for applying test signals or for measuring
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2201/00Electronic components, circuits, software, systems or apparatus used in telephone systems
    • H04M2201/02Diodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2201/00Electronic components, circuits, software, systems or apparatus used in telephone systems
    • H04M2201/04Transistors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2201/00Electronic components, circuits, software, systems or apparatus used in telephone systems
    • H04M2201/30PCM

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Electronic Switches (AREA)

Abstract

가. 청구범위에 기재된 발명이 속한 기술분야 : 이엔엠 검출 및 송출회로.
나. 발명이 해결하고자 하는 기술적 과제 : 채터링 현상을 방지하며, 별도의 전원 없이 사용할 수 있는 이엔엠 시그날링 검출 및 송출회로.
다. 발명의 해결방법의 요지 : 피시엠 단국장치의 마우스 신호 검출회로가, 마우스 입력단의 역전압 유기를 방지하기 위해 마우스 입력단에 연결된 제1다이오드와, 제1다이오드의 출력값에 의해 스위칭 동작을 수행하는 트랜지스터의 베이스에 제1저항을 통해 연결되고, 트랜지스터의 에미터단에 정전압을 인가하기 위한 제1제너다이오드를 통해 교환기 공급전원단에 연결되고, 제1다이오드의 출력단이 트랜지스터의 턴온전압을 형성하기 위한 제2저항을 통해 제너다이오드의 에노드에 연결되고, 트랜지스터의 콜렉터는 전류제한을 위한 제3저항 R3를 통해 마우스 신호 검출회로의 출력단에 연결되며. 디지털 공급전원단이 마우스 신호 검출회로의 출력레벨을 제공하기 위해 제4저항을 통해 마우스 신호 검출회로의 출력단과 제3저항 사이에 연결된다.
라. 발명의 중요한 용도 ; 피시엠 단국장치의 이엔엠 시그날링 검출 및 송출회로.

Description

피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로
본 발명은 시그날링 검출 및 송출회로에 관한 것으로, 특히 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로에 관한 것이다.
통상적으로 아날로그 신호와 디지털 신호를 인터페이스하는 전송장치는 이엔엠(E&M:Ear and Mouth) 신호의 검출 및 송출기능을 가진다. 특히 아날로그 교환기와의 인터페이스 또는 전용망 시스템으로 사용하는 시스템으로는 피시엠(PCM:Pulse Code Modulation)단국장치 및 가입자 전송장치가 있다. 상기 피시엠 단국장치는 시그날링 인터페이스 조건이 이엔엠인 경우 라인신호인 이엔엠 신호를 디지털 신호로 변환하고 디지털 신호를 라인신호로 변환하여 시그날링 호에 따라 신호를 상호 전송한다.
상기 피시엠 단국장치의 경우 일반적으로 통신망에서 사용되는 시스템 전원을 사용하지 않고 별도의 전원을 사용해야 하는 불편함이 있었다. 또한 상기 피시엠 단국장치의 신호송출 회로는 릴레이를 통해 출력이 이루어짐으로 교환기로 신호 출력시 채터링이 발생할 수 있으며, 상기 채터링을 막기위한 보호장치로써 캐패시터를 연결하여 사용하여야 하는 불편함이 있었다.
따라서 본 발명의 목적은 피시엠 단국장치에서 별도의 전원을 사용하지 않는 아날로그 신호와 디지털 신호의 인터페이스를 수행하는 회로를 제공함에 있다.
본 발명의 다른 목적은 릴레이를 사용하지 않고 아날로그 신호와 디지털 신호의 인터페이스를 수행하는 회로를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명은 피시엠 단국장치의 마우스 신호 검출회로가, 마우스 입력단의 역전압 유기를 방지하기 위해 마우스 입력단에 연결된 제1다이오드와, 상기 제1다이오드의 출력값에 의해 스위칭 동작을 수행하는 트랜지스터의 베이스에 제1저항을 통해 연결되고, 상기 트랜지스터의 에미터단에 정전압을 인가하기 위한 제1제너다이오드를 통해 교환기 공급전원단에 연결되고, 상기 제1다이오드의 출력단이 상기 트랜지스터의 턴온전압을 형성하기 위한 제2저항을 통해 상기 제너다이오드의 에노드에 연결되고, 상기 트랜지스터의 콜렉터는 전류제한을 위한 제3저항 R3를 통해 상기 마우스 신호 검출회로의 출력단에 연결되며. 디지털 공급전원단이 상기 마우스 신호 검출회로의 출력레벨을 제공하기 위해 제4저항을 통해 상기 마우스 신호 검출회로의 출력단과 상기 제3저항 사이에 연결되고, 피시엠 단국장치의 이어신호 송출회로가, 이어입력단에 전류제한을 위한 제5저항을 통해 제2트랜지스터의 에미터에 연결하고, 상기 제2트랜지스터의 베이스단은 접지되며, 콜렉터단은 제6저항을 통해 반전된 디지털 공급전원단에 연결되며, 또한 상기 제2트랜지스터의 콜렉터단은 상기 제3트랜지스터의 베이스단에 연결되고, 상기 제3트랜지스터의 에미터는 접지되며, 베이스는 출력단으로부터 역류되는 전류를 막기위한 다이오드를 통해 이어신호 출력단에 연결되고, 상기 다이오드와 상기 제3트랜지스터의 사이에 상기 트랜지스터에 정전압을 인가하기 위한 제너다이오드의 에노드를 연결하고, 상기 제너다이오드의 캐소드를 접지하는 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로로 구성됨을 특징으로 한다.
도 1은 본 발명의 바람직한 실시예에 따른 이엔엠 신호 검출 및 송출회로도.
이하 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
도 1은 본 발명의 바람직한 실시예에 따른 이엔엠 신호 검출 및 송출회로도이다.
참조부호 10은 마우스 신호검출회로이다. 먼저 구성을 살펴본다. 마우스 신호 검출회로의 입력단 MI(Mouth Input)는 제1다이오드 D1의 에노드에 연결되며, 상기 제1다이오드의 캐소드는 제1저항 R1을 통해 엔피엔(NPN)형 트랜지스터인 제1트랜지스터 Q1의 베이스단에 연결된다. 또한 상기 제1다이오드 D1의 캐소드는 제2저항 R2를 통해 교환기의 공급전원인 -48V에 연결된다. 한편 상기 제1트랜지스터의 에미터는 제1제너다이오드 ZD1의 캐소드에 연결되며, 상기 제1제너다이오드 ZD1의 에노드는 상기 제2저항 R2와 상기 교환기의 공급전원단 사이에 연결된다. 또한 상기 제1트랜지스터 Q1의 콜렉터는 재3저항 R3를 통해 마우스 산호 검출회로의 출력단 MO(Mouth Output)에 연결된다. 또한 디지털 회로에 +5V의 전원을 공급하는 전원공급단은 제4저항 R4를 통해 상기 제3저항 R3와 상기 마우스 신호검출 출력단의 사이에 인가된다.
다음으로 상기 마우스 신호검출단의 동작을 설명한다. 상기 마우스 신호 검출회로에 입력되는 신호는 오픈신호(OPEN SIGNAL)와 접지신호(GRAND SIGNAL)로 구분된다. 상기 오픈신호는 대기상태(IDLE)의 신호로 사용되고 접지신호는 시져신호(SIZEUR)로 사용된다. 따라서 상기 접지신호가 상기 마우스 신호 검출회로의 입력단에 인가될 경우 상기 제1다이오드 D1 및 상기 제2저항 R2를 통해 상기 교환기의 공급전원단으로 전류가 흐르게 된다. 또한 상기 제1제너다이오드 ZD1은 정전압을 형성하여 상기 제1트랜지스터 Q1의 에미터단에 연결되어 음전원이 공급되고 있으므로 상기 제1트랜지스터 Q1은 턴온 상태로 천이한다. 상기 제1트랜지스터 Q1이 오프상태인 경우 상기 제4저항 R4를 통해 공급되는 +5V의 전원이 거의 마우스 신호검출회로의 출력단으로 인가되고 있으므로 상기 마우스 신호 검출회로의 출력단은 로직 하이(High)상태이다, 그런데 상기 제1트랜지스터 Q1이 턴온되면 상기 트랜지스터로 전류 패스가 형성되므로 상기 마우스 신호 검출회로의 출력단은 로직 로우(Low)상태로 천이한다. 또한 상기 마우스 입력단에 오픈신호가 입력되면 상술된 반대현상이 일어난다.
참조부호 20은 이어(EAR)신호 송출회로도이다. 먼저 구성을 살펴본다.
이어신호의 입력단은 저항 R5를 통해 제2트랜시즈터인 엔피엔형 트랜지스터의 에미터에 연결되고 상기 제2트랜지스터 Q2의 베이스단은 접지되며, 콜렉터단은 제3트랜지스터의 베이스단에 연결된다. 또한 상기 제2트랜지스터 Q2의 베이스단은 디지털 공급전원인 +5를 반전시킨 -5전원단에 제6저항 R6를 통해 연결된다. 한편 상기 제3트랜지스터 Q3는 엔피엔형 트랜지스터이며, 에미터단은 상기 제4트랜지스터의 베이스단에 연결되고 콜렉터단은 상기 제4트랜지스터의 콜레터단에 연결된다. 또한 상기 제4트랜지스터 Q4도 엔피엔(NPN)형 트랜지스터이며, 상기 제4트랜지스터의 에미터단은 접지되고 콜렉터단은 제2다이오드 D2의 에노드에 연결된다. 또한 상기 제2다이오드의 캐소드는 이어신호 송출회로의 출력단에 연결된다. 또한 상기 제4트랜지스터의 콜렉터단은 제2제너다이오드 ZD2의 에노드에 연결되고, 에미터단은 상기 제2제너다이오드의 캐소드단에 연결된다. 따라서 상기 제3트랜지스터와 상기 제4트랜지스터는 다아링톤 구조로 구성된다.
다음으로 상기 이어신호 송출회로의 동작을 살펴본다. 상기 이어신호의 입력으로는 로직로우신호와 로직하이신호로 구분된다.
먼저 로직로우신호가 인가되는 경우를 살펴본다. 상기 이어입력단(EI)으로 로직로우신호가 인가되면 상기 제5저항 R5를 통해 상기 트랜지스터 Q2의 에미터단으로 인가된다. 또한 상기 제2트랜지스터 Q2의 베이스단은 접지상태이므로 상기 제2트랜지스터는 오프상태를 유지하게 된다. 그러면 상기 제3트랜지스터 Q3와 상기 제4트랜지스터 Q4는 상기 제3트랜지스터의 베이스단에 음전원이 인가되고 제4트랜지스터의 에미터단이 접지상태이므로 턴온된다. 상기 제3 및 제4트랜지스터 Q3, Q4가 턴온되면 상기 이어출력단(EO)로 출력되는 신호는 로우신호가 된다. 따라서 상기 이어입력단(EI)로 로우신호가 입력될 경우 상기 이어출력단(EO)의 출력은 로직로운신호를 아나로그 교환기측으로 송출하게 된다.
다음으로 로직하이신호가 입력되는 경우를 살펴본다. 상기 이어입력단(EI)으로 하이신호가 인가되면 상기 제5저항 R5를 통해 상기 제2트랜지스터의 에미터에 인가된다. 또한 상기 제2트랜지스터의 베이스단은 접지상태이므로 상기 제2트랜지스터는 턴온된다. 따라서 상기 제2트랜지스터 Q2를 통해 전류가 흐르게 되므로 상기 제3트랜지스터 Q3의 베이스 전위는 상승하게 된다. 상기 제3트랜지스터의 베이스 전위가 상승하면 상기 제3트랜지스터 Q3 및 상기 제4트랜지스터 Q4는 턴오프상태로 천이한다. 상기 제3트랜지스터 및 상기 제4트랜지스터 Q4가 턴오프되면 상기 제2다니오드 D2를 통해 아나로그 교환기로 입력되는 출력은 오픈신호(Open Signal)를 송출하게 된다.
상술한 바와같이 상기 아나로그 교환기로부터 수신되는 신호를 디지털 신호로 변환하는 이엔엠 신호검출회로는 릴레이를 사용하지 않음으로써 교환기에 공급되는 채터링현상을 방지할 수 있는 잇점이 있다. 뿐만 아니라 교환기에서 공급되는 -48V의 전원과 디지털 회로에서 사용되는 ±5V의 전원을 사용함으로써 별도의 전원공급회로를 구비하지 않고 사용할 수 있는 잇점이 있다.

Claims (3)

  1. 피시엠 단국장치의 마우스 신호 검출회로에 있어서,
    마우스 신호 검출회로가 마우스 입력단의 역전압 유기를 방지하기 위해 마우스 입력단에 연결된 제1다이오드와,
    상기 제1다이오드의 출력값에 의해 스위칭 동작을 수행하는 트랜지스터의 베이스에 제1저항을 통해 연결되고,
    상기 트랜지스터의 에미터단에 정전압을 인가하기 위한 제1제너다이오드를 통해 교환기 공급전원단에 연결되고,
    상기 제1다이오드의 출력단이 상기 트랜지스터의 턴온전압을 형성하기 위한 제2저항을 통해 상기 제너다이오드의 에노드에 연결되고,
    상기 트랜지스터의 콜렉터는 전류제한을 위한 제3저항 R3를 통해 상기 마우스 신호 검출회로의 출력단에 연결되며.
    디지털 공급전원단이 상기 마우스 신호 검출회로의 출력레벨을 제공하기 위해 제4저항을 통해 상기 마우스 신호 검출회로의 출력단과 상기 제3저항 사이에 연결됨을 특징으로 하는 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로.
  2. 피시엠 단국장치의 이어신호 송출회로에 있어서,
    이어입력단에 전류제한을 위한 제5저항을 통해 제2트랜지스터의 에미터에 연결하고,
    상기 제2트랜지스터의 베이스단은 접지되며, 콜렉터단은 제6저항을 통해 반전된 디지털 공급전원단에 연결되며,
    또한 상기 제2트랜지스터의 콜렉터단은 상기 제3트랜지스터의 베이스단에 연결되고,
    상기 제3트랜지스터의 에미터는 접지되며, 베이스는 출력단으로부터 역류되는 전류를 막기위한 다이오드를 통해 이어신호 출력단에 연결되고,
    상기 다이오드와 상기 제3트랜지스터의 사이에 상기 트랜지스터에 정전압을 인가하기 위한 제너다이오드의 에노드를 연결하고,
    상기 제너다이오드의 캐소드를 접지함을 특징으로 하는 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로.
  3. 제2항에 있어서, 상기 제3트랜지스터가,
    다아링톤 구조로 형성되어 적어도 두 개의 트랜지스터로 구성됨을 특징으로 하는 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로.
KR1019970055839A 1997-10-29 1997-10-29 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로 KR100251693B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970055839A KR100251693B1 (ko) 1997-10-29 1997-10-29 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970055839A KR100251693B1 (ko) 1997-10-29 1997-10-29 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로

Publications (2)

Publication Number Publication Date
KR19990034303A KR19990034303A (ko) 1999-05-15
KR100251693B1 true KR100251693B1 (ko) 2000-04-15

Family

ID=19523649

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970055839A KR100251693B1 (ko) 1997-10-29 1997-10-29 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로

Country Status (1)

Country Link
KR (1) KR100251693B1 (ko)

Also Published As

Publication number Publication date
KR19990034303A (ko) 1999-05-15

Similar Documents

Publication Publication Date Title
JPS6237598B2 (ko)
US3772470A (en) Threshold circuit for tone-ringer
KR100251693B1 (ko) 피시엠 단국장치에서 이엔엠 시그날링 검출 및 송출회로
US4015091A (en) Telephone ringing generators
EP0835580B1 (en) Data access arrangement
JPH1075529A (ja) 電話線のインターフェイスの過電圧に対する保護
US4648109A (en) Light emitting diode message waiting lamp circuit
US4063045A (en) Telecommunication line switching circuit
US4025729A (en) Telephone ringing control circuits
US4731830A (en) Nonsaturating interface supply
US4107474A (en) Bipolar transistor switching network crosspoint
GB2182527A (en) Telephone circuit
US4234762A (en) Ring trip detector circuit
US6785383B2 (en) Telephone line switch using an optocooupler
US4388497A (en) Telephone power supply arrangement
CA1217844A (en) Duplex digital span transmission circuit arrangement
US4609782A (en) Solid state signal insertion circuit and method for use in a telephony system or the like
KR100391885B1 (ko) 전전자식 교환기의 가입자 정합 회로
KR950004157Y1 (ko) Isdn 종단장치
EP0651540B1 (en) Telephone subscriber circuit with galvanic isolating element
KR100255378B1 (ko) 메시지대기링 발생회로
US5859906A (en) Telephone switch hook interface circuit
KR970004822B1 (ko) 일반전화기/키폰전화기 자동선택회로
EP0876724B1 (en) A telephone switch hook interface circuit
KR890008388Y1 (ko) 간이 교환기의 국선 접속부 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111226

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee