KR100219642B1 - 액티브 비디오 영역 검출장치 - Google Patents
액티브 비디오 영역 검출장치 Download PDFInfo
- Publication number
- KR100219642B1 KR100219642B1 KR1019970027611A KR19970027611A KR100219642B1 KR 100219642 B1 KR100219642 B1 KR 100219642B1 KR 1019970027611 A KR1019970027611 A KR 1019970027611A KR 19970027611 A KR19970027611 A KR 19970027611A KR 100219642 B1 KR100219642 B1 KR 100219642B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- sav
- video
- active
- active video
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/015—High-definition television systems
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Systems (AREA)
- Processing Of Color Television Signals (AREA)
- Studio Circuits (AREA)
Abstract
본 발명에 따른 액티브 비디오 영역 검출장치는 SAV 및 블랭킹 신호 발생부와 비디오 영역 검출부를 포함한다.
SAV 및 블랭킹 신호 발생부는 선택부, 제1지연부 및 TRC 검출부를 포함하며, 제1 및 제2 필드 중 어느 하나의 필드 내에 있는 비디오 데이터와 상기 비디오 데이터를 소정 시간 지연시킨 데이터를 조합하여 액티브 비디오 영역의 시작을 알리는 SAV 신호와 액티브 비디오 영역의 끝을 알리는 수평 블랭킹 신호를 추출한다.
비디오 영역 검출부는 Y 발생부 및 제2지연부를 포함하며 SAV 신호, 수평 블랭킹 신호 및 액티브 비디오 영역을 검출하기 위한 ACTIVE 신호를 조합하여 액티브 비디오 영역을 검출한다.
본 발명에 의하면 블랭킹 신호와 비디오 신호가 모두 포함된 영역으로부터 액티브 비디오 영역만 검출함으로써 블랭킹 영영과 비디오 영역을 구분하고 액티브 비디오 영역만 신호처리할 수 있는 효과가 있다.
Description
본 발명은 비디오 신호 처리장치에 관한 것으로, 보다 상세하게는 액티브 비디오 영역 검출장치에 관한 것이다.
근래에는 대부분의 영상기기의 신호처리방식이 아날로그에서 디지털로 변하고 있다. 이에 따라 TV도 점차 디지털화되어 가는 추세에 있다. 이러한 디지털 TV는 비디오 신호를 디지털 방식으로 처리하게 되는데, CCIR(국제무선 통신 자문위원회)은 디지털 TV에서 처리되는 디지털화된 비디오 신호를 표준적으로 취급하기 위해 CCIR 601, 656 등의 디지털 비디오 데이터 포맷을 제안한 바 있다. CCIR 601 및 656은 디지털화할 때 공통의 표본화 주파수로 휘도신호는 13.5MHz로, 색신호는 6.75MHZ를 사용하고, 수평유효 화소수로는 휘도신호 720, 색신호 360을 채용하고 있다.
그런데 CCIR 656 등으로 포맷팅된 데이터를 입력하여 신호처리하는 종래의 비디오 데이터 처리장치는 블랭킹 영역과 비디오 영역을 모두 포함하고 있기 때문에 액티브 비디오 영역만을 별도로 신호처리할 수 없는 문제점이 있다.
본 발명의 목적은, 상기와 같은 문제점을 해결하기 위하여, 블랭킹 영역과 비디오 영역이 모두 포함된 영역으로부터 액티브 비디오 영역만 검출하기 위한 액티브 비디오 영역 검출장치를 제공하는 것이다.
도 1은 본 발명에 따른 액티브 비디오 영역 검출장치의 일 실시예의 블록도이다
도 2는 도 1에 도시된 장치를 설명하기 위한 여러 신호의 타이밍도이다.
표 1은 CCIR 656의 타이밍 레퍼런스 코드의 비트 할당을 나타낸 것이다.
상기 목적을 달성하기 위하여, SAV 및 블랭킹 신호 발생부와 비디오 영역 검출부를 포함하는 액티브 비디오 영역 검출장치가 제공된다.
SAV 및 블랭킹 신호 발생부는 제1 및 제2 필드 중 어느 하나의 필드 내에 있는 비디오 데이터와 상기 비디오 데이터를 소정 시간 지연시킨 데이터를 조합하여 액티브 비디오 영역의 시작을 알리는 SAV 신호와 액티브 비디오 영역의 끝을 알리는 수평 블랭킹 신호를 추출한다. 비디오 영역 검출부는 SAV 신호, 수평 블랭킹 신호 및 액티브 비디오 영역을 검출하기 위한 ACTIVE 신호를 조합하여 액티브 비디오 영역을 검출한다. SAV 및 블랭킹 신호 발생부는 선택부, 제1지연부 및 TRC 검출부를 포함한다. 선택부는 인가된 제어신호에 의하여 상기 제1 및 제2 필드 비디오 데이터 중 어느 하나를 선택하여 출력한다. 제1지연부는 클럭과 리셋신호에 의하여 선택부 출력을 한 클럭 지연시켜 출력한다. TRC 검출부는 선택부로부터 출력되는 데이터 스트림과 제1지연부로부터 출력되는 데이터 스트림을 조합하여 SAV 신호와 수평 블랭킹 신호(HBLANK)를 검출한다. 비디오 영역 검출부는 Y 발생부와 제2지연부를 포함한다. Y 발생부는 (ACTIVE OR SAV) AND (Not HBLANK) 연산을 수행한다. 제2지연부는 Y 발생부 출력을 한 클럭 지연시켜 출력한다. 또한 제2지연부 출력은 Y 발생부로 피드백된다.
도 1은 본 발명에 따른 액티브 비디오 영역 검출장치의 일 실시예의 블록도이다.
도 1에 도시된 액티브 비디오 영역 검출장치는 CCIR 656으로 포맷팅된 영역 를 입력하여 액티브 비디오 영역을 검출한다. 도 1에 도시된 장치는 SAV 및 블랭킹 신호 추출부(10)와 비디오 영역 검출부(12)를 포함한다. SAV(Start of Active Video) 및 블랭킹 신호 추출부(10)는 제1 및 제2 필드 중 어느 하나의 필드 내에 있는 비디오 데이터와 상기 비디오 데이터를 소정 시간 지연시킨 데이터를 조합하여 액티브 비디오 영역의 시작을 알리는 SAV 신호와 액티브 비디오 영역의 끝을 알리는(수평 블랭킹 영역을나타내는) 수평 블랭킹 신호를 추출한다. SAV 및 블랭킹 신호 발생부는 선택부(10a), 제1지연부(10b) 및 TRC 검출부(10c)를 포함한다. 선택부(10a)는 인가된 제어신호에 의하여 상기 제1 및 제2 필드 비디오 데이터 중 어느 하나를 선택하여 출력한다. 제1 및 제2 필드 비디오 데이터는 기수 및 우수 필드로부터 샘플링한 16비트 데이터이며 {Y1, Cb} 또는 {Y2, Cr}로 먹싱(Muxing)된 데이터이다. Y1, Y2는 휘도신호이고, Cb, Cr은 색차신호이다. CCIR 656 포맷의 타이밍 레퍼런스 코드는 Cb, Y1, Cr, Y2 순서의 데이터 스트림이나 본 발명에서는 편의상 Y와 C의 위치를 바꾸어 설명한다. 일반적으로 선택부(10a)는 멀티플렉서가 사용된다. 여기서 제어신호는 어느 하나의 필드 데이터를 선택하기 위한 선택신호이며 외부에서 인가된다. 제1지연부(10b)는 클럭과 리셋신호에 의하여 선택부 출력을 한 클럭 지연시켜 출력한다. TRC 검출부(10c)는 선택부(10a)로부터 출력되는 데이터 스트림과 제1지연부(10b)로부터 출력되는 데이터 스트림을 조합하여 SAV 신호와 수평 블랭킹 신호를 검출한다. 그리하여 SAV 및 블랭킹 신호 발생부(10)는 SAV 신호 및 블랭킹 신호를 추출한다.
표 1은 CCIR 656의 타이밍 레퍼런스 코드의 비트 할당을 나타낸 것인데, 표 1을 참조하여 타이밍 레퍼런스 코드에 대해 설명한다.
CCIR 656은 SAV와 EAV(End of Active Video)라는 두 개의 타이밍 레퍼런스 코드를 가지고 있는데, 각각의 타이밍 레퍼런스 코드는 표 1에 보인 바와 같이 4개의 워드(FF 00 00 XY; 16진 코드)를 가지고 있다. 여기서 앞의 세 개의 워드는 고정된 값이며 네 번째 워드는 변할 수 있는 값이다. 네 번째 워드는 필드 판별, 필드 블랭킹 구간 및 라인 블랭킹 구간 등에 대한 정보를 가지고 있다. 표 1에서 F는 필드 정보를(제1필드에서 0, 제2필드에서 1), V는 블랭킹 구간을(블랭킹 구간에서 1, 그외는 0), H는 액티브 비디오 영역을(EAV에서 1, SAV에서 0) 각각 나타내는 비트이고, P(P0-P3)는 에러정정이나 에러 검출을 위한 보호 비트를 나타낸다. 즉 CCIR 656 포맷에서는 타이밍 레퍼런스 코드의 네 번째 워드의 하위 8비트 순서는 1FVHP3P2P1P0가 된다. 여기서 1은 고정된 값이고 P는 보호 비트이므로 실제로 변할 수 있는 값은 FVH 라고 할 수 있다. 비디오 영역 검출부(12)는 SAV 신호, 수평블랭킹 신호 및 비디오 영역을 검출하기 위한 ACTIVE 신호를 조합하여 액티브 비디오 영역을 검출한다. 비디오 영역 검출부(12)는 Y 발생부(12a)와 제2지연부(12b)를 포함한다. Y 발생부(12a)는 (ACTIVE 1OR SAV) AND (Not HBLANK) 연산을 수행한다. 여기서 OR는 논리합을 AND는 논리곱을 각각 나타낸다. 제2지연부(12b)는 클럭과 논리신호에 의하여 Y 발생부(12a) 출력을 한 클럭 지연시켜 ACTIVE 신호를 출력하여 액티브 비디오 영역을 검출한다. 또한 제2지연부(12b) 출력은 Y 발생부(12a)로 피드백된다. 그리하여 비디오 영역 검출부(12)는 액티브 비디오 영역을 검출한다.
이어서, 도 1에 도시된 장치의 동작을 도 2를 참조하여 설명한다.
도 2는 도 1에 도시된 장치를 설명하기 위한 여러 신호의 타이밍도이다.
제1필드 및 제2필드의 16비트 비디오 데이터 (F1/2V[15:0])가 선택부(10a)로 입력되면 선택부(10a)는 외부에서 인가된 제어신호에 의하여 어느 하나의 데이터 (A[15:0])를 선택하여 출력한다. 도 1에 도시된 장치에서 선택부(10a)는 제어신호가 하이이면 제1필드 영역을 선택하고, 로우이면 제1필드 데이터를 선택하나 그 반대로 장치를 구성할 수도 있다. 선택부(10a)에서 선택된 데이터(A[15:0])는 제1지연부(10b)에서 클럭신호에 의하여 한 클럭 지연되므로 제1지연부(10b)는 지연된 비디오 데이터(B[15:0])를 출력한다. 두 비디오 데이터 A[15:0]와 B[15:0]는 TRC 검출부(10c)로 입력되고, TRC 검출부(10c)는 이 들 두 데이터로부터 SAV 신호 및 수평 블랭킹 신호를 추출한다. TRC 검출부(10c)의 동작을 보다 상세히 설명하면 다음과 같다. TRC 검출부(10c)는 B[15:0]가 {0000 0000 1111 1111}이고 A[7:0]가 {0000 0000}이며, 그리고 A[12] = 1이면(도 2에서 B[15:0]가 {00, FF}이고 A[15:0]가 {1xx1P, 00}일 때) 첫 번째 출력신호인 수평 블랭킹 신호(HBLANK 또는 EAV)를 출력한다. 이 것은 타이밍 레퍼런스 코드의 네번 째 워드에서 H = 1일 때 수평 블랭킹 신호가 하이로, 그외의 경우에는 로우로 출력됨을 의미한다. TRC 검출부(10c)는 B[15:0]가 {0000 0000 1111 1111}이고 A[7:0]가 {0000 0000}이며, 그리고 A[13:12]가 {00}이면(도 2에서 B[15:0]가 {00, FF}이고 A[15:0]가 {1x00P, 00}일 때) 두 번째 출력신호인 SAV를 출력한다. 이 것은 타이밍 레퍼런스 코드의 네번 째 워드에서 V=H=0일 때 SAV 신호가 하이로 출력되고 그외의 경우에는 로우로 출력됨을 의미한다. TRC 검출부(10c)에서 출력된 SAV 및 HBLANK 신호는 Y 발생부(12a)로 입력되어 (ACTIVE OR SAV) AND (Not HBLANK) 연산이 수행된다. Y 발생부(12a) 출력은 제2지연부(12b)에서 한 클럭 지연되어 ACTIVE 신호가 출력된다. 또한 ACTIVE는 Y 발생부(12a)로 피드백된다.
본 발명은 상술한 실시예에 한정되지 않으며, 본 발명의 사상내에서 당업자에 의한 변형이 가능함은 물론이다. 즉 타이밍 레퍼런스 코드의 네 번째 워드 값 중 변할 수 있는 값인 FVH의 조합은 8가지{000 001 010 011 100 101 110 111}가 나오므로(본 발명의 실시예에서는 H=1인 경우와 V=H=0 인 경우임) TRC 검출부(10c)가 다양한 FVH의 조합으로 SAV 신호 및 수평 블랭킹 신호를 검출할 수 있는 장치를 구현할 수 있다. 또한 본 발명의 실시예에서는 CCIR 656 포맷으로 입력되는 데이터로부터 액티브 비디오 영역을 검출하는 장치를 설명하였으나 CCIR 601 포맷의 경우에도 적용이 가능하다.
본 발명에 따르면 액티브 비디오 영역을 추출하여 신호처리하기 때문에 블랭킹 구간과 비디오 영역을 구분할 수 있을 뿐만 아니라 액티브 비디오 영역만 신호처리할 수 있는 효과가 있다.
Claims (8)
- 제1 및 제2 필드 비디오 데이터를 조합하여 액티브 비디오 영역을 검출하는 액티브 비디오 영역 검출장치에 있어서,제1 및 제2 필드 중 어느 하나의 필드 내에 있는 비디오 데이터와 상기 비디오 데이터를 소정 시간 지연시킨 데이터를 조합하여 액티브 비디오 영역의 시작을 알리는 SAV 신호와 액티브 비디오 영역의 끝을 알리는 수평 블랭킹 신호를 추출하는 SAV 및 블랭킹 신호 추출부; 및SAV 신호, 수평 블랭킹 신호(HBLANK) 및 상기 액티브 비디오 영역을 검출하기 위한 ACTIVE 신호를 조합하여 액티브 비디오 영역을 검출하는 비디오 영역 검출부를 포함하는 것을 특징으로 하는 액티브 비디오 영역 검출장치.
- 제1항에 있어서, 상기 비디오 데이터는CCIR 656으로 포맷팅되어 입력되는 것을 특징으로 하는 액티브 비디오 영역 검출장치.
- 제1항에 있어서, 상기 비디오 데이터는CCIR 601로 포맷팅되어 입력되는 것을 특징으로 하는 액티브 비디오 영역 검출장치.
- 제1항에 있어서, 상기 SAV 및 블랭킹 신호 발생부는인가된 제어신호에 의하여 상기 제1 및 제2 필드 비디오 데이터 중 어느 하나를 선택하여 출력하는 선택부;상기 선택부 출력을 한 클럭 지연시켜 출력하는 제1지연부; 및상기 선택부로부터 출력되는 데이터 스트림과 상기 제1지연부로부터 출력되는 데이터 스트림을 조합하여 SAV 신호와 수평 블랭킹 신호를 검출하는 TRC 검출부를 포함하는 것을 특징으로 하는 액티브 비디오 영역 검출장치.
- 제1항에 있어서, 상기 비디오 영역 검출부는,(ACTIVE OR SAV) AND (Not HBLANK) 연산을 수행하는 Y 발생부; 및상기 Y 발생부 출력을 한 클럭 지연시켜 출력하는 제2지연부를 포함하며,여기서, 상기 제2지연부 출력은 Y 발생부로 피드백되는 것을 특징으로 하는 액티브 비디오 영역 검출장치.
- 제4항에 있어서, 상기 TRC 검출부는TRC(타이밍 레퍼런스 코드)의 네번 째 워드를 1FVHP(F는 필드 판별 비트, V는 블랭킹 구간 판별 비트, H는 액티브 비디오 영역 판별 비트, P는 보호 비트)라 할 때 FVH의 조합에 따라 SAV 신호 및 수평 블랭킹 신호를 검출하는 것을 특징으로 하는 액티브 비디오 영역 검출장치.
- 제6항에 있어서, 상기 TRC 검출부는상기 제1지연부에서 출력된 데이터 스트림이 {00 FF}이고,상기 선택부에서 출력된 데이터 스트림이 {1xx1P 00}일 때(여기서, x=1 or 0) SAV 신호를 검출하는 것을 특징으로 하는 액티브 비디오 영역 검출장치.
- 제6항에 있어서, 상기 TRC 검출부는상기 제1지연부에서 출력된 데이터 스트림이 {00 FF}이고,상기 선택부에서 출력된 데이터 스트림이 {1x00P 00}일 때 (여기서, x=1 or 0) 수평 블랭킹 신호를 검출하는 것을 특징으로 하는 액티브 비디오 영역 검출장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970027611A KR100219642B1 (ko) | 1997-06-26 | 1997-06-26 | 액티브 비디오 영역 검출장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970027611A KR100219642B1 (ko) | 1997-06-26 | 1997-06-26 | 액티브 비디오 영역 검출장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990003683A KR19990003683A (ko) | 1999-01-15 |
KR100219642B1 true KR100219642B1 (ko) | 1999-09-01 |
Family
ID=19511368
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970027611A KR100219642B1 (ko) | 1997-06-26 | 1997-06-26 | 액티브 비디오 영역 검출장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100219642B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100366308B1 (ko) * | 2000-07-24 | 2002-12-31 | 삼성전자 주식회사 | 음극선관의 포커스신호 생성회로 |
KR100643435B1 (ko) * | 2004-11-25 | 2006-11-10 | 엘지전자 주식회사 | 디지털 방송 프로그램 녹화 제어장치 및 방법 |
-
1997
- 1997-06-26 KR KR1019970027611A patent/KR100219642B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19990003683A (ko) | 1999-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6532024B1 (en) | Multi-format on-screen monitor | |
US5506626A (en) | Closed-caption decoder circuit having robust synchronization features | |
KR100290851B1 (ko) | 디지털 티브이의 영상 처리 장치 | |
EP0564497A1 (en) | Television receiver | |
US6519298B1 (en) | Circuit for discriminating between received signals and method therefor | |
WO1999013650A1 (en) | Signal monitoring apparatus | |
US4638497A (en) | Framing code detector for a teletext receiver | |
US5003564A (en) | Digital signal clamp circuitry | |
KR100219642B1 (ko) | 액티브 비디오 영역 검출장치 | |
US6947096B2 (en) | Video processing apparatus for converting composite video signals to digital component video signals | |
US20020168036A1 (en) | Circuit for discriminating between received signals and method therefor | |
EP0782329B1 (en) | Horizontal synchronizing signal-generating circuit and method therefor | |
EP0738090B1 (en) | Waveform display signal generating apparatus | |
US6441871B1 (en) | Method for correcting amplitude of synchronizing signal of composite video signal and device therefor | |
KR100212152B1 (ko) | 공중파 방송의 데이터 검출회로 | |
KR100332340B1 (ko) | 영상 노이즈 검출방법 및 장치 | |
KR930008171B1 (ko) | 텔리텍스트모드에서 tv모드로의 자동절환방법 | |
EP1209912A1 (en) | Slicing circuit | |
GB2221816A (en) | Television picture-in-picture display system | |
JPH0323775A (ja) | フレーム同期信号検出回路及びそれを用いた入力信号判別切換装置 | |
KR100234594B1 (ko) | 고품위텔레비젼시스템의 데이타 세그멘트 동기 검출방법 및 회로 | |
KR100456431B1 (ko) | 복합 제품용 수신 장치 | |
KR0148525B1 (ko) | 텔레비전 수상기의 무신호 검출회로 | |
KR100197380B1 (ko) | 피디피 티브이에서의 채널전환시 데이타생성 지시장치 | |
KR200162015Y1 (ko) | 피아이피를 갖는 티브이의 영상 처리 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120530 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20130530 Year of fee payment: 15 |
|
LAPS | Lapse due to unpaid annual fee |