KR100207384B1 - 영상 신호 복호화 시스템의 인트라 디씨 계수 디코딩 장치 - Google Patents

영상 신호 복호화 시스템의 인트라 디씨 계수 디코딩 장치 Download PDF

Info

Publication number
KR100207384B1
KR100207384B1 KR1019950028087A KR19950028087A KR100207384B1 KR 100207384 B1 KR100207384 B1 KR 100207384B1 KR 1019950028087 A KR1019950028087 A KR 1019950028087A KR 19950028087 A KR19950028087 A KR 19950028087A KR 100207384 B1 KR100207384 B1 KR 100207384B1
Authority
KR
South Korea
Prior art keywords
value
quantized
additional code
current block
respect
Prior art date
Application number
KR1019950028087A
Other languages
English (en)
Other versions
KR970014288A (ko
Inventor
조영철
Original Assignee
전주범
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자주식회사 filed Critical 전주범
Priority to KR1019950028087A priority Critical patent/KR100207384B1/ko
Publication of KR970014288A publication Critical patent/KR970014288A/ko
Application granted granted Critical
Publication of KR100207384B1 publication Critical patent/KR100207384B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • H04N19/159Prediction type, e.g. intra-frame, inter-frame or bidirectional frame prediction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/124Quantisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 발명은 영상 신호 복호화 시스템에 있어서, 특히 인트라 모드로 선정된 매크로 블럭의 DC 계수를 디코딩하기 위한 인트라 DC 계수 디코딩 장치에 관한 것으로, 인트라 모드에서 양자화된 현블럭의 DC 계수에 대한 이전 블럭의 양자화된 DC 계수의 차분값에 대응되는 추가 코드와, 상기 추가 코드의 크기(S)를 이용하여 인트라 DC 계수를 디코딩하는 영상 신호 복호화 시스템의 인트라 DC 계수 디코딩 장치에 있어서; 상기 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 0의 비트열을 변환하여 출력하되, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2S-1보다 작으면 캐어리 비트인 비트 1을 동시에 출력하는 PLA(201), 상기 PLA(201)의 출력 데이타와 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 배타적 논리합하여 출력하는 배타적 오아 게이트(202), 이전 단계에서 복호화된 인트라 DC 계수와 배타적 오아 게이트(202)에 출력된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 가산하되, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2S-1보다 작으면 상기 캐어리 비트인 비트 1을 포함하여 가산한후 이를 출력하는 가산기(203)를 구비하여 구성함을 특징으로 한다.

Description

영상 신호 복호화 시스템의 인트라 디씨 계수 디코딩 장치
제1도는 종래 기술의 영상 신호 복호화 시스템의 인트라 DC 계수 디코딩 장치를 나타낸 상세 구성도.
제2도는 본 발명의 바람직한 실시예를 나타내는 상세 구성도.
* 도면의 주요부분에 대한 부호의 설명
201 : PLA 202 : 배타적 오아 게이트
203 : 가산기
본 발명은 영상 신호 복호화 시스템에 있어서, 특히 인트라 모드(intra mode)로 선정된 매크로 블럭(macro block)의 DC 계수를 디코딩하기 위한 인트라 DC 계수 디코딩 장치에 관한 것이다.
일반적으로 영상 신호의 전송시, 아날로그(analog)로 전송하는 것보다 디지탈(digital)로 전송하는 것이 훨씬 더 좋은 화질을 유지할 수 있다는 것이 잘 알려진 사실이지만, 고화질 TV의 경우 프레임(frame) 단위로 구성된 영상이 디지탈 형태로 표현될때 많은 양의 디지탈 데이타가 전송되어야 한다.
그러나 종래의 전송 채널에 있어서, 사용 가능한 주파수 영역은 제한되어 있으므로, 많은 양의 디지탈 데이타를 전송하기 위해서는 전송되는 데이타를 압축하여 그 양을 줄일 필요가 있으며, 다양한 압축 기법 중에서, 확률적 부호화 기법과 시간적, 공간적 압축 기법을 결합한 하이브리드 부호화 기법이 가장 효율적인 것으로 알려져 있다.
대부분의 하이브리드 부호화 기법은 움직임 보상 DPCM(차분 펄스 부호 변조), 2차원 DCT(이산 코사인 변환), DCT 계수의 양자화, VLC(가변장 부호화) 등을 이용하는데, 움직임 보상 DPCM은 현재 프레임과 이전 프레임간의 물체의 움직임을 결정하고, 물체의 움직임에 따라 현재 프레임을 예측하여 현재 프레임과 예측치간의 차이를 나타내는 차분신호를 만들어내는 방법으로서, 이러한 움직임 보상 DPCM은 Staffan Ericsson의 Fixed and Adaptive Predictors for Hybrid Predictive/Transform Coding, IEEE Transactions on Communication, COM-33, NO.12(1985년, 12월), 또는 Ninomiy와 Ohtsuka의 Amotion Compensated Interframe Coding Scheme for Television Pictures, IEEE Transactions on Communication, COM-30, NO.1(1982년, 1월)에 기재되어 있다.
한편, 2차원 DCT는 디지탈 영상 데이타의 한 블럭, 예를 들면, 8*8 화소의 블럭을 일군의 변환계수 데이타로 변환함으로서 영상 데이타들간의 공간적 중복성(spatial redundancy)을 줄이거나 제거한다. 또한 2차원 DCT 변환이, 예를 들어 8*8 블럭 단위로 수행될때 좌, 상측의 DCT 계수를 일반적으로 DC 계수, 나머지를 AC 계수라 하며, 상기한 DC 계수는 8*8 블럭내의 각 픽셀값이 평균치에 비례한다.
이러한 2차원 DCT 기법은 Chen과 Pratt의 Scene Adaptive Coder, IEEE Transaction on Communications, COM-32, No.3(1984년 3월)에 기재되어 있다.
상기한 변환계수 데이타를 양자화기, 지그재그 스캐닝(zigzag scanning), 줄길이 부호화, VLC등으로 처리함으로서 전송할 데이타를 효율적으로 압축할 수 있다.
이러한 하이브리드 코딩 기법중 인트라 모드는 움직임 보상 DPCM 과정 없이 상술한 이차원 DCT, 양자화등을 통한 데이타 압축을 수행하는 것으로 정의되고, 반면 인터(inter)모드는 상술한 움직임 보상 DPCM 과정을 포함한 이차원 DCT, 양자화 등을 통한 데이타 압축을 수행하는 것으로 정의된다.
한편, 가변 길이 부호화는 데이타의 손실없이 데이타를 압축하는데 종종 사용되는 기법이다. 이러한 기법은 고정된 길이를 갖는 데이타를 가변 길이의 데이타로 변환하는 것으로 데이타의 통계적 발생에 기초한다. 자주 발생하는 데이타는 짧은 길이의 코드 워드(codeword)로 나타내고 발생 빈도가 작은 데이타는 긴 코드워드로 나타낸다.
가능성 있는 모든 코드 워드의 라이브러리(library)에 가변 길이 코드 워드를 적절히 할당함으로서 가변 길이 코드 워드의 평균 길이는 원래의 데이타 길이보다 짧게 되고, 결과적으로 데이타 압축과 같은 효과를 얻을 수 있다.
가변 길이 부호화를 적용하기 위해 예를 들어 8*8 블럭의 DCT 계수는 64개의 순열로 순차화되고, 진폭/줄길이로 부호화되는데, 이를 줄길이 부호화라고 한다. 줄길이 부호화는 64개의 순열을 주사하여 영이 아닌 진폭을 가진 계수를 만날때마다 하나의 사건이 일어난 것으로 정의되고, 하나의 부호화가 계수의 진폭과 그것에 선행하는 영의 갯수를 나타내도록 할당을 받는다.
이러한 줄길이 부호화는 인트라 모드에서 양자화된 각 8*8 블럭의 DCT 계수의 AC값을 부호화하는 경우와, 인트라 모드에서 양자화된 DCT 계수의 DC값을 부호화하는 경우, 인터 모드에서 양자화된 각 8*8 블럭의 DCT 계수의 AC값을 부호화하는 경우, 및 인터 모드에서 양자화된 DCT 계수의 DC값을 부호화현블럭는 경우로 나눌수 있는데, 본 발명에서 다루고자 하는 바는 인트라 모드에서 양자화된 DCT 계수의 DC값이 줄길이 부호화된 데이타를 디코딩하는 장치에 관련된다.
상기에서 인트라 모드에서 양자화된 DCT 계수의 DC값에 대한 줄길이 부호화 기법은 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드(additional code)와, 차분값의 크기로 부호화하는 기법으로서, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값을 검출한후 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드와, 차분값의 크기에 상응하는 데이타를 전송 채널을 통해 영상 신호 복호화 시스템에 전송한다.
테이블 1에 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값과, 차분값의 크기, 및 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드의 할당 비트수가 나타난다.
테이블 1에서 알 수 있는 바와 같이 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값(A)의 크기(S)가 0(정수)라면 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값은 0(정수)이다.
양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값(A)의 크기(S)가 0(정수)보다 크면 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값(A)의 범위는 0 내지 2 -1이다. 이 범위에서 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값(A)이 양수(+)이면 테이블 1과 같은 추가 코드를 전송하고, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값(A)이 음수(-)이면 테이블 1에 나타난 바와 같이 차분값(A)에 (2 -1)을 가산한 값에 대응되는 추가 코드를 전송하며, 영상 신호 복호화 시스템은 전송 경로를 통해 전송되어 오는 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값(A)의 크기(S)와 추가 코드를 수신하여 영상 신호 복호화 시스템의 인트라 DC 계수 디코딩 장치가 이를 디코딩한다.
제1도에는 종래의 인트라 DC 계수 디코딩 장치가 도시된다.
제1도에 도시된 바와 같이 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값의 크기(S)에 상응하는 데이타가 라인(L1)을 통하여 감산기(101)에 인가되면, 감산기(101)는 차분값의 크기(S)에 1(정수)을 공제한후 (Y=S-1) 라인(L2)을 통하여, 승산기(102)에 제공한다. 승산기(102)는 차분값의 크기(S)에 -1을 공제한 값(Y)에 해당하는 회수만큼 2를 곱한값(X=2 )에 상응하는 데이타를 라인(L3)을 통하여 비교기(103)에 제공하는데, 이때 비교기(103)에 접속된 라인(L4)상에는 상술한 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 제공된다.
한편, 라인(L4)상의 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드는 감산기(104)에 제공되고, 감산기(104)에 접속된 라인(L5)에는 상술한 라인(L3)상의 X=2 에 2를 곱한값(2X)이 제공되며, 감산기(104)에 접속된 라인(L6)에는 1(정수)에 상응하는 데이타가 제공된다.
따라서 감산기(104)는 라인(L4)상의 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드에 라인(L6)상의 1(정수)을 가산한후 다시 라인(L3)상의 X=2Y에 2를 곱한값(2X)을 감산하여 그 결과(Z)를 라인(L7)을 통하여 다중화기(105)에 제공한다.
이때, 상술한 바와 같이 라인(L1)상에 제공되는 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값의 크기(S)가 0(정수)라면 라인(L4)상의 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값은 0(정수)이다.
또한, 라인(L1)상에 제공되는 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값의 크기(S)가 0(정수)보다 크면 라인(L4)상의 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값의 범위는 0 내지 2 -1이다. 이 범위에서 2 보다 큰 값은 부호화시 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값이 양수(+)였다는 것을 의미하고, 2 보다 작은값은 부호화시 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값이 음수(-)였다는 것을 의미한다.
따라서 비교기(103)는 라인(L3)을 통하여 제공되는 2 과 라인(L4)을 통하여 제공되는 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 비교하여, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2 보다 크면 라인(L4)상의 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 다중화기(105)에 의해 선택되어 라인(L7)에 제공되도록 제어하고, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2 보다 작으면 라인(L7)상의 감산기(104) 출력값(Z)이 다중화기(105)에 의해 선택되어 라인(L8)에 제공되도록 제어한다.
따라서 라인(L8)에 접속된 가산기(106)은 라인(L9)을 통하여 제공되는 이전 단계에서 디코딩된 인트라 DC 계수와 다중화기(105)에 의해 선택되어 출력되는 라인(L8)상의 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 가산하여 출력함으로서, 인트라 DC 계수의 디코딩 과정에 완료된다.
그러나 이러한 종래의 인트라 DC 계수 디코딩 장치는 처리 속도가 느리고, 구조가 복잡한 문제점이 있었다.
본 발명은 상기 문제점을 해결하기 위하여 안출한 것으로, 인트라 DC 계수 디코딩을 수행하기 위한 구조를 단순화하고, 속도를 향상시킨 영상 신호 복호화 시스템의 인트라 DC 계수 디코딩 장치를 제공함에 그 목적이 있다.
본 발명은 상기 목적을 달성하기 위하여 인트라 모드에서 양자화된 현블럭의 DC 계수에 대한 이전 블럭의 양자화된 DC 계수의 차분값에 대응되는 추가 코드와, 상기 추가 코드의 크기(S)를 이용하여 인트라 DC 계수를 디코딩하는 영상 신호 복호화 시스템의 인트라 DC 계수 디코딩 장치에 있어서; 상기 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 0의 비트열을 변환하여 출력하되, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2 보다 작으면 캐어리 비트인 비트 1을 동시에 출력하는 PLA, 상기 PLA의 출력 데이타와 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 배타적 논리합하여 출력하는 배타적 오아 게이트, 이전 단계에서 복호화된 인트라 DC 계수와 배타적 오아 게이트에 출력된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 가산하되, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2 보다 작으면 상기 캐어리 비트인 비트 1을 포함하여 가산한후 이를 출력하는 가산기를 구비하여 구성함을 특징으로 한다.
본 발명의 상기 목적과 기타 다른 목적 및 그 특징들은 첨부된 도면과 관련하여 제공된 바람직한 실시예를 설명하면 더욱 명백해질 것이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명한다.
제2도에는 본 발명의 영상 신호 복호화 시스템의 인트라 DC 계수 디코딩 장치에 대한 바람직한 실시예가 도시된다.
제2도에서, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드와, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값의 크기(S)에 상응하는 데이타를 수신하여, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 0의 비트열을 변환하여 출력하되, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2 보다 작으면 캐어리 비트(carry bit)인 비트 1을 동시에 출력하는 PLA(Programmable Logic Array)(201), PLA(201)의 출력 데이타와 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 배타적 논리합하여 출력하는 배타적 오아(OR) 게이트(202), 이전 단계에서 복호화된 인트라 DC 계수와 배타적 오아 게이트(202)에 출력된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 가산하되, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2 보다 작으면 캐어리 비트(carry bit)인 비트 1을 포함하여 가산한후 이를 출력하는 가산기(203)으로 구성된다.
상기와 같이 구성된 본 발명의 바람직한 실시예에 대한 동작 설명은 다음과 같다.
먼저, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2 보다 작을 경우 상술한 제1도의 설명에서 보면 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드(A)에 (2X-1)을 감산한 결과인 Z=A-(2X-1), (이때, X=2 , Y=S-1), 상응하는 데이타에 의거하여 디코딩을 수행한다.
이때, 상술한 2X는 2 값과 동일한 값으로, 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드에 2X를 감산하고 1을 가산하는 과정을 보면, 실질적으로 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 2진 보수 연산한 결과와 같다.
상술한 과정을 종합해보면 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드에 2X를 감산하고 1을 가산한 것과, 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드에 1을 가산한 결과와 실질적으로 동일하다.
따라서 PLA(201)는 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드와, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값의 크기(S)에 상응하는 데이타를 수신하여, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 0의 비트열로 변환하여 출력한다. 또한 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2 보다 작으면 캐어리 비트인 1비트를 동시에 출력한다. 이때 테이블(1)에서 보면 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값이 양수(+)이면, 추가 코드의 최상위 비트는 1이고, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값이 음수(-)이면, 추가 코드의 최상위 비트는 0이다.
따라서 PLA(201)는 양자화된 현블럭의 DC값 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드의 최상위 비트를 검출하여 현재 입력되는 데이타가 양수인지, 또는 음수인지를 검출할 수 있다.
한편, 배타적 오아 게이트(202)는 일측 입력단에 0이 입력되면 타측 입력단의 입력이 출력되고, 일측 입력단에 1이 입력되면 타측 입력단의 입력에 대한 보수값이 출력되도록 동작한다.
따라서, 배타적 오아 게이트(202)는 PLA(201)의 출력되는 0의 비트열과 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 배타적 논리합하여 가산기(203)에 출력한다. 따라서 가산기(203)는 라인(L1)을 통해 인가되는 이전 단계에서 복호화된 인트라 DC 계수와 배타적 오아 게이트(202)에 출력된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 가산하여 출력한다.
이때, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2 보다 작으면 가산기(203)는 PLA(201)로 부터 제공되는 캐어리 비트(carry bit)인 비트 1을 포함하여 가산한후 이를 출력함으로서, 인트라 DC 계수 디코딩을 완료한다.
상술한 바와 같이 본 발명은 간단한 구성으로 인트라 DC 계수 디코딩 과정을 수행함으로서 매우 빠르게 디코딩할 수 있는 효과가 있다.

Claims (2)

  1. 인트라 모드에서 양자화된 현블럭의 DC 계수에 대한 이전 블럭의 양자화된 DC 계수의 차분값에 대응되는 추가 코드와, 상기 추가 코드의 크기(S)를 이용하여 인트라 DC 계수를 디코딩하는 영상 신호 복호화 시스템의 인트라 DC 계수 디코딩 장치에 있어서:사기 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 0의 비트열을 변환하여 출력하되, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2S-1보다 작으면 캐어리 비트인 비트 1을 동시에 출력하는 PLA(201); 상기 PLA(201)의 출력 데이타와 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 배타적 논리합하여 출력하는 배타적 오아 게이트(202); 이전 단계에서 복호화된 인트라 DC 계수와 배타적 오아 게이트(202)에 출력된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드를 가산하되, 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드가 2S-1보다 작으면 상기 캐어리 비트인 비트 1을 포함하여 가산한후 이를 출력하는 가산기(203)를 구비한 영상 신호 복호화 시스템의 인트라 DC 계수 디코딩 장치.
  2. 제1항에 있어서, 상기 PLA(201)는 상기 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드의 최상위 비트가 0이면, 상기 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드 2S-1보다 작고, 상기 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드의 최상위 비트가 1이면, 상기 양자화된 현블럭의 DC값에 대한 이전 블럭의 양자화된 DC값의 차분값에 대응되는 추가 코드 2S-1보다 크거나 같은 것으로 판별하는 영상 신호 복호화 시스템의 인트라 DC 계수 디코딩 장치.
KR1019950028087A 1995-08-31 1995-08-31 영상 신호 복호화 시스템의 인트라 디씨 계수 디코딩 장치 KR100207384B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950028087A KR100207384B1 (ko) 1995-08-31 1995-08-31 영상 신호 복호화 시스템의 인트라 디씨 계수 디코딩 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950028087A KR100207384B1 (ko) 1995-08-31 1995-08-31 영상 신호 복호화 시스템의 인트라 디씨 계수 디코딩 장치

Publications (2)

Publication Number Publication Date
KR970014288A KR970014288A (ko) 1997-03-29
KR100207384B1 true KR100207384B1 (ko) 1999-07-15

Family

ID=19425504

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950028087A KR100207384B1 (ko) 1995-08-31 1995-08-31 영상 신호 복호화 시스템의 인트라 디씨 계수 디코딩 장치

Country Status (1)

Country Link
KR (1) KR100207384B1 (ko)

Also Published As

Publication number Publication date
KR970014288A (ko) 1997-03-29

Similar Documents

Publication Publication Date Title
KR0178198B1 (ko) 영상 신호 부호화 장치
KR100209410B1 (ko) 영상 신호 부호화 장치
US5650782A (en) Variable length coder using two VLC tables
US11146820B2 (en) Method for producing video coding and programme-product
EP0399487B1 (en) Transformation coding device
JP2630809B2 (ja) ビデオ画像伝送システム
KR100469176B1 (ko) 화상 부호화 방법
JP3716931B2 (ja) 連続画像の適応型復号装置
RU2162280C2 (ru) Устройство компрессии с дифференциальной импульсно-кодовой модуляцией
US5434622A (en) Image signal encoding apparatus using adaptive frame/field format compression
EP0422404A2 (en) Transform coding using coefficient prediction techniques
US6055272A (en) Run length encoder
JP2880051B2 (ja) 1d/2d dctを用いた映像信号符号化装置
KR0178195B1 (ko) 벡터 양자화 방식을 이용한 영상 신호 부호화 장치
KR100198986B1 (ko) 블록킹 현상방지용 움직임 보상장치
KR0178221B1 (ko) 픽셀의 평균값을 이용한 개선된 패턴 벡터 부호화 시스템
KR100207384B1 (ko) 영상 신호 복호화 시스템의 인트라 디씨 계수 디코딩 장치
KR0178197B1 (ko) 영역 분할을 이용한 영상 신호 부호화 장치
KR100207383B1 (ko) 영상 신호 복호화 시스템의 인트라 디씨 계수 검출을 위한 예측 장치
KR100197364B1 (ko) 영상 신호 부호화 시스템에서의 적응적 벡터 양자화장치
JPH03124182A (ja) セル廃棄補償画像復号化方式
KR0128862B1 (ko) 동영상부호화장치의가변길이부호화장치
KR0153984B1 (ko) 분류 벡터양자화를 이용한 영상 압축방법 및 장치
KR100245331B1 (ko) 줄길이 복호기
KR0178225B1 (ko) 영상기기의 부호화장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120413

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20130401

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee