KR0182681B1 - 전전자 교환기의 하드웨어 구조 - Google Patents

전전자 교환기의 하드웨어 구조 Download PDF

Info

Publication number
KR0182681B1
KR0182681B1 KR1019960011990A KR19960011990A KR0182681B1 KR 0182681 B1 KR0182681 B1 KR 0182681B1 KR 1019960011990 A KR1019960011990 A KR 1019960011990A KR 19960011990 A KR19960011990 A KR 19960011990A KR 0182681 B1 KR0182681 B1 KR 0182681B1
Authority
KR
South Korea
Prior art keywords
subscriber
line
swh
hardware
function
Prior art date
Application number
KR1019960011990A
Other languages
English (en)
Other versions
KR970072869A (ko
Inventor
김수홍
Original Assignee
유기범
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신주식회사 filed Critical 유기범
Priority to KR1019960011990A priority Critical patent/KR0182681B1/ko
Publication of KR970072869A publication Critical patent/KR970072869A/ko
Application granted granted Critical
Publication of KR0182681B1 publication Critical patent/KR0182681B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/08Time only switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13214Clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/24Conference circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)

Abstract

본 발명은 DTS-1100A 전전자 교환기의 하드웨어를 실현하도록 하기에 적합한 전전자 교환기의 하드웨어 구조에 관한 것으로, 본 발명에서는 상호 통신채널을 스위칭시켜주는 SWH(10)와, SWH(10) 및 각 하드웨어 블록으로 제공하는 NESH(20)와, 공통선 신호 No.7 신호 방식을 위한 신호 링크를 제공하는 CSH(30)와, 라인 및 중계선 정합부의 제어를 위한 PP를 구성하는 PPH(40)와, 운용자와의 정합을 위한 IOPH(40)와, 운용자에게 교환기의 상태에 따른 가시/가청 경보를 제공하는 ALMH(60)와, 각각의 소정의 용량에 따른 가입자 및 중계선을 수용하기 위한 정합 기능, 가입자로부터의 신호 및 교환기간 신호 처리 기능, 통화로 연결을 위한 스위치 기능 그리고 가입자 회로 및 선로 시험 기능을 각각 제공하는 제1, 제2, 제3 교환부(70, 80, 90)를 이용하여 DTS-1100A 전전자 교환기의 하드웨어의 구조를 실현함으로써 기능이 다양한 전전자 교환기를 제공할 수 있는 것이다.

Description

전전자 교환기의 하드웨어 구조
도면은 본 발명에 따른 DTS-1100A 전전자 교환기의 하드웨어 구조의 일실시예를 나타낸 블록도.
* 도면의 주요부분에 대한 부호의 설명
10 : SWH 20 : NESH
30 : CSH 40 : PPH
50 : IOPH 60 : ALMH
70, 80, 90 : 제1, 제2, 제3 교환부
본 발명은 전전자 교환기의 하드웨어 구조에 관한 것으로, 특히, DTS-1100A(개량형) 전전자 교환기의 하드웨어(Hardware)를 실현하도록 하기에 적합한 전전자 교환기의 하드웨어 구조에 관한 것이다.
DTS-1100 개량형 교환기는 국제 표준 전전자교환기로서 PSTN(Public Switched Telephone Network)의 계위중 시내(Local), 시내/중계(Local/Tandem), CENTREX 용도로 사용되며, 궁극적으로 종합정보 통신망(ISDN), 지능망(IN) 등 다양한 망 형태에서의 융통성있는 교환기로 발전할 수 있도록 개발되었다.
DTS-1100 개량형은 컴퓨터, 반도체, 통신 및 소프트웨어 분야의 최신 기술을 적용하여 개발되었으며 외형적인 크기나, 성능, 서비스 융통성, 망환경 적응성 등에서 볼 때 모든 응용에 적절하며 뛰어난 시스템이다.
DTS-1100 개량형 시스템은 음성(Local/Tandem), CENTREX, ISDN(2B+D, 30B+D) 및 공통선 신호 방식(CCS NO. 7) 기능 등 기존에 상용화되어 있는 서비스 및 상용화중인 서비스를 하나의 시스템으로 모두 수용이 가능한 종합정보통신망의 주요 역할을 담당할 수 있도록 개발되어 졌다.
DTS-1100 개량형의 주된 설계 개념은 시스템의 확장이나 수정이 용이하고, 기술발전에 따라 쉽게 시스템을 개선할 수 있도록 하기 위하여 융통성(Flexibility)과 모듈화(Modularity)를 제공하는 개방구조(Open architecture)를 채택하였다는 것이다.
다시 말해서, 시스템 구조는 기술발전에 따른 영향이 최소로 되도록 설계되어 있으며, 여기에 보다 더 경제적인 가격으로 가입자에게 첨단 서비스를 제공할 수 있도록 경제성을 고려하여 설계되어 있다.
DTS-1100 개량형 시스템 설계시 고려된 주요 사항은 다음과 같다.
* 모듈화 극대화를 통한 하드웨어의 단순화
* 하드웨어 사용효율 극대화를 통한 경제성 실현
* 소프트웨어 처리 기능의 극대화를 통한 경제성 실현
* 서브시스템 조합을 통한 시스템 구성의 융통성 제고
* 하드웨어의 단순화를 통한 운용 및 유지보수성 극대화
* 고성능, 고신뢰도 실현
* 소프트웨어 구현과 유지보수기능 강화
* 새로운 기능 추가 용이성
DTS-1100 개량형은 다양한 패키지로 구성가능하다
DTS-1100 개량형은 최대 8,192 가입자, 중계선 1,080 채널을 수용할 수 있는 시스템으로 1,200 Erlang의 트래픽과 150,000 BHCA(Busy Hour Call Attempts)를 처리할 수 있는 분산제어 개념이 적용되었고, 1개의 랙(RACK) 단위로 1500회선씩 용량이 확장된다.
집선비는 4 : 1 또는 8 : 1을 적용할 수 있다.
DTS-1100 개량형 교환기의 주요 제원은 표1과 같다.
분산 제어 구조 :
DTS-1100 개량형은 모듈화를 높이고 신뢰도를 향상시키기 위하여 범용 32bit 및 16bit 마이크로프로세서에 의한 이중화프로세서 구조를 채택하고 있다.
제어기능은 상위 프로세서 및 하위 프로세서 2단계의 제어계층 구조로 구현된다.
주 프로세서(MP; Main Processor)라고 부르는 상위 프로세서는 호처리, 번호번역, 교환제어, 멀티 주파수(Multi Frequency) 신호처리, 시스템 유지보수 및 운용과 같은 상위 기능 업무를 수행하며, 주변 장치 프로세서(PP; Peripheral Processor)라고 부르는 하위 프로세서는 통화로계 감지, 분석, 라인(Line) 신호처리와 같은 하위계층의 실시간 처리를 요하는 업무를 수행한다.
프로세서들에게 다양한 기능들을 분산시킴으로써 기능분산(Function Distribution)이 수행되며 PP와 호처리 프로세서는 시스템이 확장됨에 따라 추가가 용이하도록 부하분산(Load Distribution) 방식을 채택하였다.
운영체계 :
DTS-1100 개량형 시스템의 운용체계는 기본적으로 FIFO(First In First Out)에 의한 프로세스(Process)관리를 수행하며, 사안에 따라 긴급을 요하는 처리 수행을 위해 인터럽트(Interrupt) 처리와 실시간 처리를 요하는 기능을 수행하기 위하여 리얼 타임 클록(Real Time Clock)을 운용한다.
또한, 프로세서간 통신처리를 수행하고, 제어계의 이중화처리를 수행한다.
프로그래밍 언어 :
DTS-1100 개량형은 소프트웨어 프로그래밍을 위해서는 기본적으로 C언어를, 그리고 실시간을 요하는 하드웨어 정합처리를 위해서는 어셈블(Assemble) 언어를 채택하고 있다.
리던던스(Redundancy) :
시스템 신뢰도를 높이기 위해 DTS-1100 개량형의 주요 부분들 즉, 주 프로세서(MP), 주변장치 프로세서(PP) 등과 같은 모든 제어계와 스위치, 망동기 장치 및 신호장치 등이 각각 2중화되어 있다.
본 발명의 목적은 DTS-1100A 전자 교환기의 하드웨어를 기능이 다양하게 될 수 있도록 실현하는 전전자 교환기의 하드웨어 구조를 제공하는 데 그 목적이 있다.
이하, 이와 같은 목적을 달성하기 위한 본 발명의 실시예를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
첨부 도면을 참조하면, 첨부 도면은 본 발명에 따른 DTS-1100A 전전자 교환기의 하드웨어 구조의 일실시예를 나타낸 블록도로서, 각 하드웨어 블록과 연결되어 상호 통신채널을 스위칭시켜주는 SWH(Switch Hardware)(10)와, 상위국으로부터 기준 클록을 수신하여 시스템 자체 클록을 생성해서 SWH(10) 및 각 하드웨어 블록으로 제공하는 NESH(Network Synchronization hardware)(20)와, 공통선 신호(Common Channel Signaling) No.7 신호 방식을 위한 신호 링크를 제공하는 CSH(Common Channel Signaling Hardware)(30)와, CSH(30)에 접속되어 라인 및 중계선 정합부의 제어를 위한 PP(Peripharal Processor)를 구성하는 PPH(Peripharal Processor hardware)(40)와, PPH(40)에 접속되어 운용자와의 정합을 위한 IOPH(In/Out Processor Hardware)(50)와, IOPH(50)의 제어에 의해 운용자에게 교환기의 상태에 따른 가시/가청 경보를 제공하는 ALMH(Alarm Handling)(60)와, SWH(10), CSH(30), PPH(40) 그리고 IOPH(50)에 접속되어 소정의 용량에 따른 가입자 및 중계선을 수용하기 위한 정합 기능, 가입자로부터의 신호 및 교환기간 신호 처리 기능, 통화로 연결을 위한 스위치 기능 그리고 가입자 회로 및 선로 신호 기능을 제공하는 제1교환부(70)와, SWH(10), CSH(30), PPH(40) 그리고 IOPH(50)에 접속되어 소정의 용량에 따른 가입자 및 중계선을 수용하기 위한 정합 기능, 가입자로부터의 신호 및 교환기간 신호 처리 기능, 통화로 연결을 위한 스위치 기능 그리고 가입자 회로 및 선로 시험 기능을 제공하는 제2교환부(80)와, SWH(10), CSH(30), PPH(40) 그리고 IOPH(50)에 접속되어 소정의 용량에 따른 가입자 및 중계선을 수용하기 위한 정합 기능, 가입자로부터의 신호 및 교환기간 신호 처리 기능, 통화로 연결을 위한 스위치 기능 그리고 가입자 회로 및 선로 시험 기능을 제공하는 제3교환부(90)를 포함하여 이루어진다.
이와 같이 이루어지는 본 발명의 실시예를 상세하게 설명하면 다음과 같다.
먼저, SWH(10)는 각 하드웨어 블록과 연결되어 상호 통신채널을 스위칭시켜주며, NESH(20)는 상위국으로부터 기준 클록을 수신하여 시스템 자체 클록을 생성해서 SWH(10) 및 각 하드웨어 블록으로 제공하고 CSH(30)는 공통선 신호 No.7 신호 방식을 위한 신호 링크를 제공한다.
다음, PPH(40)는 CSH(30)에 접속되어 라인 및 중계선 정합부의 제어를 위한 PP를 구성하며, IOPH(50)는 PPH(40) 및 제1교환부(70)에 접속되어 운용자와의 정합이 이루어지도록 하고 ALMH(60)는 IOPH(50)의 제어에 의해 운용자에게 교환기의 상태에 따른 가시/가청 경보를 제공한다.
이어, 제1교환부(70)는 SWH(10), CSH(30), PPH(40) 그리고 IOPH(50)에 접속되어 소정의 용량에 따른 가입자 및 중계선을 수용하기 위한 정합 기능, 가입자로부터의 신호 및 교환기간 신호 처리 기능, 통화로 연결을 위한 스위치 기능 그리고 가입자 회로 및 선로 시험 기능을 제공하며, 제2, 제3교환부(80,90)도 제1교환부(70)와 같이 즉, SWH(10), CSH(30), PPH(40) 그리고 IOPH(50)에 접속되어 소정의 용량에 따른 가입자 및 중계선을 수용하기 위한 정합 기능, 가입자로부터의 신호 및 교한기간 신호 처리 기능, 통화로 연결을 위한 스위치 기능 그리고 가입자 회로 및 선로 시험 기능을 제공하는 기능을 각각 수행한다.
그리고 제1, 제2, 제3교환부(70,80,90)의 기능을 더욱 상세히 설명하면 다음과 같다.
이때, 제1, 제2, 제3교환부(70,80,90)의 기능은 서로 거의 비슷할 뿐만 아니라, 내부의 구성도 거의 동일하므로 제1교환부(70)의 내부 구성에 따른 각 하드웨어의 기능에 중점을 두어 설명하기로 한다.
먼저, SWH(10)는 각 하드웨어 블록과 2.048Mbps PCM으로 연결되어 상호 통신채널을 스위칭시켜주기 위한 타임 스위치 정합회로를 기본으로 하고 있으며, 제1, 제2, 제3교환부(70,80,90)간의 스위칭을 위한 4K 매트릭스 타임 스위치(Matrix Time Switch)로 구성되어 있다.
다음, NESH(20)는 상위국으로부터 2.048Mhz 기준 클록을 수신하여 시스템 자체 클록을 생성해서 스위치등 SWH(10) 및 각 하드웨어 블록으로 제공하는 기능을 수행하며, 네트웍으로부터 두개의 레퍼런스 클록(Reference Clock)을 수신하여 본체 교환기의 이중화에 따른 특정 부분 장애시 자동 절체를 할 수 있도록 PAMS(Preassigned Alternate Master Slave)방식을 적용하였다.
또한, CSH(30)는 공통선 신호 No.7 신호 방식을 위한 신호 링크를 제공한다.
다음, PPH(40)는 CSH(30)에 접속되어 라인 및 중계선 정합부의 제어를 위한 PP를 구성하는 하드웨어 블록으로 MC68302 16bit 마이크로프로세서를 사용하였으며, 메모리는 512Kbytes이다.
그리고 IOPH(50)는 PPH(40) 및 제1교환부(70)에 접속되어 운용자 정합을 위한 하드웨어 블록으로 Intel 486급의 PC(Personal Computer)를 이용하여 구성하였으며 시스템 소프트웨어 및 데이터 저장을 위한 메모리 백업을 위한 보조 장치로 구성되어 있고 그 사양은 다음과 같다.
* 제어부 : Intel 486DX, 50Mhz
* 메모리 : HDD 340MB, RAM 16MB
* Cash : 256Kbyte
* I/O Port : 2 직렬, 1 병렬
* 보조 기억장치 : FDD, CTD 150MB
* 확장 I/O : 4 직렬 포트
이어, ALMH(60)는 IOPH(50)에 접속되어 운용자에게 본체 교환기의 상태에 따른 가시, 가청 경보를 제공하기 위한 드라이버(Driver)와 판넬로 구성되어 있으며, 경보에 긴급성에 따라 5가지로 구분할 수 있다.
그리고 제1교환부(70)내의 SWH는 각 하드웨어 블록과 2.048Mbps PCM으로 연결되어 상호 통신채널을 스위칭시켜주기 위한 타임 스위치 정합회로를 기본으로 하고 있으며, 스위칭을 위한 1K 타임 스위치와, 부가적으로 다자간 통화를 가능케 하는 CMX(Call Mixer) 회로를 포함하여 이루어진다.
ALIH(Analog Line Interface Hardware)는 아날로그 가입자 정합 기능을 갖는 하드웨어 블록으로 일반 가입자, 펄스 또는 16Khz PPM을 필요로 하는 공중전화 가입자 등을 접속할 수 있다.
CSH는 공통선 신호 No. 7 신호 방식을 위한 신호 링크를 제공하며, 원격교환시스템(RSM)과의 데이타 송수신 기능을 수행한다.
PPH는 라인 및 중계선 정합부의 제어를 위한 PP를 구성하는 하드웨어 블록으로 MC68302 16bit 마이크로프로세서를 사용하였고 메모리는 512Kbytes이며, MP(Main Processor)와의 통신을 위한 B-버스정합 회로와, ALIH, ILIH(ISDN Line Interface Hardware), ATIH(Analog Trunk Interface Hardware), DTIH(Digital Trunk Interface Hardware) 그리고 CSH등을 제어하기 위한 L-버스 정합회로가 포함되어 있고, 또한 가입자 통화채널의 집선을 위한 DLC(Digital Link Concentrator) 회로를 포함한다.
ATIH는 타 교환기와 접속되어 아날로그 중계선 정합 기능을 갖는 하드웨어 블록으로 라인 신호 방식에 따라 2600Hz, 루프 다이얼링(Loop Dialing; LD), EM 신호방식등 서로 다른 아날로그 중계선을 정합할 수 있다.
DTIH는 2.048Mbps 디지탈 중계선 정합기능을 갖는 하드웨어 블록으로 2E1 또는 4E1을 정합할 수 있도록 2가지 타입이 있으며, 120ohm symtric 또는 75ohm Coaxial 타입의 케이블 접속이 가능하며, 교환기간 및 원격교환장치(RSM) 접속에 사용된다.
ILIH는 OPTH(Operator Terminal Hardware)에 접속되어 ISDN 가입자 정합기능을 갖는 하드웨어 블록으로 2B+D(BRI), 30B+D(PRI) 정합이 가능하다.
MPH(Main Processor Hardware)는 MP(Main Processor)를 구성하는 하드웨어 블록으로 MC68020 32bit 마이크로프로세서를 사용하였으며, 메모리 크기는 4Mbyte이며 12Mbyte까지 확장이 가능하다.
서로 다른 프로세서간 통신 기능을 위해 MP간에는 T-버스 정합 회로, PP(Peripharal Processor)와는 B-버스 정합 회로가 구성되어 있으며, 신호 장치 및 스위치 제어를 위해서는 L-버스 회로가 포함되어 있다.
OPTH는 센트릭스(CENTREX) 그룹의 안내대 단말로써 시스템과는 2B+D를 이용 정합되며, 기본 디지트 키(Digit Key), 기능 키(Function Key) 및 정보출력을 위한 디스플레이 판넬(Display Panel)로 구성되어 있다.
SIH(Signal Interface Hardware)는 SWH에 접속되어 가입자에게 제공되는 각종 톤 및 안내방송 소스를 제공하고, 가입자로부터의 DTMFR신호를 수신하며, 국간 MFC신호 송수신을 할 수 있는 기능을 제공한다.
SIH가 제공할 수 있는 각 기능 채널은 다음과 같다.
· 톤+안내방송 : 32채널 (톤 최대 16, 안내방송 최대 16) : 이중화 제공
· DTMFR+MFC : 96채널
TEH(Test Equipment Hardware)는 ALTH와 MPH 사이에 접속되어 아날로그 가입자 선로 및 가입자 단말기(Key-set)의 상태, 가입자 회로와 아날로그 중계선 회로에 대한 정상 동작 여부를 시험하기 위한 장치와, ISDN 가입자 회로 및 선로 상태를 시험할 수 있는 디지틀 시험장치로 구성된다.
RG(Ring Generator)는 링을 발생시켜 ALIH에 인가한다.
이상에서 설명한 바와 같이 본 발명은 상호 통신채널을 스위칭시켜주는 SWH(10)와, SWH(10) 및 각 하드웨어 블록으로 제공하는 NESH(20)와, 공통선 신호 No.7 신호 방식을 위한 신호 링크를 제공하는 CSH(30)와, 라인 및 중계선 정합부의 제어를 위한 PP를 구성하는 PPH(40)와, 운용자와의 정합을 위한 IOPH(50)와, 운용자에게 교환기의 상태에 따른 가시/가청 경보를 제공하는 ALMH(60)와, 각각의 소정의 용량에 따른 가입자 및 중계선을 수용하기 위한 정합 기능, 가입자로부터의 신호 및 교환기간 신호 처리 기능, 통화로 연결을 위한 스위치 기능 그리고 가입자 회로 및 선로 시험 기능을 각각 제공하는 제1, 제2, 제3교환부(70,80,90)를 이용하여 DTS-1100A 전전자 교환기의 하드웨어의 구조를 실현함으로써 기능이 다양한 전전자 교환기를 제공할 수 있는 것이다.

Claims (8)

  1. 각 하드웨어 블록과 연결되어 상호 통신채널을 스위칭시켜주는 SWH(10)와; 시스템 자체 클록을 생성해서 상기 SWH(10) 및 각 하드웨어 블록으로 제공하는 NESH(20)와; 공통선 신호 No.7 신호 방식을 위한 신호 링크를 제공하는 CSH(30)와; 상기 CSH(30)에 접속되어 라인 및 중계선 정합부의 제어를 위한 PP를 구성하는 PPH(40)와; 상기 PPH(40)에 접속되어 운용자와의 정합을 위한 IOPH(50)와; 상기 IOPH(50)의 제어에 의해 운용자에게 교환기의 상태에 따른 가시/가청 경보를 제공하는 ALMH(60)와; 상기 CSH(30), 상기 PPH(40) 그리고 SWH(10)에 접속되어 각각의 소정의 용량에 따른 가입자 및 중계선을 수용하기 위한 정합 기능, 가입자로부터의 신호 및 교환기간 신호 처리 기능, 통화로 연결을 위한 스위치 기능 그리고 가입자 회로 및 선로 시험 기능을 각각 제공하는 제1, 제2, 제3교환부(70,80,90)를 포함하여 이루어지는 전전자 교환기의 하드웨어 구조.
  2. 제1항에 있어서, 상기 SWH(10)의 각 하드웨어 블록과의 연결은 2.048Mbps PCM으로 연결됨을 특징으로 하는 전전자 교환기의 하드웨어 구조.
  3. 제1항에 있어서, 상기 SWH(10)는 상기 제1, 제2, 제3교환부(70,80,90) 간의 스위칭을 위한 4K 매트릭스 타임 스위치를 포함하여 이루어짐을 특징으로 하는 전전자 교환기의 하드웨어 구조.
  4. 제1항에 있어서, 상기 NESH(20)의 시스템 자체 클록은 상위국으로부터 2.048Mhz 기준 클록을 수신하여 생성함을 특징으로 하는 전전자 교환기의 하드웨어 구조.
  5. 제1항에 있어서, 상기 제1, 제2, 제3교환부(70,80,90) 중에서 적어도 하나의 교환부는, 각 하드웨어 블록과 연결되어 상호 통신채널을 스위칭시켜주는 SWH와; 아날로그 가입자 정합 기능을 갖는 ALIH와; 공통선 신호 No.7 신호 방식을 위한 신호 링크를 제공하며, 원격교환시스템(RSM)과의 데이타 송수신 기능을 수행하는 CSH와; 라인 및 중계선 정합부의 제어를 위한 PP를 구성하는 PPH와; 타 교환기와 접속되어 아날로그 중계선 정합 기능을 갖는 ATIH와; 디지탈 중계선 정합기능을 갖는 DTIH와; 센트릭스 그룹의 안내대 단말인 OPTH에 접속되어 ISDN 가입자 정합기능을 갖는 ILIH와; MP를 구성하는 MPH와; SWH에 접속되어 가입자에게 제공되는 각종 톤 및 안내방송 소스를 제공하고, 가입자로부터의 DTMFC신호를 수신하며, 국간 MFC신호 송수신을 할 수 있는 기능을 제공하는 SIH와; 상기 ALIH와 상기 MPH 사이에 접속되어, 아날로그가입자 선로 및 가입자 단말기의 상태, 가입자 회로와 아날로그 중계선 회로에 대한 정상 동작 여부를 시험하기 위한 장치와, ISDN 가입자 회로 및 선로 상태를 시험할 수 있는 디지틀 시험장치로 구성되는 TEH와; 링을 발생시켜 상기 ALIH에 인가하는 RG를 포함하여 이루어지는 전전자 교환기의 하드웨어 구조.
  6. 제5항에 있어서, 상기 SWH의 각 하드웨어 블록과의 연결은 2.048Mbps PCM으로 연결됨을 특징으로 하는 전전자 교환기의 하드웨어 구조.
  7. 제5항에 있어서, 상기 SWH는 스위칭을 위한 1K 타임 스위치와, 부가적으로 다자간 통화를 가능케 하는 CMX 회로를 포함하여 이루어짐을 특징으로 하는 전전자 교환기의 하드웨어 구조.
  8. 제5항에 있어서, 상기 ALIH 아날로그 가입자는 일반 가입자, 펄스 또는 16Khz PPM을 필요로 하는 공중전화 가입자임을 특징으로 하는 전전자 교환기의 하드웨어 구조.
KR1019960011990A 1996-04-19 1996-04-19 전전자 교환기의 하드웨어 구조 KR0182681B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960011990A KR0182681B1 (ko) 1996-04-19 1996-04-19 전전자 교환기의 하드웨어 구조

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960011990A KR0182681B1 (ko) 1996-04-19 1996-04-19 전전자 교환기의 하드웨어 구조

Publications (2)

Publication Number Publication Date
KR970072869A KR970072869A (ko) 1997-11-07
KR0182681B1 true KR0182681B1 (ko) 1999-05-15

Family

ID=19456193

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960011990A KR0182681B1 (ko) 1996-04-19 1996-04-19 전전자 교환기의 하드웨어 구조

Country Status (1)

Country Link
KR (1) KR0182681B1 (ko)

Also Published As

Publication number Publication date
KR970072869A (ko) 1997-11-07

Similar Documents

Publication Publication Date Title
US4757497A (en) Local area voice/data communications and switching system
US5349579A (en) Telecommunication switch with programmable communications services
KR100312598B1 (ko) 교환 시스템에서 음성 인터넷 프로토콜 제공 시스템
KR0182681B1 (ko) 전전자 교환기의 하드웨어 구조
KR0182682B1 (ko) 전전자 교환기의 구조
KR100210803B1 (ko) 전전자 교환기의 통계 데이터 동시 수집 방법
KR0182680B1 (ko) 센트릭스/오텐던트 콘솔 장치
KR0182693B1 (ko) 센트릭스/어텐던트 콘솔 장치에 있어서 호 전환 방법
KR100210792B1 (ko) 전전자 교환기의 라인 신호 정합 방법
KR100210802B1 (ko) 전전자 교환기의 통계 데이터 저장 장치
KR0182696B1 (ko) 전전자 교환기의 중계선 링크
KR0182690B1 (ko) 센트릭스/어텐던트 콘솔 장치에 있어서 메시지 대기 방법
CN1035148C (zh) 一种用于通信的综合系统
KR100210793B1 (ko) 전전자 교환기의 r2 신호 정합 방법
KR100210791B1 (ko) 전전자 교환기의 라인 신호 정합 방법
KR0182691B1 (ko) 센트릭스/어텐던트 콘솔 장치에 있어서 호 처리 방법
KR100230097B1 (ko) 안내대기능을 갖춘 전전자교환기
KR0176408B1 (ko) 전전자 교환기의 경보 장치
KR0182689B1 (ko) 센트릭스/어텐던트 콘솔 장치에 있어서 전원 온/오프 보고 방법
KR100215965B1 (ko) 국설 전전자 교환기의 srasm구조
KR100208290B1 (ko) 전전자 교환기의 호 제한 방법
KR100238435B1 (ko) 에이티엠 연동 서브시스템에 수용된 음성 가입자의 서비스 제어방법
KR19980045654A (ko) 전전자 교환기의 경보 상태 출력장치
KR19980014076A (ko) 국설 전전자 교환기의 rasm구조(remote access switching module structure of full electroninc switching system)
Leakey Current and medium term developments in switching

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021212

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee