KR0182658B1 - 국부발진장치의 자동이득 조절회로 - Google Patents

국부발진장치의 자동이득 조절회로 Download PDF

Info

Publication number
KR0182658B1
KR0182658B1 KR1019960060674A KR19960060674A KR0182658B1 KR 0182658 B1 KR0182658 B1 KR 0182658B1 KR 1019960060674 A KR1019960060674 A KR 1019960060674A KR 19960060674 A KR19960060674 A KR 19960060674A KR 0182658 B1 KR0182658 B1 KR 0182658B1
Authority
KR
South Korea
Prior art keywords
output
voltage
transistor
amplifier
signal
Prior art date
Application number
KR1019960060674A
Other languages
English (en)
Other versions
KR19980041371A (ko
Inventor
이운진
Original Assignee
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자주식회사 filed Critical 대우전자주식회사
Priority to KR1019960060674A priority Critical patent/KR0182658B1/ko
Publication of KR19980041371A publication Critical patent/KR19980041371A/ko
Application granted granted Critical
Publication of KR0182658B1 publication Critical patent/KR0182658B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3052Automatic control in amplifiers having semiconductor devices in bandpass amplifiers (H.F. or I.F.) or in frequency-changers used in a (super)heterodyne receiver
    • H03G3/3068Circuits generating control signals for both R.F. and I.F. stages

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

텔레비젼의 튜너에 사용되는 믹서의 변환이득을 최대로 유지하도록 하기 위한 국부발진장치의 자동이득조절회로가 개시된다. 상기 회로는 증폭부가 제1 차동증폭부 및 제2 차동증폭부로 구성되어 믹서의 차동증폭단을 스위칭시키는 데 필요한 신호를 증폭시킨다. 동조회로는 상기 증폭부에서 출력되는 증폭신호를 선택하고, 바이어스 전압출력부는 상기 증폭부에 바이어스 전압을 출력한다. 또한, 출력전압검출부는 상기 증폭부에서 출력된 신호를 검출하고, 증폭부의 출력신호가 설정치 이하인 경우에는 출력신호의 크기를 조절하기 위한 증폭조절신호를 출력한다. 출력전압조정부는 상기 출력전압검출부에서 출력된 증폭조절신호를 인가받아 상기 증폭부에서 출력되는 신호를 조절하도록 구성된다. 따라서, 국부발진장치의 출력전압의 변동이 발생하면 전류원에 인가되는 전류를 가변시켜 믹서의 차동증폭단을 충분하게 스위칭할 수 있는 전압을 출력하게 한다.

Description

국부발진장치의 자동이득 조절회로
본 발명은 국부발진장치의 자동이득조절회로에 관한 것으로 특히, 텔레비젼의 튜너에 사용되는 믹서의 변환이득을 최대로 유지하도록 하기 위한 국부발진장치의 자동이득조절회로에 관한 것이다.
일반적으로 텔레비젼의 튜너는 방송국으로부터 텔레비젼 수신기의 안테나에 유기된 다수의 고주파신호중 수신하고자 하는 방송채널에 할당된 고주파 신호를 선택하고, 상기 선택된 고주파 신호의 주파수를 증폭하기 용이하도록 중간주파수신호(IF신호; Intermediate Frequency신호)로 변환하는 장치이다. 이러한 튜너는 통상적으로 수신된 고주파를 증폭하기 위한 증폭회로, 국부발진 주파수를 생성하기 위한 국부발진장치(Local Oscillator) 및 상기 증폭회로에서 증폭된 특정 주파수에 상기 국부발진장치에서 생성된 국부발진 주파수를 혼합하여 중간주파수를 생성시키는 믹서로 구분된다.
도 1은 일반적인 텔레비젼의 튜너의 동작을 설명하기 위한 블럭도이다. 이와 같은 텔레비젼 튜너는 도 1에서 보는 바와 같이, 방송국에서 송출된 고주파 신호를 수신받는 안테나(10)의 출력측에는 수신된 고주파수를 증폭시켜 출력하는 무선주파수증폭부(20)가 접속된다. 상기 무선주파수증폭부(20)의 출력측에는 믹서(30)가 접속된다. 상기 믹서(30)는 상기 무선주파수증폭부(20)에서 증폭된 선국된 채널의 고주파와 국부발진장치(40)로부터 생성된 국부발진신호를 혼합하여 중간주파수신호를 생성한다. 상기 국부발진장치(40)는 선국된 방송채널의 중간 주파수를 생성하기 위한 국부발진신호를 발생하여 상기 믹서(30)에 입력시킨다. 즉, 국부발진장치(40)는 현재 수신되는 채널의 반송파주파수에 중간주파수를 가산한 특정신호를 발생하여 상기 믹서(30)에 입력시킨다.
도 2는 종래의 텔레비젼의 튜너에 사용되는 국부발진장치의 일예를 보여 주기 위한 회로도이다.
종래의 텔레비젼의 튜너에서 사용되는 국부발진장치는 도 2에서 보는 바와 같이, 필요한 신호를 증폭시키기 위한 증폭부(50), 상기 증폭부(50)에서 증폭된 신호의 출력을 선택하기 위한 동조회로(70) 및 상기 증폭부(50)에 바이어스 전압을 출력하는 바이어스 전압출력부(80)로 구성된다. 상기 증폭부(50)는 두개의 입력단자와 두개의 출력단자를 지니고 있으며, 상기 두개의 입력단자에 가해지는 전압의 차를 증폭하여 출력하는 차동증폭방식으로 믹서(30)에서 필요한 신호를 증폭한다. 도 2에서 보는 바와 같이, 믹서(30)에서 필요한 증폭신호를 생성하는 증폭부(50)는 동조회로(70)에 궤환되도록 구성된다. 상기 동조회로(70)는 외부에서 발진주파수를 선택할 수 있도록 외부소자로 구성된다. 상기 동조회로(70)는 가변용량 다이오드(V.C.D)와 발진코일(L)이 병렬로 접속되고, 증폭부(50)로부터 궤환된 콘덴서(C1)로 구성되며, 선국된 채널에 따라 가변되어 입력되는 선국전압(Tuning Voltage)(Vt)이 가변용량 다이오드(V.C.D)와 발진코일(L)의 일측으로 입력되도록 구성된다. 증폭부(50)는 제1 차동증폭기(54)와 제2 차동증폭기(58)가 2단으로 연결되어 구성된다. 상기 제1 차동증폭기(54)는 증폭역활을 수행하는 제1 트랜지스터(Q1)와 제2 트랜지스터(Q2)가 좌우로 대칭되도록 접속되며, 상기 제1 트랜지스터(Q1)의 베이스단자는 특정값을 지닌 제1 저항(R1)을 통하여 바이어스전압출력부(80)와 접속된다. 또한, 상기 제2 트랜지스터(Q2)의 베이스측은 특정값을 지닌 제2 저항(R2)을 통하여 바이어스전압출력부(80)와 접속된다. 상기 제1 트랜지스터(Q1)와 제2 트랜지스터(Q2)의 에미터측은 공통으로 접속되어 제1 정전류원(I1)과 접속된다. 상기 제1 트랜지스터(Q1)의 콜렉터측은 상기 동조회로(70)의 발진코일(L)에 접속되고, 제2 트랜지스터(Q2)의 콜렉터측은 구동전원(Vcc)과 접속된다.
상기 제2 차동증폭기(58)는 증폭역활을 수행하는 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)가 좌우로 대칭되도록 접속되며, 상기 제3 트랜지스터(Q3)의 베이스단자는 특정값을 지닌 제2 저항(R2)을 통하여 바이어스전압출력부(80)와 접속된다. 또한, 상기 제4 트랜지스터(Q4)의 베이스측은 특정값을 지닌 제1 저항(R1)을 통하여 바이어스전압출력부(80)와 접속된다. 상기 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)의 에미터측은 공통으로 접속되어 제2 정전류원(I2)과 접속된다. 상기 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)의 콜렉터측은 바이어스용의 제3 및 제4 저항(R3, R4)를 통하여 구동전원(Vcc)과 접속된다.
여기서, 상기 제2 트랜지스터(Q2)와 제3 트랜지스터(Q3)의 베이스측은 공통으로 접속되어 있어서, 상기 제1 트랜지스터(Q1)의 콜렉터측에서 출력된 전압이 발진코일(L1)과 콘덴서(C1)에서 동조되어 제2 트랜지스터(Q1)와 제3 트랜지스터(Q2)의 베이스측으로 궤환되도록 구성된다.
이와 같이 구성된 종래의 텔레비젼의 튜너에서 사용되는 국부발진장치는 도 2에서 보는 바와 같이, 외부의 입력에 따라 수신되는 텔레비젼의 채널이 변화되면 선국전압(Vt)이 가변되어 가변용량 다이오드(V.C.D)와 발진코일(L) 및 캐패시턴스(C1)로 이루어진 동조회로(70)에 입력된다. 동조회로(70)에서는 선택된 채널에 따라 발진주파수를 선택하게 된다. 즉, 외부에서 입력된 선국전압(Vt)에 따라 가변용량다이오드(D)의 캐패시턴스값이 가변되며, 이에 따라 발진코일(L) 및 콘덴서(C1)의 동작에 의하여 증폭부(50)로 출력되는 주파수의 전류레벨을 조절하게 된다. 동조회로(70)에서 전류레벨이 조절된 주파수 입력되면 입력단에 가해지는 전압의 차를 증폭하여 출력하는 차동증폭방식을 사용하는 증폭부(50)는 입력된 주파수를 증폭하여 믹서(30)에 발진전압을 인가한다. 증폭부(50)는 제1 차동증폭기(54)와 제2 차동증폭기(58)가 2단으로 연결된다. 상기 제1 차동증폭기(54)는 제1 트랜지스터(Q1)와 제2 트랜지스터(Q2)가 좌우로 대칭되도록 접속되며, 상기 제1 트랜지스터(Q1)와제2 트랜지스터(Q2)의 베이스단자는 바이어스전압출력부(80)와 접속되어 액티브(Activ)상태를 유지한다. 그리고, 상기 제2 트랜지스터(Q2)의 베이스단자는 제1 트랜지스터(Q1)의 콜렉터측에서 출력되고, 발진코일(L1)과 콘덴서(C1)에 의하여 동조된 전압을 입력받고, 제1 트랜지스터(Q1)의 베이스단자는 바이어스전압출력부(80)에서 출력된 바이어스 전압을 입력받게 된다.
상기 제1 트랜지스터(Q1)와 제2 트랜지스터(Q2)의 에미터측은 공통으로 접속되어 제1 정전류원(I1)과 접속된다. 따라서, 동조회로(70)의 발진코일(L) 및 콘덴서(C1)의 동작에 의하여 조절된 전류가 증폭부(50)내의 제2 트랜지스터(Q2)의 베이스단자에 인가되고, 증폭부(50)내의 제1 트랜지스터(Q1)의 베이스단자에는 일정한 전류가 인가되므로, 제1 차동증폭기(54)는 제1 트랜지스터(Q1)의 베이스단자에 인가되는 전류 및 제2 트랜지스터(Q2)의 베이스단자에 인가되는 전류의 차이를 증폭하여 제2 차동증폭기(58)에 인가하게 된다. 즉, 동조회로(50)의 동작에 의하여 증폭부(50)내의 제2 트랜지스터(Q2)의 베이스단자에 인가되는 전압이 제1 트랜지스터(Q1)의 베이스단자에 인가되는 전압보다 높은 경우에는 제1 트랜지스터(Q1)의 에미터측에서 출력되는 전류는 감소하고, 이에 따라 제1 트랜지스터(Q1)의 콜렉터측에서 출력되는 전압은 상승한다. 제1 트랜지스터(Q1)의 콜렉터측에서는 입력되는 전압과 역상의 증폭된 전압이 출력된다. 상기 제1 트랜지스터(Q1)의 콜렉터측에서 출력된 전압은 발진코일(L1)과 콘덴서(C1)에서 동조되어 제2 트랜지스터(Q1)와 제3 트랜지스터(Q2)의 베이스측으로 궤환된다. 상기 제1 트랜지스터(Q1)의 콜렉터측에서 출력된 전압이 상승되면, 제1 트랜지스터(Q1)의 에미터측에서 출력되는 전류는 감소하므로, 제1 정전류원(I1)의 값을 일정하게 유지하기 위하여 제2 트랜지스터(Q2)의 에미터측에서 출력되는 전류는 증가한다. 따라서, 제2 트랜지스터(Q2)의 콜렉터측에서 출력되는 전압은 하강한다. 제2 트랜지스터(Q2)의 콜렉터측에서는 입력되는 전압과 동상의 증폭된 전압이 출력되어 제2 차동증폭기(58)의 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)의 콜렉터측에 인가된다.
또한, 제2 차동증폭기(58)는 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)가 좌우로 대칭되도록 접속되며, 상기 제3 트랜지스터(Q3)와제4 트랜지스터(Q4)의 베이스단자는 바이어스전압출력부(80)와 접속되어 액티브(Activ)상태를 유지한다. 상기 제3 트랜지스터(Q3)의 베이스단자는 제1 트랜지스터(Q1)의 콜렉터측에서 출력되고, 발진코일(L1)과 콘덴서(C1)에 의하여 동조된 전압을 입력받고, 제4 트랜지스터(Q4)의 베이스단자는 바이어스전압출력부(80)에서 출력된 바이어스 전압을 입력받게 된다. 따라서, 제3 트랜지스터(Q3)의 베이스단자에 인가되는 전압이 제4 트랜지스터(Q4)의 베이스단자에 인가되는 전압보다 높은 경우에는 제3 트랜지스터(Q3)의 콜렉터측의 출력은 하강되고, 제4 트랜지스터(Q4)의 콜렉터측의 출력은 증가된다. 이와 반대로, 제3 트랜지스터(Q3)의 베이스단자에 인가되는 전압이 제4 트랜지스터(Q4)의 베이스단자에 인가되는 전압보다 낮은 경우에는 제3 트랜지스터(Q3)의 콜렉터측의 출력은 상승되고, 제4 트랜지스터(Q4)의 콜렉터측의 출력은 하강된다.
결과적으로, 제2 차동증폭기(58)의 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)의 콜렉터측에서 출력되는 증폭전압은 제1 차동증폭기(54)의 제2 트랜지스터(Q2)의 콜렉터측에서는 입력된 증폭전압과 가산되어 믹서(30)에 인가된다. 즉, 증폭부(50)의 제1 정전류원(I1) 및 제2 정전류원(I2)에 의하여 발진전압의 크기가 결정된다. 국부발진장치에서 출력되는 발진전압의 크기는 제1 정전류원(I1) 및 제2 정전류원(I2)의 크기가 클 경우에는 발진전압의 크기도 크게 된다.
그러나, 종래의 텔레비젼 튜너에 사용되는 국부발진장치는 주파수, 전원전압 및 온도변화에 따라 증폭부에서 출력되는 전압의 크기가 가변될 위험성이 있다. 만약, 증폭부에서 출력되는 전압의 크기가 적은 경우에는 믹서의 차동증폭단을 스위칭할 수 없게 되어 믹서에서 완벽한 중간주파수 신호를 얻게 되지 못하는 문제점이 있다.
본 발명은 상기한 문제점을 감안하여 창안된 것으로서, 텔레비젼 튜너에 사용되는 국부발진장치의 출력단에 감지장치를 부가하여 주파수, 전원전압 및 온도변화에 따라 증폭부에서 출력되는 전압의 크기가 가변되면 출력전압을 자동으로 상승시켜, 항상 믹서의 차동증폭단을 충분하게 스위칭할 수 있는 전압을 출력하게 하는 국부발진장치의 자동이득조절회로를 제공하는 데 그 목적이 있다.
도 1은 일반적인 텔레비젼의 튜너의 동작을 설명하기 위한 블럭도이다.
도 2는 종래의 텔레비젼의 튜너에 사용되는 국부발진장치를 보여 주기 위한 회로도이다.
도 3은 본 발명에 따른 국부발진장치의 자동이득조절회로를 보여 주기 위한 회로도이다.
도 4는 도 3에 도시한 국부발진장치의 전압검출장치를 보여 주기 위한 블럭도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 안테나 20 : 무선주파수 증폭부
30 : 믹서 40 : 국부발진장치
50 : 증폭부 70 : 동조회로
80 : 바이어스전압출력부 90 : 출력전압검출부
100 : 출력전압조정부 R1∼R4, R6∼R7 : 저항
Q1∼Q6 : 트랜지스터
상기 목적을 실현하기 위한 본 발명에 따른 국부발진장치의 자동이득조절회로는, 제1 차동증폭부 및 제2 차동증폭부로 구성되어 믹서의 차동증폭단을 스위칭시키는 데 필요한 신호를 증폭시키는 증폭부;
상기 증폭부에서 출력되는 증폭신호를 선택하는 동조회로;
상기 증폭부에 바이어스 전압을 출력하는 바이어스 전압출력부;
상기 증폭부에서 출력된 신호를 검출하고, 증폭부의 출력신호가 설정치 이하인 경우에는 출력신호의 크기를 조절하기 위한 증폭조절신호를 출력하는 출력전압검출부; 그리고,
상기 출력전압검출부에서 출력된 증폭조절신호를 인가받아 상기 증폭부에서 출력되는 신호를 조절하는 출력전압조정부로 이루어진다.
본 발명은 국부발진장치의 출력전압의 변동이 발생하면 전류원에 인가되는 전류를 가변시켜 믹서의 차동증폭단을 충분하게 스위칭할 수 있는 전압을 출력하게한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명한다.
도 3은 본 발명에 따른 국부발진장치의 자동이득조절회로를 보여 주기 위한 회로도이고, 도 4는 도 3에 도시한 국부발진장치의 전압검출장치를 보여 주기 위한 블럭도이다. 본 발명에 따른 국부발진장치의 자동이득조절회로에서 도 2에 도시된 바와 같은 종래의 국부발진장치와 동일한 기능을 수행하는 동일장치에 대해서는 동일부호를 부여한다.
도 3에서 보는 바와 같이, 필요한 신호를 증폭시키기 위한 증폭부(50), 상기 증폭부(50)에서 증폭된 신호의 출력을 선택하기 위한 동조회로(70), 상기 증폭부(50)에 바이어스 전압을 출력하는 바이어스 전압출력부(80), 출력전압검출부(90) 및 출력전압조정부(100)로 구성된다.
상기 증폭부(50)는 도 3에서 보는 바와 같이, 믹서(30)에서 필요한 증폭신호를 생성하는 증폭부(50)는 동조회로(70)에 궤환되도록 구성된다. 상기 동조회로(70)는 외부에서 발진주파수를 선택할 수 있도록 외부소자로 구성된다. 상기 동조회로(70)는 가변용량 다이오드(V.C.D)와 발진코일(L)이 병렬로 접속되고, 증폭부(50)로부터 궤환된 콘덴서(C1)로 구성되며, 선국된 채널에 따라 가변되어 입력되는 선국전압(Tuning Voltage)(Vt)이 가변용량 다이오드(V.C.D)와 발진코일(L)의 일측으로 입력되도록 구성된다. 증폭부(50)는 제1 차동증폭기(54)와 제2 차동증폭기(58)가 2단으로 연결되어 구성된다. 상기 제1 차동증폭기(54)는 증폭역활을 수행하는 제1 트랜지스터(Q1)와 제2 트랜지스터(Q2)가 좌우로 대칭되도록 접속되며, 상기 제1 트랜지스터(Q1)의 베이스단자는 특정값을 지닌 제1 저항(R1)을 통하여 바이어스전압출력부(80)와 접속된다. 또한, 상기 제2 트랜지스터(Q2)의 베이스측은 특정값을 지닌 제2 저항(R2)을 통하여 바이어스전압출력부(80)와 접속된다. 상기 제1 트랜지스터(Q1)의 콜렉터측은 상기 동조회로(70)의 발진코일(L)에 접속되고, 제2 트랜지스터(Q2)의 콜렉터측은 구동전원(Vcc)과 접속된다.
상기 제2 차동증폭기(58)는 증폭역활을 수행하는 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)가 좌우로 대칭되도록 접속되며, 상기 제3 트랜지스터(Q3)의 베이스단자는 특정값을 지닌 제2 저항(R2)을 통하여 바이어스전압출력부(80)와 접속된다. 또한, 상기 제4 트랜지스터(Q4)의 베이스측은 특정값을 지닌 제1 저항(R1)을 통하여 바이어스전압출력부(80)와 접속된다. 상기 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)의 콜렉터측은 바이어스용의 제3 및 제4 저항(R3, R4)를 통하여 구동전원(Vcc)과 접속된다.
상기 제1 트랜지스터(Q1)와 제2 트랜지스터(Q2)의 에미터측은 공통으로 접속되어 출력전압조정부(100)의 제5 트랜지스터(Q5)와 접속된다. 상기 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)의 에미터측은 공통으로 접속되어 출력전압조정부(100)의 제6 트랜지스터(Q6)와 접속된다. 또한, 상기 제2 트랜지스터(Q2)와 제3 트랜지스터(Q3)의 베이스측은 공통으로 접속되어 있어서, 상기 제1 트랜지스터(Q1)의 콜렉터측에서 출력된 전압이 발진코일(L1)과 콘덴서(C1)에서 동조되어 제2 트랜지스터(Q1)와 제3 트랜지스터(Q2)의 베이스측으로 궤환되도록 구성된다.
또한, 증폭부(50)의 출력단에 증폭부(50)에서 출력되는 전압의 첨두치(VP-P)를 검출하는 출력전압검출부(90)가 접속된다. 상기 출력전압검출부(90)의 출력단에는 증폭부(50)에서 출력되는 전압의 크기를 조절하는 출력전압조정부(100)가 접속된다.
여기서, 상기 출력전압검출부(90)는 도 4에서 보는 바와 같이, 증폭부(50)의 출력단에 교류를 직류로 변환시켜 출력하는 정류기(92)가 접속된다. 상기 정류기(92)의 출력단에는 상기 증폭부(50)에서 출력된 전압의 첨두치만을 여과시키는 여과부(94)가 접속되고, 상기 여과부(94)의 출력단에는 상기 여과부(94)의 출력전압과 기준전압(Vref)을 비교하여 이에 따른 신호를 출력하는 비교기(96)의 비반전측단자가 접속된다. 상기 비교기(96)의 반전측단자에는 입력전압을 분배하여 기준전압을 형성하는 제6 및 제7 저항(R6, R7)이 직렬접속된다.
이와 같이 구성된 본 발명에 따른 국부발진장치의 자동이득조절회로의 상세한 동작을 설명하면 다음과 같다.
텔레비젼의 채널이 변화되면 선국전압(Vt)이 가변되어 가변용량 다이오드(V.C.D)와 발진코일(L) 및 캐패시턴스(C1)로 이루어진 동조회로(70)에 입력된다. 동조회로(70)에서는 외부에서 입력된 선국전압(Vt)에 따라 가변용량다이오드(D)의 캐패시턴스값이 가변되며, 이에 따라 발진코일(L) 및 콘덴서(C1)의 동작에 의하여 증폭부(50)로 출력되는 주파수의 전류레벨을 조절하게 된다. 동조회로(70)에서 전류레벨이 조절된 주파수 입력되면 증폭부(50)는 입력된 주파수를 증폭하여 믹서(30)에 발진전압을 인가한다. 증폭부(50)는 제1 차동증폭기(54)와 제2 차동증폭기(58)가 2단으로 연결된다. 상기 제1 차동증폭기(54)의 제1 트랜지스터(Q1)와제2 트랜지스터(Q2)의 베이스단자는 바이어스전압출력부(80)와 접속되어 액티브(Activ)상태를 유지한다. 그리고, 상기 제2 트랜지스터(Q2)의 베이스단자는 제1 트랜지스터(Q1)의 콜렉터측에서 출력되고, 발진코일(L1)과 콘덴서(C1)에 의하여 동조된 전압을 입력받고, 제1 트랜지스터(Q1)의 베이스단자는 바이어스전압출력부(80)에서 출력된 바이어스 전압을 입력받게 된다.
따라서, 동조회로(70)의 발진코일(L) 및 콘덴서(C1)의 동작에 의하여 조절된 전류가 증폭부(50)내의 제2 트랜지스터(Q2)의 베이스단자에 인가되고, 증폭부(50)내의 제1 트랜지스터(Q1)의 베이스단자에는 일정한 전류가 인가되므로, 제1 차동증폭기(54)는 제1 트랜지스터(Q1)의 베이스단자에 인가되는 전류 및 제2 트랜지스터(Q2)의 베이스단자에 인가되는 전류의 차이를 증폭하여 제2 차동증폭기(58)에 인가하게 된다. 즉, 동조회로(50)의 동작에 의하여 증폭부(50)내의 제2 트랜지스터(Q2)의 베이스단자에 인가되는 전압이 제1 트랜지스터(Q1)의 베이스단자에 인가되는 전압보다 높은 경우에는 제1 트랜지스터(Q1)의 에미터측에서 출력되는 전류는 감소하고, 이에 따라 제1 트랜지스터(Q1)의 콜렉터측에서 출력되는 전압은 상승한다. 제1 트랜지스터(Q1)의 콜렉터측에서는 입력되는 전압과 역상의 증폭된 전압이 출력된다. 상기 제1 트랜지스터(Q1)의 콜렉터측에서 출력된 전압은 발진코일(L1)과 콘덴서(C1)에서 동조되어 제2 트랜지스터(Q1)와 제3 트랜지스터(Q2)의 베이스측으로 궤환된다. 상기 제1 트랜지스터(Q1)의 콜렉터측에서 출력된 전압이 상승되면, 제1 트랜지스터(Q1)의 에미터측에서 출력되는 전류는 감소하므로, 제1 트랜지스터(Q1) 및 제2 트랜지스터(Q2)와 공통으로 접속되어 있는 출력전압조정부(100)의 제5 트랜지스터(Q5)를 통하여 흐르는 전류값을 일정하게 유지하기 위하여 제2 트랜지스터(Q2)의 에미터측에서 출력되는 전류는 증가하고, 제2 트랜지스터(Q2)의 콜렉터측에서 출력되는 전압은 하강한다. 따라서, 제2 트랜지스터(Q2)의 콜렉터측에서는 입력되는 전압과 동상의 증폭된 전압이 출력되어 제2 차동증폭기(58)의 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)의 콜렉터측에 인가된다. 제1 차동증폭기(54)에서 증폭되는 전압의 크기는 출력전압조정부(100)의 제5 트랜지스터(Q5)를 통하여 흐르는 전류값에 비례하게 된다.
또한, 제2 차동증폭기(58)는 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)가 좌우로 대칭되도록 접속되며, 상기 제3 트랜지스터(Q3)와제4 트랜지스터(Q4)의 베이스단자는 바이어스전압출력부(80)와 접속되어 액티브(Active)상태를 유지한다. 상기 제3 트랜지스터(Q3)의 베이스단자는 제1 트랜지스터(Q1)의 콜렉터측에서 출력되고, 발진코일(L1)과 콘덴서(C1)에 의하여 동조된 전압을 입력받고, 제4 트랜지스터(Q4)의 베이스단자는 바이어스전압출력부(80)에서 출력된 바이어스 전압을 입력받게 된다. 따라서, 제3 트랜지스터(Q3)의 베이스단자에 인가되는 전압이 제4 트랜지스터(Q4)의 베이스단자에 인가되는 전압보다 높은 경우에는 제3 트랜지스터(Q3)의 콜렉터측의 출력은 하강되고, 제4 트랜지스터(Q4)의 콜렉터측의 출력은 증가된다. 이와 반대로, 제3 트랜지스터(Q3)의 베이스단자에 인가되는 전압이 제4 트랜지스터(Q4)의 베이스단자에 인가되는 전압보다 낮은 경우에는 제3 트랜지스터(Q3)의 콜렉터측의 출력은 상승되고, 제4 트랜지스터(Q4)의 콜렉터측의 출력은 하강된다. 상기와 같은 동작에 의하여 제2 차동증폭기(58)의 제3 트랜지스터(Q3)와 제4 트랜지스터(Q4)의 콜렉터측에서는 제1 차동증폭기(54)의 제2 트랜지스터(Q2)의 콜렉터측에서는 입력된 증폭전압과 가산된 정현파의 증폭된 전압이 출력된다. 여기서, 제2 차동증폭기(58)에서 증폭되는 전압의 크기는 출력전압조정부(100)의 제6 트랜지스터(Q6)를 통하여 흐르는 전류값에 비례하게 된다.
상기와 같이 증폭된 전압이 믹서(30)의 차동증폭단에 인가되어 이를 스위칭시킴으로써 믹서(30)에서 중간주파수를 생성할 수 있게 한다.
이때, 증폭부(50)의 출력단에 접속된 출력전압검출부(90)에서는 증폭부(50)에서 출력되는 첨두치 전압(VP-P) 즉, 정현파의 양(+)의 최대전압 및 음(-)의 최대전압사이의 전압을 검출한다. 증폭부(50)의 출력단에서 검출된 첨두치전압(VP-P)은 출력전압검출부(90)내의 정류기(92)에 인가되어 정현파인 교류를 정류한다. 상기 정류기(92)에서 직류로 변환된 전압은 여과부(94)를 통과하면서 직류로 가변된다. 상기 여과부(94)를 통과한 직류신호는 비교기(96)에 인가된다. 비교기(96)에서는 여과부(94)에서 출력된 신호와 기준전압(Vref)을 비교하여 상기 증폭부(50)에서 출력된 신호가 기준전압보다도 적은 경우에는 출력전압조정부(100)의 제5 트랜지스터(Q5) 및 제6 트랜지스터(Q6)의 베이스측에 신호를 출력한다. 출력전압검출부(90)의 비교기(96)에서 신호가 출력되면 출력전압조정부(100)의 제5 트랜지스터(Q5) 및 제6 트랜지스터(Q6)는 턴 온되어 제1 차동증폭기(54)와 제2 차동증폭기(58)를 구성하는 트랜지스터들(Q1∼Q4)의 에미터측에서 출력되는 전류를 증가시킨다. 따라서, 국부발진장치에서 출력되는 발진전압의 크기도 크게 된다. 즉, 믹서(30)의 차동증폭단을 구동시키기 위한 최소 신호크기는 약 200 mVP-P이며, 국부발진장치의 증폭부(50)에서 출력되는 전압의 크기가 200 mVP-P 이하일 경우에는 출력전압검출부(90)에서 출력전압조정부(100)에 신호를 출력하여 제1 차동증폭기(54)와 제2 차동증폭기(58)를 구성하는 트랜지스터들(Q1∼Q4)의 에미터측에서 출력되는 전류를 증가시킴으로써 국부발진주파수를 증가시키게 된다.
본 발명은 텔레비젼 튜너에 사용되는 국부발진장치의 출력전압의 크기가 주파수, 전원전압 및 온도변화에 따라 가변되어 믹서를 충분하게 스위칭시킬 수 없다고 판단되면 국부발진장치의 출력전압을 자동으로 상승시켜, 항상 믹서의 차동증폭단을 충분하게 스위칭할 수 있다.
이상에서 첨부된 도면을 참조하여 본 발명을 일실시예에 의해 구체적으로 설명하였지만, 본 발명은 이에 의해 제한되는 것은 아니고, 당업자의 통상적인 지식의 범위내에서 그 변형이나 개량이 가능하다.

Claims (5)

  1. 제1 차동증폭부(54) 및 제2 차동증폭부(58)로 구성되어 믹서(30)의 차동증폭단을 스위칭시키는 데 필요한 신호를 증폭시키는 증폭부(50);
    상기 증폭부(50)에서 출력되는 증폭신호를 선택하는 동조회로(70);
    상기 증폭부(50)에 바이어스 전압을 출력하는 바이어스 전압출력부(80);
    상기 증폭부(50)에서 출력된 신호를 검출하고, 증폭부(50)의 출력신호가 설정치 이하인 경우에는 출력신호의 크기를 조절하기 위한 증폭조절신호를 출력하는 출력전압검출부(90); 그리고,
    상기 출력전압검출부(90)에서 출력된 증폭조절신호에 대응하여 상기 증폭부(50)에서 출력되는 신호를 조절하는 출력전압조정부(100)로 이루어진 국부발진장치의 자동이득조절회로.
  2. 제1 항에 있어서, 상기 출력전압검출부(90)는 상기 증폭부(50)의 출력단에 접속되어 교류를 직류로 변환시키는 정류기(92); 상기 정류기(92)의 출력단에 접속되어 상기 증폭부(50)에서 출력된 전압을 여과시키는 여과부(94); 및 상기 여과부(94)의 출력단에 접속되어 출력된 전압과 기준전압을 비교하고, 이에 따른 신호를 출력하는 비교기(96)로 이루어진 것을 특징으로 하는 국부발진장치의 자동이득조절회로.
  3. 제2 항에 있어서, 상기 비교기(96)의 반전측단자에는 기준전압을 형성하는 전압분배저항(R6, R7)이 접속되고, 상기 비교기(96)의 비반전측단자에는 상기 여과부(94)의 출력단이 접속되어 구성되는 것을 특징으로 하는 국부발진장치의 자동출력전압조정회로.
  4. 제1 항에 있어서, 상기 출력전압조정부(100)는 상기 출력전압검출부(90)이 출력단에 베이스측이 접속된 제5 트랜지스터(Q5) 및 제6 트랜지스터(Q6)로 구성되는 것을 특징으로 하는 국부발진장치의 자동이득조절회로.
  5. 제1 항에 있어서, 상기 출력전압조정부(100)는 상기 출력전압검출부(90)에서 출력전압조정신호가 입력되면 상기 증폭기(50)의 제1 차동증폭기(54)와 제2 차동증폭기(58)를 구성하는 트랜지스터들의 에미터측에서 출력되는 전류를 조정하는 것을 특징으로 하는 국부발진장치의 자동이득조절회로.
KR1019960060674A 1996-11-30 1996-11-30 국부발진장치의 자동이득 조절회로 KR0182658B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960060674A KR0182658B1 (ko) 1996-11-30 1996-11-30 국부발진장치의 자동이득 조절회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960060674A KR0182658B1 (ko) 1996-11-30 1996-11-30 국부발진장치의 자동이득 조절회로

Publications (2)

Publication Number Publication Date
KR19980041371A KR19980041371A (ko) 1998-08-17
KR0182658B1 true KR0182658B1 (ko) 1999-04-15

Family

ID=19485233

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960060674A KR0182658B1 (ko) 1996-11-30 1996-11-30 국부발진장치의 자동이득 조절회로

Country Status (1)

Country Link
KR (1) KR0182658B1 (ko)

Also Published As

Publication number Publication date
KR19980041371A (ko) 1998-08-17

Similar Documents

Publication Publication Date Title
US5404585A (en) Power detector that employs a feedback circuit to enable class B operation of a detector transistor
US5606731A (en) Zerox-IF receiver with tracking second local oscillator and demodulator phase locked loop oscillator
US7403140B2 (en) Receiver, digital-analog converter and tuning circuit
US6304145B1 (en) Large signal amplifier gain compensation circuit
US5991612A (en) Amplitude correction circuit
US4637066A (en) Noise blanking signal generator for AM radio
US4466128A (en) Automatically centered pulsed FM receiver
KR19990008358A (ko) 무선 수신기에 관한 또는 무선 수신기에 있어서의 개선 방법
KR0182658B1 (ko) 국부발진장치의 자동이득 조절회로
US5216238A (en) Infrared ray receiving circuit
US11601100B2 (en) Radio frequency circuit
US5887246A (en) Amplifier circuit for an intermediate-frequency signal of a radio receiver
US4122394A (en) Phase-shifting multiplication type FM signal demodulation circuit
KR0178316B1 (ko) 튜너의 출력 제어방법 및 출력 제어장치
US4201946A (en) AM-FM Detector circuit stabilized against fabrication and temperature variations
KR930003291Y1 (ko) 수신기의 자동이득 조절회로
KR0177676B1 (ko) 자동이득 제어 지연점 조정회로
US3454882A (en) Radio receiver using plural variable gain stages
US4530005A (en) AFC circuit for television tuner
KR0178317B1 (ko) 튜너의 출력 제어방법 및 이를 수행하기 위한 장치
JP3071138B2 (ja) Amラジオ受信機
KR960007561Y1 (ko) Pif의 비디오 뮤트를 이용한 튜너의 agc 제어회로
JPH05300029A (ja) 自動送信電力制御回路の電力増幅器バイアス回路
KR960010672Y1 (ko) 자동이득제어에 의한 영상기기에서의 채널자동 검색회로
JP3149615B2 (ja) Am受信機

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011128

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee