KR0181039B1 - 브이씨알의 슈퍼 임포즈 제어 장치 - Google Patents

브이씨알의 슈퍼 임포즈 제어 장치 Download PDF

Info

Publication number
KR0181039B1
KR0181039B1 KR1019950044368A KR19950044368A KR0181039B1 KR 0181039 B1 KR0181039 B1 KR 0181039B1 KR 1019950044368 A KR1019950044368 A KR 1019950044368A KR 19950044368 A KR19950044368 A KR 19950044368A KR 0181039 B1 KR0181039 B1 KR 0181039B1
Authority
KR
South Korea
Prior art keywords
signal
clock signal
reference clock
horizontal
synchronizing
Prior art date
Application number
KR1019950044368A
Other languages
English (en)
Other versions
KR970029622A (ko
Inventor
서원호
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019950044368A priority Critical patent/KR0181039B1/ko
Publication of KR970029622A publication Critical patent/KR970029622A/ko
Application granted granted Critical
Publication of KR0181039B1 publication Critical patent/KR0181039B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • G11B20/1024Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein a phase-locked loop [PLL] is used

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Studio Circuits (AREA)

Abstract

본 발명은 복합 영상 신호에 포함된 동기 신호나 기준 클럭 신호에 위상을 동기시켜 슈퍼 임포즈를 수행하는 VCR의 슈퍼 임포즈 제어 장치에 관한 것으로, 복합 영상 신호에 포함된 수평 및 수직 동기 신호를 검출하는 동기 신호 검출부(110), 기준 클럭 신호를 제공하는 발진기(140), 내부에서 발생한 수평 동기 신호에 상당하는 클럭 신호를 상기 동기 신호 검출부(110)에서 제공한 수평 동기 신호의 위상에 동기시키거나, 내부에서 발생한 기준 클럭 신호에 상당하는 클럭 신호를 상기 발진기(140)에서 제공한 기준 클럭 신호의 위상에 동기시켜 슈퍼 임포즈를 수행하는 슈퍼 임포즈 블록(120), 복합 영상 신호가 제공되면 상기 수평 동기 신호와 상기 수평 동기 신호에 상당하는 클럭 신호가 상기 슈퍼 임포즈 블록(120)에 제공되도록 제어하고, 복합 영상 신호가 제공되지 않으면 상기 발진기(140)의 기준 클럭 신호와 상기 기준 클럭에 상당하는 클럭 신호가 상기 슈퍼 임포즈 블록(120)에 제공되도록 제어하는 제어부(130), 상기 제어부(130)의 제어에 의해 상기 수평 동기신호와 상기 수평 동기 신호에 상당하는 클럭 신호, 또는 상기 기준 클럭 신호와 상기 기준 클럭에 상당하는 클럭 신호가 상기 슈퍼 임포즈 블록(120)에 제공되도록 절환하는 스위칭부(150)를 구비하여 구성함을 특징으로 한다.

Description

브이 씨 알의 슈퍼 임포즈 제어 장치
제1도는 종래 기술의 슈퍼 임포즈 장치를 나타낸 상세 구성도.
제2도는 본 발명의 바람직한 실시예를 나타내는 상세 구성도.
* 도면의 주요부분에 대한 부호의 설명
110 : 등기 신호 검출부 120 : 슈퍼 임포즈 블록
130 : 제어부 140 : 크리스탈 발진기
150 : 스위칭부
본 발명은 VCR(Video Cassette Recoder)의 슈퍼 임포즈(super impose) 제어 장치에 관한 것으로, 특히 외부로부터 동기 신호가 제공되지 않을 경우 자체적으로 동기 신호를 발진하여 슈퍼 임포즈를 수행하기 위한 슈퍼 임포즈 제어 장치에 관한 것이다.
일반적으로 외부 신호를 영상 신호로 중첩하는 것을 슈퍼 임포즈라고 하며 제1도는 종래의 슈퍼 임포즈 장치가 도시된 것으로, 이에 대해 설명하면 다음과 같다.
제1도에 도시된 바와 같이 라인(L1)을 통하여 복합 영상 신호가 동기 신호 검출부(110)에 제공되면, 동기 신호 검출부(110)는 복합 영상 신호에 포함된 수평 동기 신호 및 수직 동기 신호를 각각 검출하여 이를 슈퍼 임포즈 블록(120)에 제공한다.
한편, 제어부(130)는 라인(L2)을 통하여 외부로부터 슈퍼 임포즈 키(key) 신호가 제공되면 슈퍼 임포즈 제어 신호를 슈퍼 임포즈 블록(120)에 제공한다. 이때 라인(L2)을 통하여 제공되는 슈퍼 임포즈 키 신호는 일반적으로 리모콘(REMOCON)의 키 신호나, 또는 VCR에 장착된 키 매트릭스의 키 신호일 수 있으며, 제어부(130)는 VCR 내부의 시스콘(syscon)타이머(timer)의 마이콤(MICOM)으로 구성할 수 있다.
또한 제어부(130)에서 슈퍼 임포즈 블록(120)에 제공하는 슈퍼 임포즈 제어 신호는 슈퍼 임포즈 실행 또는 중지 등, 슈퍼 임포즈를 위한 제반 제어 신호라고 할 수 있다.
슈퍼 임포즈 블록(120)는 제어부(130)의 제어에 의해 라인(L1)을 통하여 제공되는 복합 영상 신호에 예를 들어, 문자 신호 등을 슈퍼 임포즈하여 모니터(도면에 도시하지 않았음)에 제공하는데, 이러한 슈퍼 임포즈 블록(120)은 일반적으로 PLL(Phase Locked Loop)(11), 타이밍(timing) 발생부(12), 슈퍼 임포즈 신호 발생부(예를 들어, 문자 신호 발생부)(13), 고속 스위칭부(14) 등으로 구성되어 다음과 같은 동작을 수행한다.
즉, 동기 신호 검출부(120)로부터 수평 동기 신호가 PLL(11)에 제공되면 PLL(11)는 후술할 타이밍 발생부(12)로부터 제공되는 수평 동기 신호에 상당하는 클럭 신호와 수평 동기 신호를 비교한 후 타이밍 발생부(12)로부터 제공되는 클럭 신호를 수평 동기 신호의 위상에 동기시켜 예를 들어 14.32MHz의 클럭 신호를 타이밍 발생부(12)에 제공하고 타이밍 발생부(12)는 14.32MHz의 클럭 신호를 분주하여 수평 동기 신호에 상당하는 클럭 신호를 PLL(11)에 제공하는 한편, 수평 동기 신호에 상당하는 클럭 신호와 수직 동기 신호에 상당하는 클럭 신호를 슈퍼 임포즈 신호 발생부(13)에 제공한다.
따라서 슈퍼 임포즈 신호 발생부(13)는 수평 밑 수직 동기 신호를 기준으로 한 슈퍼 임포즈 신호, 예를 들어 문자 신호를 발생하여 고속 스위칭부(14)에 제공하고, 고속 스위칭부(14)는 복합 영상 신호에 문자 신호를 슈퍼 임포즈하여 모니터(도면에 도시하지 않았음)에 제공한다.
그러나 상술한 종래의 슈퍼 임포즈 장치에 있어서, 외부적인 요인 등에 의해 라인(L1) 상에 복합 영상 신호가 제공되지 않을 경우 동기 신호 검출부(110)로부터 PLL(11)에 수평 동기 신호가 제공되지 않아 PLL(11)에는 타이밍 발생부(12)로부터 제공되는 클럭 신호만 입력된다.
따라서 PLL(11)에서 타이밍 발생부(12)에 제공되는 14.32MHz의 클럭 신호의 위상이 일정하지 않아 슈퍼 임포즈 신호 발생부(13)에서 발생되는 예를 들어, 문자 신호가 디스플레이될 때 정확하게 디스플레이되지 않고 화면 틀어짐이 발생되는 문제점이 있었다.
본 발명은 상기 문제점을 해결하기 위하여 안출한 것으로, 복합 영상 신호가 제공되지 않는 상태에서 슈퍼 임포즈 신호를 디스플레이할 때 기준 발진 신호를 제공하여 화면의 틀어짐을 방지할 수 있는 VCR의 슈퍼 임포즈 제어 장치를 제공하는데 그 목적이 있다.
본 발명은 상기 목적을 달성하기 위하여 복합 영상 신호에 포함된 동기 신호나 기준 클럭 신호에 위상을 동기시켜 슈퍼 임포즈를 수행하는 VCR의 슈퍼 임포즈 제어 장치에 있어서; 복합 영상 신호에 포함된 수평 및 수직 동기 신호를 검출하는 동기 신호 검출부, 기준 클럭 신호를 제공하는 발진기, 내부에서 발생한 수평 동기 신호에 상당하는 클럭 신호를 상기 동기 신호 검출부에서 제공한 수평 동기 신호의 위상에 동기시키거나, 내부에서 발생한 기준 클럭 신호에 상당하는 클럭 신호를 상기 발진기에서 제공한 기준 클럭 신호의 위상에 동기시켜 슈퍼 임포즈를 수행하는 슈퍼 임포즈 블록, 복합 영상 신호가 제공되면 상기 수평 동기 신호와 상기 수평 동기 신호에 상당하는 클럭 신호가 상기 슈퍼 임포즈 블록에 제공되도록 제어하고, 복합 영상 신호가 제공되지 않으면 상기 발진기의 기준 클럭 신호와 상기 기준 클럭에 상당하는 클럭 신호가 상기 슈퍼 임포즈 블록에 제공되도록 제어하는 제어부, 상기 제어부의 제어에 의해 상기 수평 동기 신호와 상기 수평 동기 신호에 상당하는 클럭 신호, 또는 상기 기준 클럭 신호와 상기 기준 클럭에 상당하는 클럭 신호가 상기 슈퍼 임포즈 블록에 제공되도록 절환하는 스위칭부를 구비하여 구성함을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
제2도는 본 발명의 VCR의 슈퍼 임포즈 제어 장치에 대한 바람직한 실시예를 나타낸 상세 구성도로서, 제1도에 도시된 종래 기술의 슈퍼 임포즈 장치에 비해 본 발명의 바람직한 실시예의 가장 특징적인 다른 점은 라인(L1)상에 복합 영상 신호가 제공되지 않을 경우 시스템 내부에서 기준 발진 신호를 PLL(11)에 제공하여 PLL(11)에서 출력하는 클럭 신호의 위상이 안정되도록 한다는 점이다.
제2도를 참조하면 본 발명의 바람직한 실시예에서는 상술한 종래 기술의 슈퍼 임포즈 장치를 도시한 제1도와 실질적으로 동일 기능을 수행하는 동일 구성 부재들에 대해서는 이해를 쉽게 하기 위하여 동일 참조 번호로서 도시하였다. 다만 본 발명의 바람직한 실시예에 따른 제어부(130)는 라인(L1) 상에 복합 영상 신호가 제공되지 않을 경우 PLL(11)에 기준 발진 신호를 제공하도록 제어하는 기능이 새로이 부가된다. 따라 서동일 구성 부재들의 기능에 대해서는 이미 상기에서 상세히 설명하였으므로, 하기에서는 본 발명의 바람직한 실시예를 위해 부가되는 크리스탈 발진기(140)와, 스위칭부(150)를 중심으로 설명하고자 한다.
제2도에서, 라인(L1)을 통하여 복합 영상 신호가 동기 신호 검출부(110)에 제공되면, 동기신호 검출부(110)는 복합 영상 신호에 포함된 수평 동기 신호 및 수직 동기 신호를 각각 검출하여 수평 동기 신호는 라인(L3) 상에 제공하고, 수직 동기 신호는 타이밍 발생부(12)에 제공한다.
제어부(130)는 라인(L2)을 통하여 외부로부터 슈퍼 임포즈 키 신호가 제공되면 동기 신호 검출부(110)로부터 제공되는 수평 동기 신호에 의해 복합 영상 신호의 입력 여부를 검색하는 한편, 슈퍼 임포즈 제어 신호를 슈퍼 임포즈 신호 발생부(13)이러 제공한다.
제어부(130)의 검색 결과 라인(L1)상에 복합 영상 신호가 제공되고 있으면 라인(L4)상의 수평 동기 신호와, 타이밍 발생부(12)에서 라인(L4)을 통하여 제공되는 수평 동기 신호에 상당하는 클럭 신호가 PLL(11)에 제공되도록 스위칭부(150)를 제어한다. 따라서 스위칭부(150)는 제어부(130)의 제어에 의해 라인(L3)과 라인(L4)이 PLL(11)과 접속되도록 절환하고 PLL(11)는 라인(L3) 상의 수평 동기 신호와 라인(L4)상의 수평 동기 신호에 상당하는 클럭 신호를 비교한 후 라인(L4)상의 클럭 신호를 수평 동기 신호의 위상에 동기시켜 예를 들어 14.32MHz의 클록 신호를 타이밍 발생부(12)에 제공하며 타이밍 발생부(12)는 14.32MHz의 클럭 신호를 분주하여 수평 동기 신호에 상당하는 클럭 신호를 PLL(11)에 제공하는 한편, 수평 동기 신호에 상당하는 클럭 신호와 수직 동기 신호에 상당하는 클럭 신호를 슈퍼 임포즈 신호 발생부(13)에 제공한다.
따라서 슈퍼 임포즈 신호 발생부(13)는 수평 및 수직 동기 신호를 기준으로 한 슈퍼 임포즈 신호, 예를 들어 문자 신호를 발생하여 고속 스위칭부(14)에 제공하고, 고속 스위칭부(14)는 복합 영상 신호에 문자 신호를 슈퍼 임포즈하여 모니터(도면에 도시하지 않았음)에 제공한다.
한편, 제어부(130)의 검색 결과 라인(L1) 상에 복합 영상 신호가 제공되고 있지 않은 상태에서 슈퍼 임포즈 키 신호가 제공되면 크리스탈 발진기(40)가 구동되도록 제어하고, 크리스탈 발진기(140)에서 라인(L5)을 통하여 제공되는 발진 출력과 타이밍 발생부(12)에서 라인(L6)을 통하여 제공되는 예를 들어 3.58MHz 칼라 버스트(color burst) 신호에 상당하는 클럭 신호가 PLL(11)에 제공되도록 스위칭부(150)를 제어한다. 이때, 크리스탈 발진기(140)는 제어부(130)의 제어에 의해 구동되어 3.85MHz의 칼라 버스트 신호에 상당하는 발진 클럭 신호를 라인(L5)상에 제공한다.
따라서 스위칭부(150)는 제어부(130)의 제어에 의해 라인(L5)과 라인(L6)이 PLL(11)과 접속되도록 절환하고 PLL(11)은 라인(L5)상의 발진 클럭 신호와 라인(L6) 상의 클럭 신호를 비교한 후 라인(L6)상의 클럭 신호를 라인(L5)상의 발진 클럭 신호의 위상에 동기시켜 예를 들어, 14.32MHz의 클럭 신호를 타이밍 발생부(12)에 제공하고 타이밍 발생부(12)는 14.32MHz의 클럭 신호를 분주하여 예를 들어 3.58MHz의 칼라 버스트 신호에 상당하는 클럭 신호를 PLL(11)에 제공하는 한편, 수평 동기 신호에 상당하는 클럭 신호와 수직 동기 신호에 상당하는 클럭 신호를 슈퍼 임포즈 신호 발생부(13)에 제공한다.
따라서 슈퍼 임포즈 신호 발생부(13)는 수평 및 수직 동기 신호를 기준으로 한 슈퍼 임포즈 신호, 예를 들어 문자 신호를 발생하여 고속 스위칭부(14)에 제공하고, 고속 스위칭부(14)는 문자 신호만을 모니터(도면에 도시하지 않았음)에 제공한다.
상술한 본 발명의 바람직한 실시예에 따르면 라인(L1) 상에 복합 영상 신호가 제공되지 않을 경우 크리스탈 발진기(140)에서 PLL(11)에 새로운 기준 발진 신호를 제공하도록 하여 PLL(11)에서 출력되는 클럭 신호의 위상이 안정되도록 함으로서 화면의 틀어짐을 방지할 수 있는 효과가 있다.

Claims (1)

  1. 복합 영상 신호에 포함된 동기 신호나 기준 클럭 신호에 위상을 동기시켜 슈퍼 임포즈를 수행하는 VCR의 슈퍼 임포즈 제어 장치에 있어서; 복합 영상 신호에 포함된 수평 및 수직 동기 신호를 검출하는 동기 신호 검출부(110), 기준 클럭 신호를 제공하는 발진기(140), 내부에서 발생한 수평 동기 신호에 상당하는 클럭 신호를 상기 동기 신호 검출부(110)에서 제공한 수평 동기 신호의 위상에 동기시키거나, 내부에서 발생한 기준 클럭 신호에 상당하는 클럭신호를 상기 발진기(140)에서 제공한 기준 클럭 신호의 위상에 동기시켜 슈퍼 임포즈를 수행하는 슈퍼 임포즈 블록(120), 복합 영상 신호가 제공되면 상기 수평 동기 신호와 상기 수평 동기 신호에 상당하는 클럭 신호가 상기 슈퍼 임포즈 블록(120)에 제공되도록 제어하고, 복합 영상 신호가 제공되지 않으면 상기 발진기(140)의 클럭 신호와 상기 기준 클럭에 상당하는 클럭 신호가 상기 슈퍼 임포즈 블록(120)에 제공되도록 제어하는 제어부(130), 상기 제어부(130)의 제어에 의해 상기 수평 동기 신호와 상기 수평 동기 신호에 상당하는 클럭 신호, 또는 상기 기준 클럭 신호와 상기 기준 클럭에 상당하는 클럭 신호가 상기 슈퍼 임포즈 블록(120)에 제공되도록 절환하는 스위칭부(150)를 구비하여 구성한 VCR의 슈퍼 임포즈 제어장치.
KR1019950044368A 1995-11-28 1995-11-28 브이씨알의 슈퍼 임포즈 제어 장치 KR0181039B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950044368A KR0181039B1 (ko) 1995-11-28 1995-11-28 브이씨알의 슈퍼 임포즈 제어 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950044368A KR0181039B1 (ko) 1995-11-28 1995-11-28 브이씨알의 슈퍼 임포즈 제어 장치

Publications (2)

Publication Number Publication Date
KR970029622A KR970029622A (ko) 1997-06-26
KR0181039B1 true KR0181039B1 (ko) 1999-04-15

Family

ID=19436158

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950044368A KR0181039B1 (ko) 1995-11-28 1995-11-28 브이씨알의 슈퍼 임포즈 제어 장치

Country Status (1)

Country Link
KR (1) KR0181039B1 (ko)

Also Published As

Publication number Publication date
KR970029622A (ko) 1997-06-26

Similar Documents

Publication Publication Date Title
US5155595A (en) Genlock frequency generator
KR0181039B1 (ko) 브이씨알의 슈퍼 임포즈 제어 장치
KR100197372B1 (ko) 브이씨알의 슈퍼 임포즈 제어 장치
US4831446A (en) Video signal output selection circuit
JPH05227453A (ja) 周波数自動調整装置
JPH05207327A (ja) 水平同期回路
KR100287783B1 (ko) 씨씨티브이카메라
KR0135812B1 (ko) 복합영상장치의 클럭발생기
KR980004280A (ko) 영상표시기기의 수평 트랜지스터 안정화 장치 및 방법
JPH0429071B2 (ko)
SU684782A1 (ru) Формирователь сигнала синхронизации
KR200142415Y1 (ko) 전하결합소자 카메라의 동기장치
JPH07250338A (ja) ビデオカメラの外部同期方法
KR950006355B1 (ko) 영상처리 시스템에서의 동기신호 처리장치
GB2175471A (en) Synchronizing video sources
JPS63196175A (ja) 監視カメラ装置
KR980007543A (ko) 위상 동기 루프의 수평동기신호 입력단 보상장치
JPH02305185A (ja) テレビのキャラクタ表示回路
JP3109648B2 (ja) オンスクリーン表示機能付きビデオ信号記録装置
KR19990001545A (ko) 영상처리 시스템에서의 동기신호 발생장치
JP2000022985A (ja) 同期分離回路
KR20050051492A (ko) 흑백 카메라 라인-락에서의 동기신호 절환장치
JPS6187475A (ja) 水平同期回路
JPH05227481A (ja) 画面表示装置
JPS62294282A (ja) パ−ソナルコンピユ−タ

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071203

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee