KR0159436B1 - Voltage control oscillating circuit - Google Patents
Voltage control oscillating circuit Download PDFInfo
- Publication number
- KR0159436B1 KR0159436B1 KR1019950004387A KR19950004387A KR0159436B1 KR 0159436 B1 KR0159436 B1 KR 0159436B1 KR 1019950004387 A KR1019950004387 A KR 1019950004387A KR 19950004387 A KR19950004387 A KR 19950004387A KR 0159436 B1 KR0159436 B1 KR 0159436B1
- Authority
- KR
- South Korea
- Prior art keywords
- transistors
- output
- circuit
- amplifying
- differential
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/21—Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/141—Analog devices
- H01L2924/142—HF devices
- H01L2924/1421—RF devices
- H01L2924/14211—Voltage-controlled oscillator [VCO]
Abstract
1. 청구범위에 기재된 발명이 속한 기술분야1. TECHNICAL FIELD OF THE INVENTION
영상처리 시스템의 전압 제어 발진회로Voltage Controlled Oscillator Circuit of Image Processing System
2. 발명이 해결하려고 하는 기술적 과제2. The technical problem to be solved by the invention
3. 발명의 해결방법의 요지3. Summary of Solution to Invention
중간 주파 캐리어신호를 차동 증폭하는 수단과 상기 차동증폭수단에 접속되어 소정의 발진 주파수를 발생하는 엘씨공진회로를 구비한 영상처리시스템의 전압 제어 발진 회로에 있어서, 상기 차동증폭수단의 바이어스 전류를 조절하여 상기 발진 주파수를 변화시키기 위한 수단과, 상기 차동증폭수단에 접속되어 상기 차동 증폭수단의 출력을 일정 정도 증폭하기 위한 출력증폭수단과, 상기 출력증폭수단의 출력을 각각 제1 및 제2 비율로 감쇄시켜 상기 차동증폭수단으로 포지티브 피드백하기 위한 감쇄수단으로 구성됨을 특징으로 한다.A voltage controlled oscillation circuit of an image processing system having means for differentially amplifying an intermediate frequency carrier signal and an LC resonance circuit connected to the differential amplification means for generating a predetermined oscillation frequency, wherein the bias current of the differential amplification means is adjusted. Means for varying the oscillation frequency, an output amplifying means connected to the differential amplifying means for amplifying the output of the differential amplifying means to a certain degree, and outputting the output of the output amplifying means at a first and a second ratio, respectively. Attenuating means for attenuating and positive feedback to the differential amplification means.
4. 발명의 중요한 용도4. Important uses of the invention
텔레비젼이나 비디오 테이프 레코더의 중간 주파 신호처리 회로의 영상 검파용 위상 동기 루프를 구현하기 위해 사용한다.It is used to implement a phase-locked loop for image detection in the intermediate frequency signal processing circuit of a television or video tape recorder.
Description
제1도는 영상 검파용 위상 동기 루프회로의 구성도.1 is a configuration diagram of a phase locked loop circuit for image detection.
제2도는 종래의 전압 제어 발진회로의 구성도.2 is a configuration diagram of a conventional voltage controlled oscillator circuit.
제3도는 본 발명에 따른 전압 제어 발진회로의 구성도.3 is a configuration diagram of a voltage controlled oscillation circuit according to the present invention.
제4도는 제3도의 구체 회로도.4 is a concrete circuit diagram of FIG.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
10 : 증폭기 20, 30 : 감쇄기10: amplifier 20, 30: attenuator
40 : 동기검파기 50 : 위상검파기40: synchronous detector 50: phase detector
R1-R4, RL1RL2: 저항 Q1-Q6 : 트랜지스터R1-R4, R L1 R L2 : Resistor Q1-Q6: Transistor
IE: 바이어스전류조정신호 L : 코일I E : Bias current adjustment signal L: Coil
본 발명은 TV 및 VCR의 중간주파신호 처리회로에 있어서 영상 검파용 PLL (Phase Locked Loop)을 위한 전압제어발진(이하 VCO라함) 회로에 관한 것이다.The present invention relates to a voltage controlled oscillation (hereinafter referred to as VCO) circuit for PLL (Phase Locked Loop) for image detection in an intermediate frequency signal processing circuit of a TV and a VCR.
일반적으로 VCO는 입력되는 영상 중간주파신호의 캐리어(Carrier)에 추종하기 때문에 상당히 고주파이며 안정되어야 하고 선택도가 우수해야 하기 때문에 대개 LC동조회로를 사용한다. 여기서 영상 중간주파신호는 캐리어 주파수가 45.75MHz(N TSC인 경우)이며 AM변조된 신호이다.In general, since the VCO follows the carrier of the input image intermediate frequency signal, the LC tuning circuit is usually used because it must be fairly high frequency, stable, and have good selectivity. Here, the image intermediate frequency signal is an AM modulated signal having a carrier frequency of 45.75 MHz (for N TSC).
제1도는 영상 검파용 PLL회로의 구성도로서, VCO10은 중간주파 캐리어신호인 45.75MHz에 동기하게 된다. 그리고 동기 검파기 40에서는 영상 중간주파신호와 VCO신호를 곱하여 비디오 신호를 출력한다.1 is a configuration diagram of a PLL circuit for image detection, in which the VCO10 is synchronized to 45.75 MHz, which is an intermediate frequency carrier signal. The synchronous detector 40 outputs a video signal by multiplying an image intermediate frequency signal and a VCO signal.
제2도는 제1도중 VCO의 구체회로도이다. 트랜지스터 Q1과 Q2 각각의 베이스가 상대 트랜지스터의 콜렉터에 연결되어 있기 때문에 포지티브 피드백(positive feedback)을 형성하고 발진하게 된다. LC공진회로는 트랜지스터의 콜렉터에 연결되어 있고, 트랜지스터 Q1과 Q2의 콜렉터에서 출력신호가 나오게 된다. 이때 발진주파수를 변화시키는 것은 트랜지스터에 공급되는 바이어스 전류 IE를 가변시킴으로써 수행할 수 있다. 또한 트랜지스터의 에미터 전류가 변하면 콜렉터-베이스간의 캐패시턴스(capacitance)가 변화하여 공진주파수를 변화시킨다. 공진주파수는 식(1)과 같이 나타낼 수 있으며, 캐패시턴스(c)변환에 의해 공진주파수 fo가 바뀐다.2 is a detailed circuit diagram of the VCO in FIG. Since the bases of each of the transistors Q1 and Q2 are connected to the collectors of the counter transistors, positive feedback is formed and oscillated. The LC resonant circuit is connected to the collector of the transistor, and the output signal comes from the collectors of transistors Q1 and Q2. In this case, the oscillation frequency may be changed by varying the bias current I E supplied to the transistor. In addition, when the emitter current of the transistor changes, the capacitance between the collector and the base changes to change the resonance frequency. The resonance frequency can be expressed as shown in Equation (1), and the resonance frequency fo is changed by the capacitance (c) conversion.
그런데 이 회로는 주파수 가변 범위를 크게 하기 위하여 바이어스 전류를 크게 가져야 한다. 그런데 이렇게 바이어스 전류가 커질 경우에는 차동 증폭회로의 증폭도가 증가하기 때문에 VCO회로의 발진 레벨도 증가하게 된다. VCO 회로의 발진 레벨이 큰 경우 VCO회로의 발진회로가 입력 중간주파신호에 간섭을 주거나 AFT탱크(Tank) 회로에 간섭을 주게 된다. 이것은 비디오 신호에 왜곡을 가져오거나 AFT 탱크회로가 오발진을 일으키게 한다.However, this circuit must have a large bias current to increase the frequency variable range. However, when the bias current increases, the oscillation level of the VCO circuit also increases because the amplification degree of the differential amplifier circuit increases. When the oscillation level of the VCO circuit is large, the oscillator circuit of the VCO circuit interferes with the input intermediate frequency signal or the AFT tank circuit. This can introduce distortion into the video signal or cause the AFT tank circuit to misdiagnose.
따라서 본 발명의 목적은 비디오신호의 왜곡이 없는 전압 제어 발진회로를 제공함에 있다.Accordingly, an object of the present invention is to provide a voltage controlled oscillation circuit without distortion of a video signal.
본 발명의 다른 목적은 AFT 탱크회로에 간섭을 주지 않는 전압 제어 발진회로를 제공함에 있다.Another object of the present invention is to provide a voltage controlled oscillation circuit that does not interfere with the AFT tank circuit.
상기한 목적을 달성하기 위한 본 발명은 중간 주파 캐리어신호를 차동 증폭하는 수단과 상기 차동증폭수단에 접속되어 소정의 발진 주파수를 발생하는 엘씨공진회로를 구비한 영상처리시스템의 전압 제어 발진 회로에 있어서, 상기 차동증폭수단의 바이어스 전류를 조절하여 상기 발진 주파수를 변화시키기 위한 수단과, 상기 차동증폭수단에 접속되어 상기 차동증폭수단의 출력을 일정 정도 증폭하기 위한 출력증폭수단과, 상기 출력증폭수단의 출력을 각각 제1 및 제2비율로 감쇄시켜 상기 차동증폭수단으로 포지티브 피드백하기 위한 감쇄수단으로 구성됨을 특징으로 한다.The present invention provides a voltage controlled oscillation circuit of an image processing system having means for differentially amplifying an intermediate frequency carrier signal and an LC resonance circuit connected to the differential amplification means for generating a predetermined oscillation frequency. Means for changing the oscillation frequency by adjusting a bias current of the differential amplifying means, output amplifying means connected to the differential amplifying means to amplify the output of the differential amplifying means to a certain degree, and And attenuating means for attenuating the output at a first and a second ratio, respectively, for positive feedback to the differential amplifying means.
이하 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
우선 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 한해서는 비록 다른 도면상에 표시되더라도 가능한한 동일한 부호를 가지도록 하고 있음에 유의해야 한다. 또한 하기 설명에서는 구체적인 회로의 구성 소자등과 같은 많은 특정(特定)사항들이 나타나고 있는데, 이는 본 발명의 보다 전반적인 이해를 돕기 위해서 제공된 것일 뿐 이러한 특정사항들 없이도 본 발명이 실시될 수 있음은 이 기술분야에서 통상의 지식을 가진자에게는 자명하다할 것이다. 그리고 본 발명을 설명함에 있어, 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다.First, in adding reference numerals to the components of each drawing, it should be noted that the same reference numerals have the same reference numerals as much as possible even if displayed on different drawings. In addition, in the following description, many specific details such as components of specific circuits are shown, which are provided to help a more general understanding of the present invention, and the present invention may be practiced without these specific details. It will be obvious to those skilled in the art. In the following description of the present invention, if it is determined that a detailed description of a related known function or configuration may unnecessarily obscure the subject matter of the present invention, the detailed description thereof will be omitted.
제3도는 본 발명에 따른 전압 제어 발진회로의 구성도이고, 제4도는 제3도의 구체 회로도이다. 상기 제3도 및 제4도에 의거 전압 제어 발진회로의 동작을 설명하면 다음과 같다.3 is a configuration diagram of a voltage controlled oscillation circuit according to the present invention, and FIG. 4 is a detailed circuit diagram of FIG. The operation of the voltage controlled oscillation circuit will be described with reference to FIGS. 3 and 4 as follows.
차동 증폭기를 구성하는 트랜지스터 Q3과 Q4 각각의 베이스에 LC 공진코일과 캐패시터를 연결한다. 상기 트랜지스터 Q3, Q4에 의해 차동 증폭된 발진 신호는 증폭기 10을 거쳐 출력된다. 이출력 Vo는 제1 및 제2 감쇄기 20, 30에서 감쇄되어 상기 트랜지스터 Q3, Q4의 베이스에 연결된다. 이러한 구성은 포지티브 피드백을 형성하고 발진을 일으키게 된다.An LC resonant coil and a capacitor are connected to the bases of transistors Q3 and Q4 constituting the differential amplifier. The oscillation signal differentially amplified by the transistors Q3 and Q4 is output via the amplifier 10. This output Vo is attenuated in the first and second attenuators 20, 30 and connected to the bases of the transistors Q3, Q4. This configuration creates positive feedback and causes oscillation.
발진 주파수는 트랜지스터 Q3, Q4에 흐르는 전류 IE를 가변시키면 변화하게 된다. 상기 전류IE의 가변에 의해 트랜지스터 Q3, Q4의 콜렉터-베이스간 캐패시턴스가 변화하여 공진주파수 fo가 변한다. 증폭기10은 Q5, Q6으로 구성되고 에미터에는 일정 전류가 흐른다. 콜렉터에는 로드(load)저항 RL2가 연결된다. 상기 제1 및 제2 감쇄기20, 30은 저항 R1-R3로 이루어진다. 즉, 출력 Vo는 저항 R1과 R2에 의해의 비율로 감쇄되어 트랜지스터 Q4의 베이스에 전달된다. 이와같이 트랜지스터 Q3, Q4의 베이스 양단에 발진 코일L과 캐패시터C를 연결하여 공진 회로를 구성하기 때문에 발진 레벨을 작게 유지할 수가 있다.The oscillation frequency is changed by varying the current I E flowing through the transistors Q3 and Q4. The collector-base capacitances of transistors Q3 and Q4 change according to the change of the current I E , and the resonance frequency fo changes. Amplifier 10 consists of Q5 and Q6 and a constant current flows through the emitter. The load resistor RL2 is connected to the collector. The first and second attenuators 20 and 30 are made of resistors R1-R3. That is, the output Vo is driven by the resistors R1 and R2. Is attenuated at the rate of and transferred to the base of transistor Q4. Thus, the oscillation level can be kept small because the oscillation coil L and the capacitor C are connected to both ends of the bases of the transistors Q3 and Q4 to form a resonant circuit.
전류원 IE의 전류를 가변시킴으로써 트랜지스터 Q3, Q4의 콜렉터-베이스간 캐패시턴스를 변화시켜 VCO의 발진주파수를 변화시킨다. 발진된 신호는 증폭기 10과 감쇄기 20, 30을 지나 다시 트랜지스터 Q3, Q4의 베이스로 전달된다. 이때의 공진주파수는 하기 식(1)과 같이 나타낼 수 있다.By varying the current of current source I E , the collector-base capacitance of transistors Q3 and Q4 is changed to change the oscillation frequency of the VCO. The oscillated signal is passed through amplifier 10 and attenuators 20 and 30 to the base of transistors Q3 and Q4. The resonance frequency at this time can be expressed as in the following equation (1).
[수학식 1][Equation 1]
상술한 바와 같은 본 발명은 VCO 회로의 발진 레벨을 작게 유지시킴으로써 영상 중간 주파신호의 입력과 AFT 탱크회로에 간섭을 주지 않아 영상신호의 왜곡을 방지할 수 있는 장점이 있다.As described above, the present invention has an advantage of preventing distortion of the image signal by keeping the oscillation level of the VCO circuit small so as not to interfere with the input of the image intermediate frequency signal and the AFT tank circuit.
한편 본 발명의 상세한 설명에서는 구체적인 실시예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시예에 국한되어 정해져서는 않되며 후술하는 특허청구의 범위뿐 만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.Meanwhile, in the detailed description of the present invention, specific embodiments have been described, but various modifications are possible without departing from the scope of the present invention. Therefore, the scope of the present invention should not be limited to the described embodiments, but should be defined not only by the scope of the following claims, but also by the equivalents of the claims.
Claims (4)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950004387A KR0159436B1 (en) | 1995-03-03 | 1995-03-03 | Voltage control oscillating circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950004387A KR0159436B1 (en) | 1995-03-03 | 1995-03-03 | Voltage control oscillating circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960036535A KR960036535A (en) | 1996-10-28 |
KR0159436B1 true KR0159436B1 (en) | 1999-01-15 |
Family
ID=19409189
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950004387A KR0159436B1 (en) | 1995-03-03 | 1995-03-03 | Voltage control oscillating circuit |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0159436B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3860316B2 (en) * | 1997-12-24 | 2006-12-20 | 東芝マイクロエレクトロニクス株式会社 | Stabilized oscillation circuit |
-
1995
- 1995-03-03 KR KR1019950004387A patent/KR0159436B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR960036535A (en) | 1996-10-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900002955B1 (en) | Auto control circuit of filter circuit's time constant | |
EP0660504B1 (en) | Oscillator circuit | |
US4525686A (en) | Phase-locked loop circuit with variable bandwidth filter | |
US4524389A (en) | Synchronous video detector circuit using phase-locked loop | |
US4253118A (en) | Synchronous detection system | |
US3579115A (en) | Electronically tuned oscillator | |
US3778728A (en) | Phaselocked-fm detector apparatus | |
KR0176631B1 (en) | Auto fine tuning circuit | |
US3723894A (en) | Automatic gain control circuit | |
KR0159436B1 (en) | Voltage control oscillating circuit | |
US20030112080A1 (en) | Temperature compensation device and electronic apparatus comprising such a device | |
US4081766A (en) | Crystal tuned voltage controlled oscillator | |
EP0639893B1 (en) | Negative feedback control circuit having a common line for input and output signals | |
JPS6217883B2 (en) | ||
US5103123A (en) | Phase detector having all NPN transistors | |
US4667163A (en) | Automatic gain control circuit | |
US4904962A (en) | Gated high stability LC stabilized oscillator | |
US4485353A (en) | PLL Oscillator synchronizing system with matrix for phase correction | |
US5010308A (en) | Crystal oscillator with offset and hysteresis | |
JP2005539449A (en) | Voltage controlled LC tank oscillator | |
KR950010729B1 (en) | Pll system | |
KR0138363B1 (en) | Voltage controlling oscillator | |
GB2338849A (en) | Cascode, differential and cross coupled VCO with reduced noise | |
JPS6014556B2 (en) | controlled oscillator | |
JP3348403B2 (en) | Oscillator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050727 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |