KR0143853B1 - 시분할 다중변환 다중화 장치 - Google Patents
시분할 다중변환 다중화 장치Info
- Publication number
- KR0143853B1 KR0143853B1 KR1019950008672A KR19950008672A KR0143853B1 KR 0143853 B1 KR0143853 B1 KR 0143853B1 KR 1019950008672 A KR1019950008672 A KR 1019950008672A KR 19950008672 A KR19950008672 A KR 19950008672A KR 0143853 B1 KR0143853 B1 KR 0143853B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- unit
- control
- transmission
- subscriber
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
- H04J3/1682—Allocation of channels according to the instantaneous demands of the users, e.g. concentrated multiplexers, statistical multiplexers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
본 발명은 버스(BUS)방싱으로 시분할 다중변환(Time Division Multiplexing : 이하 TEM이라 약침함) 다중화 장치에 관한 것으로, 특히 다수의 트렁크(Trunk) 포트를 가진 전송장비에서 채널부에서 트렁크부로 가입자 데이타를 다중화하거나 임의의 트렁크에서 다른 트렁크로 데이타를 스위칭할 시에 효과적으로 다중화하도록 한 시분할 다중변환 다중화 장치에 관한 것이다.
이러한 본 발명은 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수닌 병렬 버스로 구성되어 가입자와의 데이타를 송수신하는 채널부와, 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 구성되어 채널부에서 얻어지는 가입자 데이타를 시분할 다중변환 다중화하여 송신하고 수신되는 데이타는 역다중화에 상기 수신 버스를 통해 채널부로 전송하는 트렁크부와, 채널부 및 트렁크부의 송수신 타임 슬롯을 제어하는 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 이루어진 타임슬롯 베어부와 채널부와 트렁크부 및 타임 슬롯 제어부의 해당동작을 제어하는 어드레스/데이타/콘트롤 신호를 출력하는 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 이루어진 콘트롤부로 이루어진다.
Description
제 1 도는 일반적인 네트워크 구성도.
제 2 도는 종래 시분할 다중변환 다중화 장치 구성도.
제 3 도는 제 2 도의 채널 내부 상세 블록구성도.
제 4 도는 제 2 도의 TSI 내부 상세 블록구성도.
제 5 도는 본 발명에 의한 시분할 다중변환 다중화 장치 구성도.
제 6 도는 제 5 도의 채널 내부 상세 블록구성도.
제 7 도는 제 5 도의 TSI 내부 상세 블록구성도.
제 8 도는 본 발명이 적용되는 버스 구성일예도.
제 9 도는 본 발명의 시분할 다중변환 다중화시의 타이밍도.
제 10 도는 본 발명의 내부 메네지먼트 패킷 구성도.
*도면의 주요부분에 대한 부호의 설명
100:채널부 100:트렁크부
102:타임 슬롯 교환부 103:콘트롤부
본 발명은 버스(BUS)방식으로 시분할 다중변환(Time Division Multiplexing : 이하 TDM이라 약칭함) 다중화 장치에 관한 것으로, 특히 다수의 트렁크(Trunk) 포트를 가진 전송장비에서 채널부에서 트렁크부로 가입자 데이타를 다중화하거나 임의의 트렁크에서 다른 트렁크로 데이타를 스위칭할 시에 효과적으로 다중화하도록 한 시분할 다중변환 다중화 장치에 관한 것이다.
일반적으로, 네트워크는 첨부된 도면 제 1 도에 도시된 바와 같이, 채널부(1)내의 다수의 채널(CH - CHi)을 통해 얻어지는 저속의 가입자 데이타를 다중화하는 다중화 트렁크부(2)와, 상기 다중화 트렁크부(20)에서 다중화된 데이타를 상위계위의 장비(3)를 통한 데이타와 수신되는 대향장비측의 가입자 데이타를 스위칭하여 전송해주는 디지털 억세스 크로스 스위칭부(Digital Access Cross Swith : DACS부)(4)로 구성되어 데이타를 상호 주고 받는다.
이러한 네트워크에 있어서 종래의 TDM 다중화 장치는 첨부된 도면 제 2 도와 같다.
도시된 바와 같이, 연결되어 있는 가입자로부터 데이타가 수신되면 사전에 부여받은 하이웨이의 특정 타임 슬롯을 통해 송신 하이웨이로 데이타를 송출하고, 수신 하이웨이로 수신되는 데이타는 부여받은 타임 슬롯에 맞추어 해당 데이타를 가입자로 전송해주는 다수개의 채널(CH - Chi)로 이루어진 채널부(8)와, 상기 채널부(8)내의 다수개의 채널(CH - CHi)로부터 얻어지는 저속의 가입자 데이타를 시분할 다중변환 고속 다중화하여 전송하고, 수신되는 데이타는 역다중화하여 상기한 채널부(8)내의 해당 채널로 전송하는 트렁크부(9)와, 상기 송신 및 수신 타임 슬롯을 교환해주는 타임 슬롯 교환부(10)와, 상기 채널부(8)와 트렁크부(9) 및 타임 슬롯 교환부(10)를 관리 제어하기 위한 어드레스/데이타/콘트롤 버스가 존재하는 콘트롤부(11)로 구성 되었다.
여기서 채널부(8)는 제 3 도에 도시된 바와 같이, 가입자로 부터 얻어진 데이타와 수신되는 가입자 데이타를 처리하는 가입자 데이타 처리부(8a)와, 상기 가입자 데이타 처리부(8a)에서 송신되는 병렬데이타를 직렬 데이타로 변환하는 병렬/직렬 변환부(8b)와, 수신되는 직렬 가입자 데이타를 병렬 데이타로 변환하여 상기 가입자 데이타 처리부(8a)에 전달하는 직렬/병렬 변환부(8c)와, 송신/수신 타임 슬롯을 제어하는 타임 슬롯 제어부(8d)와, 상기 병렬/직렬 변환부(8b)에서 얻어지는 가입자 데이타를 타임 슬롯 제어부(8d)에서 얻어지는 타임 슬롯에 맞추어 송신 하이웨이로 전송하는 송신 하이웨이 선택부(8e)와, 상기 송신 하이웨이 선택부(8e)에서 얻어지는 데이타를 버퍼링하여 송신하는 송신 버퍼부(8f)와, 수신된 데이타를 버퍼링하는 수신 버퍼부(8g)와, 상기 수신 버퍼부(8g)에서 버퍼링된 수신 데이타를 상기 타임 슬롯 제어부(8d)에서 얻어지는 타임 슬롯에 맞추어 수신 하이웨이로 출력하는 수신 하이웨이 선택부(8h)와, 시스템 콘트롤부에서 얻어지는 어드레스/데이타/콘트롤신호에 따라 가입자 데이타의 인터페이스를 제어하는 시스템 콘트롤 인터페이스부(8k)로 구성되었다.
그리고, 제 2 도의 타임 슬롯 교환부(1)는 제 4 도에 도시된 바와 같이, 수신되는 다수개의 수신 하이웨이를 버퍼링하여 출력하는 수신 버퍼(10a)와, 상기 수신 버퍼(10a)에서 출력되는 수신 하이웨이를 선택하는 수신 하이웨이 선택부(10b)와, 상기 수신 하이웨이 선택부(10b)에서 출력되는 직렬 데이타를 병렬 데이타로 변환하는 직렬/병렬 변환부(10c)와, 상기 직렬/병렬 변환부(10c)에서 출력되는 데이타를 저장하는 데이타를 저장하는 데이타 메모리(10d)와, 시스템으로부터 얻어지는 어드레스/데이타/콘트롤신호를 인터페이스 하는 시스템 콘트롤 인터 페이스부(10e)와, 상기 시스템 콘트롤 인터페이스부(10e)의 출력에 따라 타임 슬롯을 제어하는 타임 슬롯 제어부(10f)와, 상기 시스템 콘트롤 인터페이스부(10e) 및 타임 슬롯 제어부(10f)의 출력에 따라 스위칭을 제어하는 스위칭 제어부(10g)와, 상기 데이타 메모리(10d)의 출력데이타와 연결 메모리(10h)의 출력 데이타를 선택하여 출력하는 선택부(10k)와, 상기 선택부(10k)에서 출력되는 병렬 데이타를 직렬 데이타로 변환하는 병렬/직렬 변환부(10m)와, 상기 병렬/직렬 변환부(10m)에서 출력되는 데이타를 송신 하이웨이를 통해 출력하는 송신 하이웨이 선택부(10n)와, 상기 송신 하이웨이 선택부(10n)에서 출력되는 송신 데이타를 상기 타임 슬롯 제어부(10f)에서 얻어지는 타임 슬롯에 맞추어 송출하는 송신버퍼(10p)로 구성 되었다.
이와 같이 구성된 종래 시분할 다중변환 다중화 장치의 동작을 설명하면 다음과 같다.
먼저, 제 2 도에 도시된 바와 같이 채널부(8)에 연결되어 있는 가입자로부터 데이타가 수신되면 채널부(8)는 콘트롤부(11)에서 사전에 부여받은 j개중의 하나의 하이웨이를 특정 타임 슬롯을 통해 송신 하이웨이로 송출하게 된다.
즉, 채널부(8)는 제 3 도에 도시된 바와 같이, 가입자 데이타 처리부(8a)는 가입자 인터페이스부(가입자I/F)를 통해서 수신되는 데이타를 서비스 종류에 맞게 처리하여 병렬/직렬 변환부(8b)에 전달 한다.
병렬/직렬 변환부(8b)는 입력되는 병렬 데이타를 시스템내의 직렬 하이웨이에 실릴 수 있도록 직렬 데이타를 병렬 데이타로 변환하여 송신 하이웨이 선택부(8a)에 전달하게 되고, 송신 하이웨이 선택부(8e)는 타임 슬롯 제어부(8d)의 제어에 따라 해당되는 송신 하이웨이를 선택하고 그 선택한 송신 하이웨이에 송신 데이타를 실어 송신 버퍼부(8f)에 전달한다.
그리하면 송신 버퍼부(8f)는 타임 슬롯 제어부(8d)에서 할당받은 타임 슬롯에 의해 해당 버퍼가 구동되어 송신 하이웨이 선택부(8e)에서 얻어지는 송신데이타를 버퍼링하여 트렁크부(9)로 전달하게 된다.
한편, 트렁크부(9)에서 얻어지는 수신 데이타는 수신 버퍼부(8g)를 통해 버퍼링된 후 수신 하이웨이 선택부(8h)에서 선택된 수신 하이웨이를 통해 직렬/병렬 변환부(8c)로 입력된다.
그리하면 직렬/병렬 변환부(8c)는 입력되는 직렬 데이타를 병렬 데이타로 변환하여 가입자 데이타 처리부(8a)에 입력하게되었고, 가입자 데이타 처리부(8a)는 시스템 콘트롤 인터페이스부(8k)의 출력에 따라 입력되는 수신데이타를 처리하여 가입자 인터페이스부를 통해 가입자로 전송하게 된다.
한편, 트렁크부(9)는 상기 채널부(8)에서 얻어지는 가입자 데이타를 시분할 다중변환 다중화하여 전송로를 통해 전송을 하게되고, 수신되는 데이타는 선택되어진 수신 하이웨이를 통해 수신하면 채널부(8)내의 각 채널(CH - CHi)은 부여받은 타임 슬롯에 맞추어 해당데이타를 수신하여 가입자에게 전달하게 된다.
이때, i개의 채널/j개의 트렁크 및 타임 슬롯 교환부(10)는 각각 선택 점유하여야 하는 하이웨이와 타임 슬롯 정보 및 기타 정보등은 내부의 어드레스/데이타/콘트롤 버스를 통하여 콘트롤부(11)가 제어를 하게 된다.
아울러 타임 슬롯 교환부(10)는 j개중의 임의의 트렁크에서 들어온 데이타중 특정 타임 슬롯의 데이타 또는 트렁크 전체 데이타를 또다른 트렁크로 바이패스 시키는 크로스-스위칭(Cross-Switching)기능을 담당한다.
즉, 제 4 도에 도시된 바와 같이, 수신퍼버(10a)를 통해 수신되는 j개의 수신 하이웨이를 버퍼링하여 수신 하이웨이 선택부(10b)에 전달하게 되고, 수신 하이웨이 선택부(10b)는 스위칭 제어부(10g)의 제어에 따라 수신 하이웨이를 선택하여 직렬/병렬 변환부(10c)에 전달하게 된다.
그리하면 직렬/병렬 변환부(10c)는 입력되는 직렬 데이타를 병렬 데이타로 변환을 하여 데이타 메모리(10d)에 저장을 하게 된다.
이때, 데이타 메모리(10d)에 저장되는 데이타는 연결 메모리(10h)에도 저장이 되며, 그 저장된 데이타는 선택부(10k)에서 스위칭 제어부(10g)의 크로스-커넥션 제어정보와 타임 슬롯 제어부(10f)의 콘트롤 신호에 의해 선택되어져 병렬/직렬 변환부(10m)에 입력되어진다.
병렬/직렬 변환부(10m)는 입력되는 병렬 데이타를 직렬 데이타로 변환하여 송신 하이웨이 선택부(10n)에 전달하게되고, 송신 하이웨이 선택부(10n)는 송신 하이웨이를 선택하여 입력되는 데이타를 그 선택한 송신 하이웨이에 실어 송신 버퍼(10p)에 전달하게 된다.
그리하면 송신버퍼(10p)는 입력신호를 버퍼링하여 트렁크부(9)로 전달을 하게 된다.
여기서 시스템 콘트롤 인터페이스부(10e)는 시스템의 콘트롤부(11)와 상호 구성 정보를 인터페이스하여 타임 슬롯 교환을 행하도록 하는 부분이다.
그러나 이와 같은 종래의 시분할 다중변환 다중화 장치는 트렁크의 수가 증가하면 할수록 장치내의 하이웨이 수가 증가하게되고, 동시에 각 채절부와 트렁크부 및 타임 슬롯 교환부등의 하이웨이 선택부의 크기가 증가하게 되므로 장치의 구성이 복잡함은 물론 코스트(COST)가 증가하게 되는 문제점이 있었다.
또한, 타임 슬롯 교환부나 DACS장치에서 트렁크의 데이타는 크로스-스위칭을 할경우에 스페이스 스위치와 타임 스위치의 스위칭이 동시에 이루어져야 하므로 스위치 관리 및 하드웨어 구성이 복잡하게 되는 문제점도 있었다.
따라서 본 발명은 상기와 같은 종래 TDM 다중화 장치의 제반 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 다수의 트렁크(Trunk) 포트를 가진 전송장비를 채널부에서 트렁크부로 가입자 데이타를 다중화하거나 임의의 트렁크에서 다른 트렁크로 데이타를 스위칭 할 시에 효과적으로 다중화하도록 시분할 다중변환 다중화 장치를 제공 하는데 있다.
이러한 본 발명의 목적을 달성하기 위한 기술적 수단은 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 구성되어 가입자와의 데이타를 송수신하는 채널부와, 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 구성되어 상기 채널부에서 얻어지는 가입자 데이틀 시분할 다중변환 다중화하여 송신하고 수신되는 데이타는 역다중화하여 상기 수신 버스를 통해 채널부로 전송하는 트렁크부와, 상기 채널부 및 트렁크부의 송수신 타임 슬롯을 제어하는 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 이루어진 타임 슬롯 제어부와, 상기 채널부와 트렁크부 및 타임 슬롯 제어부의 해당동작을 제어하는 어드레스/데이타/콘트롤 신호를 출력하는 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 이루어진 콘트롤부로 이루어 진다.
이하, 본 발명을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
제 5 도는 본 발명에 의한 TDM 다중화 장치 구성도로써, 도시된 바와 같이 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 구성되어 가입자와의 데이타를 송수신하는 채널부(100)와, 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 구성되어 상기 채널부(100)에서 얻어지는 가입자 데이타를 시분할 다중변환 다중화하여 송신하고 수신되는 데이타는 역다중화하여 상기 수신 버스를 통해 채널부(100)로 전송하는 트렁크부(101)와, 상기 채널부(100) 및 트렁크부(101)의 송수신 타임 슬롯을 제어하는 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 이루어진 타임 슬롯 제어부(102)와, 상기 채널부(100)와 트렁크부(101) 및 타임 슬롯 제어부(102)의 해당동작을 제어하는 어드레스/데이타/콘트롤 신호를 출력하는 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 이루어진 콘트롤부(103)로 구성 되었다.
상기에서 채널부(100)는 제 6 도에 도시된 바와 같이 수신 버스(Rx)를 통해 시스템으로부터 얻어지는 어드레스/데이타/콘트롤 신호를 버퍼링하는 수신버퍼(100a)와, 상기 수신버퍼(100a)를 통해 얻어지는 어드레스/데이타/콘트로 신호로 채널부를 제어하는 시스템 콘트롤 인터페이스부(100b)와, 가입자 인터페이스부를 통해 수신되는 가입자 데이타를 처리하고 시스템 콘트롤 인터페이스부(100b)의 출력신호에 따라 가입자 인터페이스부를 통해 얻어지는 가입자 데이타를 처리하여 송신하고 상기 수신 버퍼(100a)를 통해 수신된 데이타도 처리하여 가입자 인터페이스부를 통해 가입자로 전송하는 가입자 데이타 처리부(100c)와, 상기 가입자 데이타 처리부(100c)에서 얻어지는 가입자 데이타를 타임 슬롯 제어부(100d)의 지정 타임 슬롯에 맞추어 송신 버스를 출력하는 송신 버퍼(100a)로 구성 되었다.
그리고, 타임 슬롯 교환부(102)는 제 7 도에 도시된 바와 같이, 시스템으로부타 얻어지는 어드레스/데이타/콘트롤 신호를 인터페이스하는 시스템 콘트롤 인터펭스부(102a)와, 수신 버스를 통해 수신된 신호를 버퍼링하여 출력하는 수신 버퍼(102b)와, 상기 시스템 콘트롤 인터페이스부(102a) 및 타임 슬롯 제어부(102c)의 출력에 따라 스위칭을 제어하는 스위칭 제어부(102d)와, 상기 수신 버퍼(102b)의 출력 데이타를 선입선출하는 수신 선입선출부(102e)와, 상기 스위칭 제어부(102d)의 스위칭 제어신호에 따라 상기 수신 버퍼(102b) 또는 수신 선입선출부(102e)의 출력데이타를 선택하여 출력하는 선택부(102f)와, 상기 선택부(102f)의 출력 데이타를 선입선출하는 송신 선입선출부(102g)와, 상기 송신선입선출부(102g)의 출력 데이타를 상기 타임 슬롯 제어부(102c)에서 얻어지는 지정 타임 슬롯에 맞추어 버퍼링하여 송신 버스를 송출하는 송신 버퍼(102h)로 구성 되었다.
이와 같이 구성된 본 발명에 의한 TDM 다중화 장치의 작용 및 효과를 첨부한 도면 제 5 도 내지 제 10 도를 참조하여 설명하면 다음과 같다.
먼저, 본 발명은 제 5 도에 도시된 바와 같이 송신(Tx), 수신(Rx) 2개의 버스를 125㎲(8000HZ) 내에 트렁크당 N개의 타임 슬롯으로 시분할(Time Division)하여 i개의 채널과 j개의 트렁크가 해당되는 타임 슬롯에 데이타를 송수신하는 것이다.
즉, 트렁크가 증가하면 할수록 버스이 타임 슬롯수는 N개씩 따라서 증가시키면 되고, 기존의 콘트롤부에서 각 채널 및 트렁크와 타임 슬롯 교환부의 구성 정보를 제어하기 위해 기존에서 사용하던 어드레스/데이타/콘트롤 신호를 소거하고, TDM 데이타 버스를 통하여 구성제어정보를 주고 받는 것이다.
이때 버스 속도는 버스폭을 8bits라 할 경우 다음과 같은 수식에 의해 결정된다.
여기서, N:트렁크당 타임 스롯 갯수,
j:트렁크 개수,
M:슬롯 개숫이다.
단, N/N의 값은 정수가 되게 반올림 한다.
제 8 도의 (a)는 버스 TDM 다중화 방법의 한 일에로써, T1/E1 트렁크를 4개 구성하여 트렁크당 32개의 타임 슬롯을 할당하고 30개의 슬롯이 존재하는 T1/E1 다중화 장치를 구현할시의 버스 TDM 구성을 보인 것이다.
이러한 구성에서 버스속도를 구하면,
여기서 30/32를 반올림하여 1로 설정한다.
아울러 총체적인 타임 슬롯은 5*32해서 160개가 된다.
상기한 결과식에 의해 내부 클럭은 1.28MHZ의 배수가 공급되면 되고, 트렁크1은 TS1 - TS32, 트렁크2는 TS33 - TS64등과 같이 영역을 분할하여 사용하면 해당 트렁크의 타임 슬롯 32개는 T1, E1를 모두 사용할 수 있다.(제 8 도의 b).
제 8 도의 (a)에서 MNG의 TS129 - TS160의 영역은 콘트롤부(103)와 채널부(100/트렁크부(101)/타임 슬롯 교환부(102)등과 같이 제어구성정보를 주고 받을 때 사용하는 영역이다.
이의 구성 및 사용은 MNG의 32 타임 슬롯중 장치의 슬롯이 30개 이므로 첫 번째 타임 슬롯 교환부(102), 두 번째 타임 슬롯은 트렁크1(TRK1), 세 번째 타임 슬롯은 트렁크2(TRK2),……30번째 타임 슬롯은 채널부(100)와 같이 사전에 할당되어 가입자 데이타 대역을 손상시키지 않고 필요한 제어정보를 별도의 버스를 사용하지 않고도 주고 받을 수 있게 된다.
이때, 제어 구성정보는 제 10 도와 같이 특정 패킷형태로 구성하여 주고 받는 구성을 취한다.
이러한 개념을 도입한 본 발명은 제 5 도에 도시된 바와 같이, 채널부(100)에서 가입자 데이타를 하이웨이를 선택하지 않고 어드레스/데이타/콘트롤 신호와 함께 송신 버스(Rx)롤 송출하여 트렁크부(101)롤 전송하고, 트렁크부(101)에서 얻어지는 역다중화된 수신 데이타도 어드레스/데이타/콘트롤 신호와 함께 수신 버스(Rx)로 수신하여 연결된 가입자로 전송을 하게 된다.
즉, 채널부(100)는 제 6 도에 도시된 바와 같이 가입자 인터페이스부(가입자 I/F)에서 수신되는 저속의 가입자 데이타를 타임 슬롯 제어부(100d)에서 얻어지는 타임 슬롯에 맞게 처리하여 송신 버퍼(100e)에 직접 전송하게 되고, 그리하면 송신 버퍼(100e)는 상기한 타임 슬롯 제어부(100d)에서 지정한 타임 슬롯에 맞게 입력되는 데이타를 버퍼링하여 트렁크부(101)로 전달하게 된다.
아울러 수신 버퍼(100a)를 통해 데이타가 수신되면 타임 슬롯 제어부(100d)에서 지정한 타임 슬롯에 맞추어 데이타를 처리한 후 가입자 인터페이스부를 통해 가입자에게 전달하게 되는 것이다.
이때, 시스템 콘트롤 인터페이스부(100b)는 제 8 도와 같은 MNG의 해당 슬롯에 맞는 타임 슬롯에 맞추어 콘트롤부(103)와 구성 정보를 주고 받는다.
한편, 트렁크부(101)는 채널부(100)에서 가입자 데이타가 얻어지면 TDM 다중화하여 어드레스/데이타/콘트롤 신호와 함께 송신 버스를 통해 송신을 하게 된다.
그리고, 수신되는 데이타는 역다중화하여 어드레스/데이타/콘트롤 신호와 함께 수신 버스(Rx)를 통해 상기한 가입자 데이타 처리부(100)에 전달하게 되는 것이다.
그리고, 타임 슬롯 교환부(102)는 제 7 도에 도시된 바와 같이, 수신 버퍼(102b)로 수신되는 데이타를 버퍼링한 후 수신 선입선출부(102a) 및 선택부(102f)에 입력시키게 되고, 이때 시스템 콘트롤 인터페이스부(102a) 및 타임 슬롯 제어부(102c)는 어드레스/데이타/콘트롤 신호와 타임 슬롯 제어신호를 스위칭 제어부(102d)에 입력하게 된다.
그리하면 스위칭 제어부(102d)는 그 구성제어정보에 의해 선택부(102f)를 콘트롤하게 되고, 선택부(102f)는 그 콘트롤신호에 따라 상기 수신 선입선출부(102e)에서 출력되는 데이타와 상기 수신 버퍼(102b)에서 얻어지는 데이타를 선택하여 송신 선입선출부(102g)에 입력 시키게 된다.
송신 선입선출부(102g)는 입력되는 데이타를 선입 선출하여 출력시키게 되며, 그 출력을 입력받은 송신 버퍼(102h)는 상기 타임 슬롯 제어부(102c)에서 지정한 타임 슬롯에 맞추어 입력되는 데이타를 버퍼링한 후 송신 버스(Rx)를 통해 송출을 하게 되는 것이다.
이상에서와 같이 본 발명은 내부 버스 구조를 2가지(송신버스, 수신버스)로 단일화하고 기존의 TDM 장비에서 가지고 있었던 하이웨이 선택부를 사용하지 않아도 되므로 장치의 구성을 용이하게 함과 더불어 코스트를 절감할 수 있는 효과가 있다.
또한, 트렁크에서 트렁크로 크로스 연결을 수행할 시에 기존의 스페이스 스위칭이 필요없게 되므로 타임 스위치만으로 모든 트렁크의 크로스 연결을 용이하게 구현할 수 있는 효과도 있다.
Claims (3)
- 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 구성되어 가입자와의 데이타를 송수신하는 채널부와, 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 구성되어 상기 채널부에서 얻어지는 가입자 데이타를 시분할 다중변환 다중화하여 송신하고 수신되는 데이타는 역자중화하여 상기 수신 버스를 통해 채널부로 정송하는 트렁크부와, 상기 채널부 및 트렁크부의 송수신 타임 슬롯을 제어하는 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 이루어진 타임 슬롯 제어부와, 상기 채널부와 트렁크부 및 타임 슬롯 제어부의 해당동작을 제어하는 어드레스/데이타/콘트롤 신호를 출력하는 송수신 하이웨이 및 어드레스/데이타/콘트롤 버스가 2개의 송수신 병렬 버스로 이루어진 콘트롤부로 구성된 것을 특징으로 하는 시분할 다중변환 다중화
- 제 1 항에 있어서, 상기 채널부는 수신 버스(Rx)를 통해 시스템으로 부터 얻어지는 어드레스/데이타/콘트롤 신호를 버퍼링하는 수신버퍼(100a)와, 상기 수신버퍼(100)를 통해 얻어지는 어드레스/데이타/콘트롤 신호를 채널부를 제어하는 시스템 콘트롤 인터페이스부(100b)와, 가입자 인터페이스부를 통해 수신되는 가입자 데이타를 처리하고 시스템 콘트롤 인터페이스부(100b)의 출력신호에 따라 가입자 인터페이스부를 통해 얻어지는 가입자 데이타를 처리하여 송신하고 상기 수신 버퍼(100a)를 통해 수신된 데이타도 처리하여 가입자 인터페이스부를 통해 가입자로 전송하는 가입자 데이타 처리부(100c)와, 상기 가입자 데이타 처리부(100c)에서 얻어지는 가입자 데이타를 타임 슬롯 제어부(100d)의 지정 타임 슬롯에 맞추어 송신 버스를 출력하는 송신 버퍼(100e)로 구성된 것을 특징으로 하는 시분할 다중변환 다중화 장치.
- 제 1 항에 있어서, 상기 타임 슬롯 교환부는 시스템으로 부터 얻어지는 어드레스/데이타/콘트롤 신호를 인터페이스하는 시스템 콘트롤 인터페이스부(102a)와, 수신 버스를 통해 수신된 번호를 버퍼링하여 출력하는 수신 버퍼(102b)와, 상기 시스템 콘트롤 인터페이스부(102a) 및 타임 슬롯 제어부(102c)의 출력에 따라 스위칭을 제어하는 스위칭 제어부(102d)와, 상기 수신 버퍼(102b)의 출력데이타를 선입선출하는 수신 선입선출부(102e)와, 상기 스위칭 제어부(102d)의 스위칭 제어신호를 따라 상기 수신 버퍼(102b) 또는 수신 선입선출부(102e)의 출력데이타를 선택하여 출력하는 선택부(102f)와, 상기 선택부(102f)의 출력 데이타를 선입선출하는 송신 선입선출부(102g)와, 상기 송신 선입선출부(102g)의 출력 데이타를 상기 타임 슬롯 제어부(102c)에서 얻어지는 지정 타임 슬롯에 맞추어 버퍼링하여 송신 버스를 송출하는 송신 버퍼(102h)로 구성된 것을 특징으로 하는 시분할 다중변환 다중화 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950008672A KR0143853B1 (ko) | 1995-04-13 | 1995-04-13 | 시분할 다중변환 다중화 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950008672A KR0143853B1 (ko) | 1995-04-13 | 1995-04-13 | 시분할 다중변환 다중화 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960039735A KR960039735A (ko) | 1996-11-25 |
KR0143853B1 true KR0143853B1 (ko) | 1998-08-01 |
Family
ID=19412102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950008672A KR0143853B1 (ko) | 1995-04-13 | 1995-04-13 | 시분할 다중변환 다중화 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0143853B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100438178B1 (ko) * | 2001-12-20 | 2004-07-01 | 엘지전자 주식회사 | 음성 교환기의 tdm 하이웨이 위치 가변장치 |
-
1995
- 1995-04-13 KR KR1019950008672A patent/KR0143853B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100438178B1 (ko) * | 2001-12-20 | 2004-07-01 | 엘지전자 주식회사 | 음성 교환기의 tdm 하이웨이 위치 가변장치 |
Also Published As
Publication number | Publication date |
---|---|
KR960039735A (ko) | 1996-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5233603A (en) | Packet switch suitable for integrated circuit implementation | |
US4993018A (en) | Self-routing switching system with multiple link connections between incoming and outgoing lines | |
KR0139866B1 (ko) | 1이상의 저속 인터페이스회로를 버스접속한 다중화장치 | |
US5121384A (en) | Integrated multimedia network system | |
KR960706730A (ko) | 협소대역 통신용 ATM 망(ATM networks for narrowband communications) | |
EP0502436B1 (en) | ATM cell switching system | |
CA1334304C (en) | Packet switch suitable for integrated circuit implementation | |
EP1428355B1 (en) | Method for improving the utilization of a time-division multiplexed communication link of a signal transfer point, and a corresponding signal transfer point | |
US4546470A (en) | Communications systems | |
US5214638A (en) | Digital communication electrical/optical access node having buffer memory matrix for switchable multi-channel bidirectional transmission | |
KR0143853B1 (ko) | 시분할 다중변환 다중화 장치 | |
US5430722A (en) | Hybrid photonic-electronic subscriber access unit for connecting optical subscriber lines to an asynchronous transfer mode telecommunication network | |
KR100246998B1 (ko) | 교환시스템에서시분할스위치장치 | |
GB2125254A (en) | Telecommunications digital switchblock | |
FI74575B (fi) | Kopplingsanordning foer upptagning och vidareledning av med relativt hoeg hastighet upptraedande datasignaler i ett dataoeverfoeringsnaet. | |
WO1990016121A1 (en) | Data switching nodes | |
KR100233092B1 (ko) | 동기전송모드 표준 전 채널을 스위칭하기 위한 전전자교환기의 공간분할 스위치 장치 | |
EP1127431A2 (en) | Apparatus for routing asynchronous traffic in a circuit switched network | |
KR0175484B1 (ko) | 완전 분산형 비동기전달모드 교환 시스템에서의 대역예약을 이용한 경로제어방법 | |
CN1284254A (zh) | 在电路交换信道中传输的比特流之间交换数据的方法 | |
CA1339528C (en) | Data transmission method for a digital switching system and arrangement for carrying out the method | |
EP1127432A2 (en) | Apparatus for routing data packets in a dtm network | |
KR20000005713U (ko) | 교환기에서 가입자 포트 분배 장치 | |
CA2315441A1 (en) | Inverse multiplexer | |
KR20000004105A (ko) | 비동기식전송모드 셀 멀티플렉싱 및 디멀티플렉싱 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20010406 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |