KR0143007B1 - 전전자 교환기의 stm-1 프래임 매퍼 - Google Patents
전전자 교환기의 stm-1 프래임 매퍼Info
- Publication number
- KR0143007B1 KR0143007B1 KR1019940037430A KR19940037430A KR0143007B1 KR 0143007 B1 KR0143007 B1 KR 0143007B1 KR 1019940037430 A KR1019940037430 A KR 1019940037430A KR 19940037430 A KR19940037430 A KR 19940037430A KR 0143007 B1 KR0143007 B1 KR 0143007B1
- Authority
- KR
- South Korea
- Prior art keywords
- sonet
- frame
- stm
- data
- electronic
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W88/00—Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
- H04W88/14—Backbone network devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/27—Arrangements for networking
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W88/00—Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
- H04W88/18—Service support devices; Network management devices
- H04W88/181—Transcoding devices; Rate adaptation devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W92/00—Interfaces specially adapted for wireless communication networks
- H04W92/02—Inter-networking arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computing Systems (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
본 발명은 전전자 교환기 SONET(Synchronous Optic Network)을 경유할 때 전전자 교환기의 데이터를 SONET 경유를 위한 STM-1 프레임으로 매핑하는 전전자 교환기의 STM-1 프레임 패퍼에 관한 것으로, 특히 전전자 교환기 내에 음성데이터와 IPC(Inter Processor Communication) 데이터 및 기타 유지보수 데이터들이 공존할 때 STM-1 프레임의 유료부하 영역을 각각의 데이터들의 목적이 맞게 할당하는 전전자 교환기의 STM-1 프레임 매퍼에 관한 것이다.
종래 기술에 있어서, 전전자 교환기 내부의 데이터는 북미식 또는 유럽식의 DS-1 계위신호들이 아니기 대문에, 만일 전전자 교환기 내부 데이터의 전송을 위해 SONET을 사용하고, 종래 기술로 정합장치를 구성한다면 동기식 다중화 과정 및 역다중화 과정이 필수적으로 필요하게 된다. 따라서, 전전자 교환기의 데이터를 동기식 다중화 과저을 사용하에 STM-1 유료부하 영역을 매핑해야 하므로 SONET을 정합하기 위한 하드웨어가 매우 복잡하게 되는 문제점이 있었다.
본 발명은 전전자 교환기의 데이터를 동기식 다중화 과정을 사용하지 않고 직접 STM-1 프레임의 유효부하 영역으로 매핑하므로 SONET을 정합하는 하드웨어를 간단하게 구성할 수 있다.
Description
제1도는 종래 전전자 교환기 내에서 동기식 다중화 구조를 도시한 블럭도.
제2도는 제1도의 동기식 다중화 구조에서의 다중화 과정을 설명하기 위한 도면.
제3도는 본 발명에 따른 STM-1 프레임구조를 도시한 도면.
제4도는 전전자 교환기로 부터 SONET 방향으로의 STM-1 프레임 매핑을 위한 본 발명의 프레임 매퍼 구성도.
제5도는 제4도에 도시된 프레임 매퍼의 동작을 설명하기 위한 타이밍도.
제6도는 SONET로 부터 전전자 교환기 방향으로의 STM-1 프레임 매핑을 위한 본 발명의 프레임 매퍼 구성도.
제7도는 제6도에 도시된 프레임 매퍼의 동작을 설명하기 위한 타이밍도.
*도면의 주요부분에 대한 부호의 설명
10,13:메모리 11,14:버퍼
12:게이트 15:타이밍 공급회로
16:SONET 정합부 21,22:메모리
23:타이밍 공급회로 24:SONET 정합부
본 발명은 전전자 교환기가 SONET(Synchronous Optic Network)을 경유 할 때 전전자 교환기의 데이터를 SONET 경유를 위한 STM-1 프페임으로 매핑하는 전전자 교환기의 STM-1 프레임 매퍼에 관한 것으로, 특히 전전자 교환기 내에 음성데이터와 IPC(Inter Processor Communication) 데이터 및 기타 유지보수 데이터들이 공존할 때 STM-1 프레임의 유로부하 영역을 각각의 데이터들의 목적에 맞게 할당하는 전전자 교환기의 STM-1 프레임 매퍼에 관한 것이다.
전전자 교환기와 SONET이 연동될 때 종래에는 동기식 다중화 과정이 사용되었다. 즉 전전자 교환기 데이터를 CCITT에서 규정한 북비식 및 유럽식의 DS-1~DS-4 계위신호 형태로 전전자 교환기에서 발생시킨 다음 SONET에서 받아들일 수 있는 프레임 형태(STM-1)로 동기식 다중화 과정을 거쳐야 한다.
제1도는 모든 디지털 계위신호들을 대등하게 취급하여 STM-1 신호를 구성하는 동기식 다중화 구조의 전체를 나타낸 것이다. 제1도에서 괄호 안의 숫자들은 해당 다중화에 소요되는 신호의 갯수를 나타낸다. SM이라고 표시한 네모 속이 동기식 다중화 과정을 나타낸 것이고, AM이라고 표시된 왼쪽의 네모 속은 각 계위신호들이 형성되는 비동기식 다중화 과정을 나타낸 것이다.
동기식 다중화 과정의 첫 단계로서 각 계위신호들은 해당 상자(C:Container)에 매핑(mapping)된다. 이때 동기화를 위해서는 비트 단위의 정/영/부 위치맞춤(positive/zero/negative justification) 또는 정위치맞춤이 사용된다. 상자에 경로 오버헤드(path overhead)를 추가하면 가상 상자 (VC:Virtual Container)가 되고, 그 위에 포인터(PTR:Pointer)를 덧붙이면 계위신호단위(TU:Tributary Unit)가 된다. 이때 VC-4, VC-3의 경우애서와 같이 다른 VC를 거치지 않고 직접 STM-1에 매핑될 경우에는 TU가 관리단위(AU:Administrative Unit)가 된다. TU-1(TU-11 또는 TU-12)의 경우에는 네개씩 그룹지어 계위신호 단위 그룹(TUG:Tributary Unit Group)의 형태로서 VC-3와 VC-4로 다중화된다. TU-2는 TUG-2와 동격으로 또는 TU-3는 TUG-3와 동격으로 간주하면 된다. VC-3는 TU-3를 경유하여 VC-4로 다중화되거나, AU-3를 경유하여 직접 관리단위(AU:Administrative Unit)에 다중화될 수 있다. 관리단위그룹(AUG:Administrative Unit Group)은 AU-4와 동격으로 간주할 수 있으며, n개의 AUG를 다중화시킨 후 구간 오버헤드(SOH:Section Overhead)를 붙이면 STM-n 신호가 된다.
동기식 다중화에 대한 예로서, 제1도에서 굵은선으로 표시한 DS-1/C-11/VC-11/TU-11/TUG-2/TUG-3/VC-4/AUG/STM-n의 경로에 대한 다중화 과정을 도시한면 제2도와 같다. DS-1신호가 먼저 C-11에 매핑되고 그 위에 VC-11 POH(Path Overhead)를 얹으면 VC-11이 된다. VC-11에 TU-11PTR(Pointer)을 붙이고 이를 네 개 다중화시키면 TUG-2가 된다. TUG-2신호 상에서도 각 TU-11들의 TU-11 PTR들이 함께 그룹지어 밖으로 드러나는 것을 그림에서 볼 수 있다. TUG-2를 7개 다중화시키고 그 앞에 고정 오버헤드(FOH:Fixed Overhead)를 붙이면 TUG-3가 되고, 이를 다시 3개 다중화시킨 후 FOH와 VC-4 POH를 붙이면 VC-4가 된다. 그러므로 VC-4신호는 외형상으로 TUG-2를 21개 다중화시키고 VC-4 POH와 FOH를 붙인 것과 동일하다. 이 동기식 다중화 과정의 결과를 살펴보면 TU-11 신호 84개가 VC-4 상에서 개별적으로 접근 가능함을 알 수 있다. 이때 FOH는 크기를 맞추기 위해서 채워놓은 오버헤드에 불과하다. VC-4에 VU-4 PTR을 붙이면 AU-4가 되고, 이것은 곧 AUG신호와 동일하다. AUG를 n개 다중화시키고, 위에 구간 오버헤드를 덧붙이면 STM-n 신호가 얻어진다.
이와 같은 종래 기술에 있어서, 전전자 교환기 내부의 데이터는 북미식 또는 유럽식의 DS-1 계위신호들이 아니기 때문에, 만일 전전자 교환기 내부 데이터의 전송을 위해 SONET을 사용하고, 종래 시술로 정합장치를 구성한다면, 동기식 다중화 과정 및 역다중화 과정이 필수적으로 필요하게 된다. 따라서, 전전자 교환기의 데이터를 동기식 다중화 과정을 사용하여 STM-1 유료부하영역으로 매핑해야 하므로 SONET을 정합하기위한 하드웨어가 매우 복잡하게 되는 문제점이 있다.
본 발명은 상술한 바와같이 문제점을 해결하기 위하여 안출된 것으로, 전전자 교환기의 데이터를 동기식 다중화 과정을 사용하지 않고 직접 STM-1프레임의 유료부하영역으로 매핑하므로써 SONET을 정합하기 위한 하드웨어의 구성을 간단하게 할 수 있도록 하는 전전자 교환기의 STM-1 프레임 매퍼를 제공하는데에 목적이 있었다.
이하 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명한다.
제3도는 본 발명에 따른 STM-1 프레임 구조를 도시한 도면이고, 제4도는 전전자 교환기로부터 SONET 방향으로의 STM-1 프레임 매핑을 위한 본 발명의 프레임 매퍼 구성도이고, 제5도는 제4도에 도시된 프레임 매퍼의 동작을 설명하기 위한타이밍도이고, 제6도는 SONET로 부터 전전자 교환기 방향으로의 STM-1 프레임 매핑을 위한 본 발명의 프레임 매퍼 구성도이며, 제7도는 제6도에 도시된 프레임 매퍼의 동작을 설명하기 위한 타이밍도 있다.
제3도는 STM-1 프레임 구조를 나타낸 것으로, 프레임은 유료부하와 오버헤드로 구성된다. STM-1한 프레임은 125㎲를 주기로 반복되며, 한 프레임은 81바이트의 오버헤드 영역, 2349바이트의 유료부하 영역 등 총 2430바이트로 구성되어 있다(155.520Mbps). 전전자 교환기 테이터들을 STM-1 프레임의 유료부하 영역을 할당해 매핑하는 프레임 매퍼를 나타낸 것이 제4도이고, 그 반대방향의 프레임 매퍼를 나타낸 것이 제6도이다. 전전자 교환기 데이터는 크게 두가지 종류이며, 하나는 음성데이터이고, 또 하나는 프로세서간 통신데이터인 IPC 데이터이다. 이 두가지 데이터는 각각 STM-1 프레임 유료부하의 특정영역을 할당받아 매핑된다.
전전자 교환기로 부터 SONET 방향으로의 프레임 매퍼는 제4도에 도시된 바와 같이 메모리(10,13), 버퍼(11,14), 게이트(12) 및 타이밍 공급회로(15)를 구비하여 이루어진다. 전전자 교환기의 음성데이터와 IPC데이터는 속도변환을 위해서 각각 메모리(10,13)에 쓰여진다. 이 두가지 데이터는 메모리(10,13)에서 읽혀서 버퍼(11,14)로 입력된다. 타이밍 공급회로(15)는 음성데이터와 IPC 데이터에 STM-1 프레임 유료부하의 영역을 할당하기 위한 인에이블 신호를 버퍼(11,14)에 공급하고, 두 버퍼(11,14)는 타이밍 공급회로(15)로부터 공급되는 타이밍 신호에 의해 인에이블 되며, 버퍼(11,14)의 출력은 게이트(12)를 거쳐 SONET 정합부(16)로 인가된다.
SONET로 부터 전전자 교환기 방향으로의 프레임 매퍼는 제6도에 도시된 바와 같이 메모리(21,22)와 타이밍 공급회로(23)를 구비하여 이루어진다. SONET에서 입력되는, 전전자 교환기의 음성데이터와 IPC데이터로 구성된 STM-1 프레임은 SONET 정합부(24)를 거쳐 음성데이터와 IPC데이터가 각각 메모리(21,22)에 쓰여진다. 이때 메모리(21,22)로 공급되는 타이밍 신호는 타이밍 공급회로(23)에서 공급하는데, 이 타이밍 공급회로(23)는 SONET 정합부(24)에서 공급되는 타이밍 신호에 동기가 맞게 동작한다. 타이밍 공급회로(23)에서 출력되는 타이밍 공급은 전전자 교환기의 시스템 클럭에 동기되어 있다.
이와 같은 본 발명의 프레임 매퍼는 다음과 같이 동작한다.
전전자 교환기에서 발생된 음성데이터와 IPC데이터를 SONET측으로 출력하는 경우, 전전자 교환기에서 발생된 음성데이터 및 IPC데이터는 각각 타이밍 공급회로(15)에서 공급되는쓰기주소신호에 따라 메모리(10,13)에 쓰여진다. 음성데이터는 2048 타임슬롯으로 구성되어 있으므로 총 131.072Mbps 신호이며, IPC데이터은 8.192Mbps 신호이다. 메모리(10,13)에 쓰여진 데이터는 SONET정합부(16)가 받아들일 수 있도록 타이밍 공급회로(15)에서 발생된 읽기주소신호로 읽혀진다. 메모리(10,13)에 대한 쓰기주소(WAD)는 제5도의 FP2 와 CP2에 의해서 발생되며, 메모리(10,13)에 대한 읽기주소(RAD)는 제5도의 FP2와 SP2에 의해서 발생된다 . FP2신호는 전전자 교환기 및 SONET 정합부(16)의 125㎲한 프레임을 나타내는 기준 클럭이고, 8KHz이다. CP2는 전전자 교환기의 클럭펄스(16.384MHz)이고, SP2는 SONET 정합부(16)의 클럭펄스(19.44MHz)이다. 메모리(10,13)에서 읽혀진 음성데이터 및 IPC 데이터는 각각 타이밍 공급회로(15)에서 발생된 인에이블 신호에 의해 버퍼(11,14)에서 출력되며, 이 인에이블 신호는 각각 제5도의 TD_EN 및 ID_EN이며, 이 두신호를 발생시키는 클럭은 FP2와 SP2이다. TD_EN 과 ID_EN에 따라 음성데이터와 IPC 데이터가 STM-1 프레임 유료부하의 특정영역을 할당받는 것이다. 제3도에 STM-1 프레임 유료부하의 할당 내용을 나타내었다. SONET 정합부(16)와 연동하기 위해서는 전전자 교환기에서 각종 타이밍을 공급해야 하는데, 제5도의 TCLK, TSPE, TC1J1신호가 해당 타이밍 신호들이다. TCLK은 SONET 정합부(16)가 STM-1 프레임을 래치하는 클럭이며, TSPE는 STM-1 프레임의 유료부하 영역을 나타내는 신호이며, TC1J1은 STM-1프레임 오버헤드 중 C1 오버헤드 바이트와 유료부하 영역중 맨 처음을 표시하는 신호이다. 즉 SONET정합부(16)는 전전자 교환기에서 발생되어 입력되는 유료부하 데이터를 TSPE와 TC1J1신호로 인에이블하여 TCLK 클럭으로 래치하는 것이다.
SONET로 부터 인가되는 데이타를 전전자 교환기에 입력하는 경우, SONET로 부터 전송되어 SONET정합부(24)로 입력되는 STM-1 프레임은 SONET정합부(24)에서 프레임과 오버헤드 처리를 거친 후 전전자 교환기 쪽으로 각종 타이밍 신호와 함께 출력된다. 이때 출력되는 데이터는 STM-1프레임, RCLK, RC1J1, RSPE이며(제7도 참조), STM-1 프레임은 오버헤드와 유료부하가 모두 포함된 것이며, RCLK는 STM-1 프레임 래치클럭이고, RC1J1은 오버헤드 중 C1 바이트와 유료부하의 맨 처음을 나타내는 신호이며, RSPE는 STM-1프레임의 유료부하를 나타내는 신호이다. STM-1 프레임 데이터는 타이밍 공급회로(23)에서 발생되는 쓰기주소(WAD)로 두개의 메모리(21,22)에 쓰여지며, 이 두개의 메모리(21,22)는 각각 음성데이터 및 IPC데이터용으로 사용된다. 메모리(21,22)에 데이터가 쓰여질때는 SONET 정합부(24)에서 공급되는 타이밍 신호에 의해 쓰기 주소(WAD)가 발생되며, 읽기주소(RAD)는 전전자 교환기의 시스템 클럭에 의해 발생된다.
이상 설명한 바와 같이, 본 발명은 전전자 교환기의 데이터를 동기식 다중화 과정을 사용하지 않고 직접 STM-1 프레임의 유효부하 영역으로 매핑하므로 SONET을 정합하는 하드웨어를 간단하게 구성할 수 있게 된다.
Claims (5)
- 전전자 교환기로부너 SONET측으로 출력되는 데이터를 매핑하기 위한 전전자교환기의 STM-1프레임 매퍼에 있어서, 전전자 교환기로 부터 인가되는 음성데이터를 저장하였다가 출력하는 제1메리와, 상기 전전자 교환기로 부터 인가도니는 IPC데이터를 저장하였다가 출력하는 제2 메모리와, 상기 제1메모리로 부터 인가되는 음성데이터를 전달하는 제1버퍼와, 상기 제2메모리로 부터 인가되는 IPC데이터를 전달하는 제2버퍼와, 상기 제1버퍼로 부터의 음성데이타와 상기 제2버퍼로 부터의 IPC 데이타를 조합하여 SONET정합부측에 출력하는 게이트와, 상기 제1 및 제2 메모리 측에 쓰기 주소와 읽기주소를 공급하고 상기 제1 및 제2 버퍼 측에 인에이블 신호를 공급하는 타이밍 공급회로를 포함하는 것을 특징으로 하는 전전자 교환기의 STM-1 프레임 매퍼.
- 제1항에 있어서, 상기 타이밍 공급회로는 전전자 교환기 및 SONET 정합부의 1프레임 표시용 기준클럭과 상기 전전자 교환기의 클럭펄스에 따라 쓰기주소를 발생하고, 상기 1프레임 표시용 기준클럭과 상기 SONET 정합부의 클럭펄스에 따라 읽기 주소를 발생하는 것을 특징으로 하는 전전자 교환기의 STM-1 프레임 매퍼.
- 제1항에 있어서, 상기 타이밍 공급회로는 전전자 교환기 및 SONET 정합부의 1프레임 표시용 기준클럭과 상기 SONET정합부의 클럭펄스에 따라 인에이블 신호를 발생하는 것을 특징으로 하는 전전자 교환기의 STM-1 프레임 매퍼.
- SONET로부터 전전자 교환기측에 인가되는데이터를 매핑하기 위한 전전자 교환기의 STM-1 프레임 매퍼에 있어서, SONET 정합부로 부터 인가되는 음성데이터를 저자하였다가 출력하는 제1.메모리와, 상기 SONET 정합부로 부터 인가되는 IPC데이터를 저장하였다가 출력하는 제2 메모리와, 상기 제1 및 제2 메모리 측에 쓰기주소와 읽기주소를 공급하는 타이밍 공급회로를 포함하는 것을 특징으로 하는 전전자 교환기의 STM-1프레임 매퍼.
- 제4항에 있어서, 상기 타이밍 공급회로는 전전자 교환기 및 SONET정합부의 1프레임 표시용 기준클럭과 상기 SONET 정합부의 클럭펄스에 따라 쓰기주소를 발생하고, 상기 1 프레임 표시용 기준클럭과 상기 전전자 교환기의 클럭펄스에 따라 읽기 주소를 발생하는 것을 특징으로 하는 전전자 교환기의 STM-1 프레임 매퍼.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940037430A KR0143007B1 (ko) | 1994-12-27 | 1994-12-27 | 전전자 교환기의 stm-1 프래임 매퍼 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940037430A KR0143007B1 (ko) | 1994-12-27 | 1994-12-27 | 전전자 교환기의 stm-1 프래임 매퍼 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960027614A KR960027614A (ko) | 1996-07-22 |
KR0143007B1 true KR0143007B1 (ko) | 1998-08-01 |
Family
ID=19403944
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940037430A KR0143007B1 (ko) | 1994-12-27 | 1994-12-27 | 전전자 교환기의 stm-1 프래임 매퍼 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0143007B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100724854B1 (ko) * | 1999-12-10 | 2007-06-04 | 삼성전자주식회사 | 모국장치 가입자와 자국장치 가입자간 통신방법 및 장치 |
KR100404564B1 (ko) * | 2001-12-28 | 2003-11-05 | 엘지전자 주식회사 | 에이지 시스템의 가입자 정합 장치 |
-
1994
- 1994-12-27 KR KR1019940037430A patent/KR0143007B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR960027614A (ko) | 1996-07-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5666351A (en) | Method for disassembling and assembling frame structures containing pointers | |
US5687318A (en) | Method and equipment for elastic buffering in a synchronous digital telecommunication system | |
US5555262A (en) | Transmission system of the synchronous digital hierarchy | |
EP1396105B1 (en) | Multiple low-speed into single high-speed sdh/sonet channel mapper / framer device and method | |
US5651034A (en) | Method and equipment for monitoring the fill rate of an elastic buffer memory in a synchronous digital telecommunication system | |
CA2520906C (en) | Method and apparatus for frame alignment | |
US6836486B2 (en) | Switching of low order data structures using a high order switch | |
KR0143007B1 (ko) | 전전자 교환기의 stm-1 프래임 매퍼 | |
US7031351B2 (en) | Serial data mapping apparatus for synchronous digital hierarchy | |
US7542484B2 (en) | Managing payload specific latencies in a cross-connect system | |
US5555245A (en) | Method for implementing time switching and a time switch | |
US5535203A (en) | Method for implementing time switching, and a time switch | |
US6888826B1 (en) | Pointer generator design that provides multiple outputs that can be synchronized to different clocks | |
KR100332414B1 (ko) | 동기식 디지털 계위 상의 가상콘테이너 매퍼 장치 | |
KR100201330B1 (ko) | 동기식 다중화장치에서 tu포인터 버퍼 리셋에 따른v5클럭 보상회로 | |
JP2002508127A (ja) | データストリームの適応および通過接続のための方法および回路装置 | |
KR100201328B1 (ko) | 동기식 다중화장치의 ds1 매핑 회로 | |
KR100201332B1 (ko) | 동기식 다중화장치에서 vc1 자국 루프백회로 | |
KR100201331B1 (ko) | 동기식 다중화장치에서 v4 바이트를 이용한 대국 루프백회로 | |
JPH09200172A (ja) | Sdh伝送システムの遅延変動吸収方法 | |
KR19980015809A (ko) | 동기식 다중화장치의 ds1e 매핑 회로 | |
KR19980015805A (ko) | 동기식 다중화장치에서 위치맞춤에 따른 vc유료부하추출 클럭발생회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090331 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |