KR0128091Y1 - Osd synchronization stabilizing circuit at the time of multi-function - Google Patents

Osd synchronization stabilizing circuit at the time of multi-function Download PDF

Info

Publication number
KR0128091Y1
KR0128091Y1 KR2019940010141U KR19940010141U KR0128091Y1 KR 0128091 Y1 KR0128091 Y1 KR 0128091Y1 KR 2019940010141 U KR2019940010141 U KR 2019940010141U KR 19940010141 U KR19940010141 U KR 19940010141U KR 0128091 Y1 KR0128091 Y1 KR 0128091Y1
Authority
KR
South Korea
Prior art keywords
signal
screen display
synchronous
vertical
jog
Prior art date
Application number
KR2019940010141U
Other languages
Korean (ko)
Other versions
KR950028399U (en
Inventor
정병렬
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR2019940010141U priority Critical patent/KR0128091Y1/en
Publication of KR950028399U publication Critical patent/KR950028399U/en
Application granted granted Critical
Publication of KR0128091Y1 publication Critical patent/KR0128091Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • H04N5/10Separation of line synchronising signal from frame synchronising signal or vice versa

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 고안은 VTR의 다기능시 온스크린 디스플레이 동기안정화 회로에 관한 것으로, 마이크로 프로세서의 제어를 받으면서 복합동기 신호에서 수직동기신호와 수평동기 신호를 분리하여 출력하는 동기분리IC와, 상기의 동기분리 IC로부터 입력되는 수직동기신호의 주기에 따라 내부의 온스크린 문자신호와 혼합하여 문자 및/또는 숫자를 TV 또는 모니터에 표시하는 온스크린 디스플레이 IC와, 상기의 동기분리 IC에서 온스크린 디스플레이 IC로 출력되는 수직동기 신호를 선택적으로 제거하는 뮤팅부와, 상기 뮤팅부에 의해 수직동기 신호가 제거되는 동안 조그 수직동기 신호를 출력하는 수직동기 신호 입력부들로 구성함으로써 재생시에는 동기분리 IC를 통한 수직동기 신호에 의해 온스크린 디스플레이 기능이 수행되고, 셔치모드와 같은 다기능시에는 마이크로 프로세서로부터의 조그수직동기 신호에 의해 온스크린 디스플레이 기능이 수행되면서 떨림현상을 없애도록 한 것이다.The present invention relates to an on-screen display synchronous stabilization circuit for multi-function of a VTR, and includes a synchronous separation IC for separating and outputting a vertical synchronous signal and a horizontal synchronous signal from a composite synchronous signal under the control of a microprocessor, and from the synchronous separation IC. On-screen display IC to display letters and / or numbers on TV or monitor by mixing with internal on-screen text signal according to the period of vertical sync signal input, and vertical output from on-screen display IC from the sync separation IC The muting unit selectively removes the synchronization signal, and the vertical synchronization signal input units outputting a jog vertical synchronization signal while the vertical synchronization signal is removed by the muting unit. On-screen display function is performed, and do not As the on-screen display function is performed by the jog vertical synchronizing signals from the chroma processor to a dither to eliminate the phenomenon.

Description

VTR의 다기능시 온스크린 디스플레이 동기 안정화 회로VTR's multi-screen on-screen display synchronous stabilization circuit

제1도는 종래의 온스크린 디스플레이 문자발생 회로를 나타낸 블럭도.1 is a block diagram showing a conventional on-screen display character generation circuit.

제2도는 종래의 동작 상태를 나타낸 파형도.2 is a waveform diagram showing a conventional operating state.

제3도는 본 고안의 회로도.3 is a circuit diagram of the present invention.

제4도는 본 고안의 동작상태를 나타낸 파형도.4 is a waveform diagram showing an operating state of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

11 : 마이크로 프로세서 12 : 비디오 헤드11: microprocessor 12: video head

13 : 동기분리 IC 14 : 뮤팅부13 synchronous separation IC 14 muting part

15 : 수직동기신호 입력부 16 : 온스크린 디스플레이 IC15: vertical synchronization signal input unit 16: on-screen display IC

본 고안은 VTR의 다기능시 온스크린 디스플레이 동기 안정화 회로에 관한 것으로, 특히 셔치모드시 발생하는 노이즈 바에 의해 수직동기신호의 시간이 변화하면서 온스크린 디스플레이의 문자신호가 상하로 움직이는 현상을 방지하도록 한 VTR의 다기능시 온스크린 디스플레이 동기 안정화 회로에 관한 것이다.The present invention relates to an on-screen display synchronous stabilization circuit in the multi-function of the VTR. In particular, the VTR is designed to prevent the text signal of the on-screen display from moving up and down as the time of the vertical synchronization signal changes due to the noise bar generated in the watch mode. Multi-function on-screen display relates to a synchronous stabilization circuit.

일반적으로 녹화 및 재생의 기능을 가지고 있는 VTR이나 캠코더들에는 온스크린 디스플레이(OSD:ON SCREEN DISPLAY) 기능을 구비하여 필요한 숫자와 문자를 화면의 일부 또는 전체에 표시하도록 하였음은 이미 잘 알려진 사실이다.In general, it is well known that VTRs and camcorders that have recording and playback functions have an on-screen display (OSD) function to display necessary numbers and letters on part or all of the screen.

그리고 온스크린 디스플레이에 의해 문자를 발생하기 위하여는 제1도에 도시한 것과 같이 수직동기신호(V-Sync)와 수평동기신호(H-Sync)를 분리하는 동기분리 IC(1)를 경유하여 입력되는 수직동기신호(V-Sync)의 주기에 따라 온스크린 디스플레이 IC(2)에서 TV나 모니터(3)에 온스크린 디스플레이 문자신호에 의한 문자 및/또는 숫자를 표시하도록 하였었다.In order to generate characters by the on-screen display, as shown in FIG. 1, an input is performed through a synchronous separation IC 1 that separates the vertical synchronous signal V-Sync and the horizontal synchronous signal H-Sync. According to the period of the vertical synchronization signal (V-Sync), the on-screen display IC (2) to display the characters and / or numbers by the on-screen display text signal on the TV or monitor (3).

그러나 상기와 같은 종래의 온스크린 디스플레이 기능에 의하여서는 재생모드와 같이 정상적인 상태에서는 제2도의 (a)에 도시한 것과 같은 수직동기신호(V-Sync)가 동기분리 IC(1)에서 출력되어 정상적인 온스크린 디스플레이 문자신호에 이한 문자 및/또는 숫자가 모니터(3)에 표시되지만, 전진셔치(FPS:Forward Picture Search), 후진셔치(Rewind Picture Search), 고속감기(FF:Fast Forward), 되감기(Rewind) 등의 셔치모드 시에는 헤드에서 노이즈바가 발생하게 되고, 제2도의 (b)에서와 같이 동기분리IC(1)로 입력되는 수직동기신호(V-Sync)에 근접하여 노이즈바가 발생된 경우에는 노이즈바에 의한 노이즈의 양에 따라 동기분리IC(1)에서 출력되는 수직동기신호(V-Sync)는 제2도의 (c)에 도시한 것과 같이 시간이 유동되는 임의의 수직동기신호가 되므로 이를 입력받아 내부의 온스크린 디스플레이 문자신호와 혼합하는 온스크린 디스플레이IC(2)에 의해 TV나 모니터(3)에 표시되는 문자 및/또는 숫자가 떨리게 되는 현상이 발생하게 되었다.However, according to the conventional on-screen display function as described above, in the normal state such as the playback mode, the vertical synchronization signal (V-Sync) as shown in FIG. Characters and / or numbers following the on-screen display text signal are displayed on the monitor 3, but forward picture search (FPS), reverse picture search, fast forward (FF) and rewind ( In the case of a watch mode such as a rewind, a noise bar is generated in the head, and a noise bar is generated near the vertical synchronous signal (V-Sync) input to the synchronous separation IC 1 as shown in FIG. Since the vertical synchronization signal (V-Sync) output from the synchronous separation IC 1 according to the amount of noise by the noise bar is an arbitrary vertical synchronization signal through which time passes, as shown in (c) of FIG. Internal Onsk A display character signal mixed with the on-screen display characters and / or a phenomenon in which a number is tremble displayed on the TV or monitor 3 by the IC (2), which was generated.

이에 따라 본 고안은 온스크린 디스플레이 기능을 갖는 VTR에서 셔치모드의 다기능시 유동되는 수직동기 신호에 의해 문자신호가 화면에서 떨리는 현상을 방지하도록 한 VTR의 다기능시 온스크린 디스플레이 동기안정화 회로를 제공하는 것을 그 목적으로 한다.Accordingly, the present invention provides a VTR multi-function on-screen display synchronous stabilization circuit to prevent a text signal from shaking due to a vertical synchronous signal flowing during the multi-function of the watch mode in a VTR having an on-screen display function. For that purpose.

이와 같은 목적을 달성하기 위한 본 고안은 마이크로 프로세서의 제어를 받으면서 복합동기 신호에서 수직동기신호와 수평동기 신호를 분리하여 출력하는 동기분리IC와, 상기의 동기분리 IC로부터 입력되는 수직동기신호의 주기에 따라 내부의 온스크린 문자신호와 혼합하여 문자 및/또는 숫자를 TV 또는 모니터에 표시하는 온스크린 디스플레이 IC와, 상기의 동기분리 IC에서 온스크린 디스플레이 IC로 출력되는 수직동기신호를 선택적으로 제거하는 뮤팅부와, 상기 뮤팅부에 의해 수직동기 신호가 제거되는 동안 조그 수직동기 신호를 출력하는 수직동기 신호 입력부들로 구성함으로써 재생시에는 동기분리 IC를 통한 수직동기 신호에 의해 온스크린 디스플레이 기능이 수행되고, 셔치모드와 같은 다기능시에는 마이크로 프로세서로부터의 조그수직동기 신호에 의해 온스크린 디스플레이 기능이 수행되면서 떨림현상을 없애도록 한 것이다.The present invention for achieving the above object is a synchronous separation IC for separating and outputting the vertical synchronous signal and the horizontal synchronous signal from the composite synchronous signal under the control of the microprocessor, and the period of the vertical synchronous signal input from the synchronous separation IC The on-screen display IC which displays letters and / or numbers on a TV or monitor by mixing with the on-screen text signal in accordance with the present invention and selectively removes the vertical synchronous signal output from the synchronous separation IC to the on-screen display IC. On-screen display function is performed by the vertical synchronization signal through the synchronization separation IC during playback by configuring the muting section and the vertical synchronization signal input sections that output the jog vertical synchronization signal while the vertical synchronization signal is removed by the muting section. In the case of multifunctional such as the watch mode As the on-screen display function is performed by the signal it will dither one to eliminate the phenomenon.

이하 본 고안을 첨부 도면에 의거 상세히 기술하여 보면 다음과 같다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

마이크로 프로세서(11)의 제어를 받으면서 비디오 헤드(12)에 의해 재생된 복합 영상신호(Video-Signal)를 입력받아 수직동기신호(V-Sync)와 수평동기신호(H-Sync)로 분리하여 출력하는 동기분리IC(13)와, 상기의 동기분리IC(13)에서 출력되는 수직동기신호(V-Sync)가 트랜지스터(Q1)의 콜렉터에 인가되도록 하면서 이의 베이스로 인가되는 마이크로 프로세서(11)로부터의 조그신호(JOG)는 트랜지스터(Q2)의 콜렉터로도 인가되도록 하여 상기 마이크로 프로세서(11)에서 베이스로 인가되는 비디오 뮤트신호(Video-Mute)에 의해 선택적으로 그라운드 되면서 제거되도록 한 뮤팅부(14)와, 상기 마이크로 프로세서(11)로부터의 조그 수직동기신호(JOG-V)는 트랜지스터(Q3)의 베이스에 인가되도록 하고, 상기의 비디오 뮤트 신호와(Video-Mute)가 베이스에 인가되는 트랜지스터(Q4)에 의해 선택적으로 인가되도록 하고, 상기 트랜지스터(Q3)의 콜렉터를 통하여 조그 수직동기신호(JOG-V)가 선택적으로 출력되도록 한 수직동기신호 입력부(15)와, 상기 트랜지스터(Q1)의 에미터 및 트랜지스터(Q3)의 콜렉터를 통해 수직동기신호(V-Sync) 또는 조그수직동기신호(JOG-V)를 선택적으로 입력받으면서 내부의 온스크린 디스플레이 문자신호와 혼합하여 모니터(17)에 문자 및/또는 숫자를 표시하는 온스크린 디스플레이 IC(16)들로 구성한 것이다.Under the control of the microprocessor 11, the composite video signal reproduced by the video head 12 is input and separated into a vertical synchronous signal (V-Sync) and a horizontal synchronous signal (H-Sync). From the microprocessor 11 applied to the base of the synchronous separation IC 13 and the vertical synchronous signal V-Sync output from the synchronous separation IC 13 to the collector of the transistor Q1. The jog signal JOG is applied to the collector of the transistor Q2 so that the muting unit 14 is selectively grounded and removed by the video mute signal Video-Mute applied from the microprocessor 11 to the base. And the jog vertical synchronization signal JOG-V from the microprocessor 11 are applied to the base of the transistor Q3, and the video mute signal Video-Mute is applied to the base. By Q4) And a vertical synchronous signal input unit 15 for selectively applying the jog vertical synchronous signal JOG-V through a collector of the transistor Q3, and an emitter and a transistor of the transistor Q1. Q3) through the collector of the vertical sync signal (V-Sync) or jog vertical sync signal (JOG-V) to selectively input the letters and / or numbers on the monitor 17 by mixing with the on-screen display text signal It consists of the on-screen display ICs 16 which display.

이와 같이 구성한 본 고안의 VCR의 다기능시 온스크린 디스플레이 동기 안정화 회로는 마이크로 프로세서(11)로부터의 조그신호(JOG)는 재생과 같은 정상동작시에는 “L”로 출력되면서 셔치모드와 같은 다기능시에는 “H”로 출력되고 비디오 뮤트신호(Video-Mute)는 고속감기(FF) 또는 되감기(REWIND)의 상태에서 셔치로 변경될 때에만 강제로 출력되는 것으로서, 재생모드로 동작할 시에는 조그신호(JOG)가 로우로 출력되면서 비디오 뮤트신호(Video-Mute)가 출력되지 않으므로 뮤팅부(14)의 트랜지스터(Q1)를 통해 동기분리 IC(13)에서 분리된 수직동기신호(V-Sync)가 온스크린 디스플레이 IC(16)로 입력되어 정상적으로 온스크린 디스플레이 문자신호와 합성된 문자 및/또는 숫자가 깨끗하게 표시된다.The multi-function on-screen display synchronous stabilization circuit of the VCR of the present invention configured as described above outputs a jog signal (JOG) from the microprocessor 11 as "L" during normal operation such as playback, while in multi-function such as the watch mode. It is output as “H” and video-mute signal is forcibly output only when it is changed to shutter in the state of fast forward (FF) or rewind (REWIND). When it is operated in playback mode, the jog signal ( JOG) is output low and the video mute signal (Video-Mute) is not output, so the vertical synchronization signal (V-Sync) separated from the synchronous separation IC 13 is turned on through the transistor Q1 of the muting unit 14. Characters and / or numbers that are input to the screen display IC 16 and normally combined with the on-screen display text signal are clearly displayed.

그러나, 재생모드에서 셔치모드로 바뀌게 되면 마이크로 프로세서(1)에서 출력되는 제4도의 (a)와 같은 조그신호(JOG)가 “H”로 되므로, 제4도의 (c)와 같은 비디오 뮤트신호(Video-Mute)가 “H”로 출력되는 잠시동안만 트랜지스터(Q1)를 온시켜 동기분리IC(13)로부터의 수직동기신호(V-Sync)가 출력된 후에 트랜지스터(Q2)의 오프에 따라 트랜지스터(Q1)가 오프되면서 수직동기신호(V-Sync)가 전달되지 않는다.However, when the mode is changed from the playback mode to the watch mode, the jog signal JOG such as (a) of FIG. 4 output from the microprocessor 1 becomes “H”. Thus, the video mute signal (c) of FIG. Transistor Q1 is turned on for a while when Video-Mute is output as "H", and the vertical synchronization signal V-Sync is output from the synchronous isolation IC 13, and then the transistor Q2 is turned off. When Q1 is off, the vertical synchronization signal V-Sync is not transmitted.

그리고, 제4도의 (b)와 같은 조그 수직동기신호(JOG-V)가 수직동기 신호입력부(15)의 트랜지스터(Q3)로 입력되면서 비디오 뮤트신호(Video-Mute)가 “L”로 입력되는 셔치시에만 조그수직동기신호(JOG-V)가 반전되어 온스크린 디스플레이 IC(16)로 입력되므로 노이즈바에 의해 시간대가 변하는 수직동기신호(V-Sync)가 입력되는 동안 문자 및/또는 숫자가 흔들리는 현상을 없애고 조그 수직동기신호(JOG-V)에 의해 흔들리지 않는 문자 및/또는 숫자를 모니터(17)에 표시하게 된다.Then, as the jog vertical synchronization signal JOG-V as shown in FIG. 4B is input to the transistor Q3 of the vertical synchronization signal input unit 15, the video mute signal Video-Mute is input as “L”. Since the jog-V signal is inverted and input to the on-screen display IC 16 only at the time of the shutter, letters and / or numbers may be shaken while V-Sync is inputted. Characters and / or numbers which are not shaken by the jog vertical synchronization signal JOG-V are displayed on the monitor 17.

따라서 본 고안의 VTR의 다기능시 온스크린 디스플레이 동기안정회로에 의하여서는 동기분리IC와 온스크린 디스플레이 IC의 사이에 수직동기신호를 선택적으로 제거하는 뮤팅부와 수직동기신호가 제거되는 동안 마이크로 프로세서에서 강제 출력되는 조그 수직동기신호를 온스크린 디스플레이 IC로 공급함으로써 다기능시 노이즈바에 의해 문자 및/또는 글씨가 흔들리는 현상을 방지한 것이다.Therefore, the on-screen display synchronous stabilization circuit of the VTR of the present invention is forced by the microprocessor while the muting part and the vertical synchronous signal are selectively removed between the synchronous separation IC and the on-screen display IC. By supplying the output jog vertical synchronization signal to the on-screen display IC, it is possible to prevent the shaking of characters and / or letters by the noise bar during multifunction.

Claims (1)

온스크린 디스플레이 기능을 구비하여 동기분리IC(13)로부터의 수직동기신호(V-Sync)를 입력받는 온스크린 디스플레이IC(16)에서 모니터(17)에 문자 및/또는 숫자를 표시하는 VTR의 다기능시 온스크린 디스플레이 동기안정화 회로에 있어서, 상기의 수직동기신호(V-Sync)가 콜렉터로 인가되는 트랜지스터(Q1)의 베이스로도 인가되는 마이크로 프로세서(11)로부터의 조그신호(JOG)는 트랜지스터(Q2)의 콜렉터에 인가되도록 하면서 이의 베이스에는 비디오 뮤트신호(Video-Mute)가 입력되도록 한 뮤팅부(14)와, 상기의 비디오 뮤트신호(Video-Mute)가 베이스로 인가되는 트랜지스터(Q4)의 콜렉터로도 인가되는 상기 마이크로 프로세서(11)로부터의 조그 수직동기신호(JOG-V)가 베이스에 인가되는 트랜지스터(Q3)의 콜렉터는 상기 트랜지스터(Q1)의 에미터와 온스크린 디스플레이 IC(16)에 연결한 수직동기신호 입력부(15)들로 구성됨을 특징으로 하는 VTR의 다기능시 온스크린 디스플레이 동기안정화 회로.Multi-function of the VTR that displays letters and / or numbers on the monitor 17 in the on-screen display IC 16 that receives the vertical synchronization signal (V-Sync) from the synchronous separation IC 13 with an on-screen display function. In the on-screen display synchronous stabilization circuit, the jog signal JOG from the microprocessor 11 to which the vertical synchronization signal V-Sync is applied to the collector is also applied to the transistor ( A muting unit 14 which is applied to the collector of Q2) and a video mute signal (Video-Mute) is input to its base, and a transistor Q4 to which the video mute signal (Video-Mute) is applied as a base. The collector of the transistor Q3 to which the jog vertical synchronization signal JOG-V from the microprocessor 11, which is also applied to the collector, is applied to the base, emitters of the transistor Q1 and on-screen display ICs. On-screen display synchronous stabilization circuit of the multi-function of the VTR, characterized by consisting of the vertical synchronization signal input unit 15 connected to (16).
KR2019940010141U 1994-03-15 1994-05-09 Osd synchronization stabilizing circuit at the time of multi-function KR0128091Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019940010141U KR0128091Y1 (en) 1994-03-15 1994-05-09 Osd synchronization stabilizing circuit at the time of multi-function

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019940005147 1994-03-15
KR2019940010141U KR0128091Y1 (en) 1994-03-15 1994-05-09 Osd synchronization stabilizing circuit at the time of multi-function

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1019940005147 Division 1994-03-15 1994-03-15

Publications (2)

Publication Number Publication Date
KR950028399U KR950028399U (en) 1995-10-20
KR0128091Y1 true KR0128091Y1 (en) 1998-12-15

Family

ID=70736814

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019940010141U KR0128091Y1 (en) 1994-03-15 1994-05-09 Osd synchronization stabilizing circuit at the time of multi-function

Country Status (1)

Country Link
KR (1) KR0128091Y1 (en)

Also Published As

Publication number Publication date
KR950028399U (en) 1995-10-20

Similar Documents

Publication Publication Date Title
KR100548056B1 (en) Video signal processing apparatus providing independent image modification in a multi-image display
KR0139820B1 (en) Switching circuit for superimposing device
GB2222048A (en) Multichannel picture-in-picture television controller
KR19980026776A (en) External input / output connection adaptive video line connection device
KR100228672B1 (en) Apparatus and controlling pip of video television system(tvcr)
KR0128091Y1 (en) Osd synchronization stabilizing circuit at the time of multi-function
KR100282369B1 (en) Video signal converter
KR0123767B1 (en) Television the inside pip on screen display embodiment circuit
KR930008026Y1 (en) Video signal processing circuit of on-screen display
JP3137994B2 (en) Video switching device
KR19980072398A (en) Video camera having recorder and control method
JP2968521B2 (en) Synchronous signal reproduction circuit for composite video signal
KR0128090Y1 (en) Osd-driving circuit
KR940004955Y1 (en) Apparatus for stabilizing osd characters
KR0131980B1 (en) Method and apparatus for displaying double pip
KR19990041870A (en) Image storage and output device of television
KR0124385B1 (en) Apparatus of compensating position on screen display
KR940005554Y1 (en) Circuit for displaying recording signal with picture-in -picture function in video cassette recorder
JPH0344302B2 (en)
GB2300778A (en) Multistandard video tape player for selectively generating clock signals corresponding to video standards
KR950005513Y1 (en) On screen display expression control apparatus
KR950005550Y1 (en) Unit switching caption in video cassette recorder
KR100222868B1 (en) The adjustable circuit for front porch and back porch term of color television
KR100227114B1 (en) Semi-transparent image chattering apparatus for television
KR0134333B1 (en) Cross talk removal apparatus of pip

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20080627

Year of fee payment: 11

EXPY Expiration of term