KR0118775B1 - Video memory access sensor of personal computer - Google Patents

Video memory access sensor of personal computer

Info

Publication number
KR0118775B1
KR0118775B1 KR1019940010854A KR19940010854A KR0118775B1 KR 0118775 B1 KR0118775 B1 KR 0118775B1 KR 1019940010854 A KR1019940010854 A KR 1019940010854A KR 19940010854 A KR19940010854 A KR 19940010854A KR 0118775 B1 KR0118775 B1 KR 0118775B1
Authority
KR
South Korea
Prior art keywords
memory
cpu
control signal
data
text
Prior art date
Application number
KR1019940010854A
Other languages
Korean (ko)
Other versions
KR950033869A (en
Inventor
김재민
Original Assignee
이정식
주식회사 삼보컴퓨터
김무
주식회사 아남반도체기술
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이정식, 주식회사 삼보컴퓨터, 김무, 주식회사 아남반도체기술 filed Critical 이정식
Priority to KR1019940010854A priority Critical patent/KR0118775B1/en
Publication of KR950033869A publication Critical patent/KR950033869A/en
Application granted granted Critical
Publication of KR0118775B1 publication Critical patent/KR0118775B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/40Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which both a pattern determined by character code and another pattern are displayed simultaneously, or either pattern is displayed selectively, e.g. with character code memory and APA, i.e. all-points-addressable, memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Document Processing Apparatus (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Character Discrimination (AREA)

Abstract

This apparatus comprises a decoder(41) and a flag register(42). The decoder(41) decodes address from a CPU(50) and to a memory controller(51) for generating many flag bits, and decodes a bus control signal from a bus controller(53) for generating read and write control signals. The flag register(42) writes the flag bits according to the write control signal, and outputs the stored flag bits to the CPU according to the read control signal. Thereby, the CPU can confirm whether content of a text memory in the video memory is changed or not without read the whole contents.

Description

퍼스널 컴퓨터의 비디오 메모리 억세스 감지장치Video Memory Access Detector of Personal Computer

제1도는 퍼스널 컴퓨터에서의 비디오 정보 출력 계통을 도시한 블록도.1 is a block diagram showing a video information output system in a personal computer.

제2도는 텍스트 에물레이션에서 한글처리 과정을 도시한 흐름도.2 is a flowchart illustrating a Hangul process in text emulation.

제3도는 본 발명을 설명하기 위한 텍스트 메모리의 영역 구분의 도시한 블록도.3 is a block diagram showing the area division of a text memory for explaining the present invention.

제4도는 본 발명에 의한 비디오 메모리 억세스 감자장치의 구성도.4 is a block diagram of a video memory access potato device according to the present invention.

제5도는 제4도에 도시된 비디오 메모리 억세스 감지장치와 주변회로의 접속도.FIG. 5 is a connection diagram of the video memory access detecting apparatus and peripheral circuit shown in FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 시스템 메모리 11 : 텍스트 메모리10: system memory 11: text memory

13, 52 : 비디오 메모리 12 : 그래픽 메모리13, 52: video memory 12: graphics memory

20 : 그래픽 콘트롤러 25 : 모니터20: graphic controller 25: monitor

40 : 비디오 메모리 억세스 감지장치 41 : 디코더40: video memory access detection device 41: decoder

42 : 플레그 레지스터 50 : CPU42: flag register 50: CPU

51 : 메모리 콘트롤러 53 : 버스 콘트롤러.51: Memory Controller 53: Bus Controller.

본 발명은 퍼스널 컴퓨터에 관한 것으로, 특히 텍스트 에뮬레이션 방식에 의해 한글을 처리하여 모니터에 출력하는 경우 비디오 메모리에 구비된 텍스트 메모리의 데이터가 수정되어 기록될 때 텍스트 메모리의 데이터 수정 상황을 신속하게 감지하기 위한 퍼스널 컴퓨터의 비디오 메모리 억세스 감지장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a personal computer. In particular, when a Korean text is processed by a text emulation method and output to a monitor, when the data of the text memory included in the video memory is modified and recorded, the data modification situation of the text memory is quickly detected. The present invention relates to a video memory access detecting apparatus of a personal computer.

일반적으로 퍼스널 컴퓨터(IBM 호환기종)에서 텍스트 에뮬레이션 방식으로 한글을 처리하여 모니터 측에 출력하는 경우 제1도에 도시된 바와 같은 계통에 의거하여 처리된다.Generally, when a personal computer (IBM compatible model) processes Hangul in a text emulation method and outputs it to the monitor side, it is processed based on the system as shown in FIG.

시스템 메모리(10)상의 일정 영역에 비디오 정보를 기록하기 위한 비디오 메모리(13)가 매핑(mapping)되어 있다. 이와 같은, 비디오 메모리(13)는 모니터(25)에 디스플레이 하기 위한 글자정보만을 기록하는 텍스트 메모리(11)와, 모니터(25)에 디스플레이 하기 위한 그림정보를 기록하는 그래픽 메모리(12)가 구비된다. CPU가 비디오 메모리(13)에 정보를 기록하며, 비디오 메모리(13)의 정보는 그래픽 콘트롤러(20)를 통해 모니터(25)측에 출력되는데, 텍스트 메모리와 그래픽 메모리가 동시에 한 화면에 출력될 수는 없다.The video memory 13 for recording video information is mapped to a predetermined area on the system memory 10. The video memory 13 is provided with a text memory 11 for recording only character information for display on the monitor 25 and a graphics memory 12 for recording picture information for display on the monitor 25. . The CPU records information in the video memory 13, and the information in the video memory 13 is output to the monitor 25 through the graphic controller 20, and the text memory and the graphic memory can be output simultaneously on one screen. There is no.

텍스트 에뮬레이션에 의해 한글을 처리하는 경우 제2도에 도시된 순서도 진행된다.When Hangul is processed by text emulation, the procedure shown in FIG. 2 is also performed.

먼저, CPU가 텍스트 메모리를 억세스하는 응용프로그램에 따라 텍스트 메모리(11)에 데이터를 수정하여 기록하고, 한글 구동프로그램을 실행하는 중에 타이머 인터럽트가 발생될 때 한글 구동프로그램 수행에 할당된 자신의 내부 메모리와 텍스트 메모리(11)를 비교하여 텍스트 메모리(11)에 기록된 데이터가 내부 메모리에 기록된 데이터와 다른 경우 내부 메모리에 텍스트 메모리(11)의 데이터를 기록함으로써 내부메모리를 수정한다.First, the CPU modifies and writes data to the text memory 11 according to an application program accessing the text memory, and its internal memory allocated to the execution of the Hangul driving program when a timer interrupt occurs while executing the Hangul driving program. The internal memory is corrected by writing the data of the text memory 11 in the internal memory when the data recorded in the text memory 11 is different from the data recorded in the internal memory by comparing the text memory 11 with the text memory 11.

그후, CPU는 한글 구동프로그램에 따라 내부 메모리의 데이터를 그래픽 메모리(12)에 기록하여 그래픽 메모리(12)의 데이터를 수정하면, 그래픽 콘트롤러(20)는 그래픽 메모리(12)의 데이터를 모니터(25)측에 출력함으로써 한글을 화면에 출력한다.Then, the CPU writes the data of the internal memory to the graphics memory 12 according to the Hangul driving program to modify the data of the graphics memory 12, and the graphics controller 20 monitors the data of the graphics memory 12. Hangul is displayed on the screen by printing it on the) side.

이상 설명한 바와 같이, 텍스트 에뮬레이션에 의해 한글을 처리하는 경우 CPU는 타이머 인터럽트가 발생될때마다 텍스트 메모리(11)와 내부 메모리의 데이터 기록 내용을 비교하는 동작을 수행하는데, 데이터 기록 내용을 비교할때마다 텍스트 메모리(11)에 기록된 데이터 전체를 읽어들여 내부 메모리의 데이터와 비교하므로 데이터 비교시간이 많이 소요되어 데이터 처리효율을 저하시키는 문제점을 발생시키며, 특히 시리얼 포트를 이용한 데이터 전송시에 데이터 손실을 가져오는 직접적 원인이 된다.As described above, when processing Hangul by text emulation, the CPU performs an operation of comparing the data recording contents of the text memory 11 and the internal memory whenever a timer interrupt is generated. Since the entire data recorded in the memory 11 is read and compared with the data in the internal memory, it takes a long time to compare data, which causes a problem of lowering data processing efficiency. In particular, data loss occurs during data transmission using a serial port. It is a direct cause of coming.

본 발명은 전술한 바와 같은 문제점을 해결하기 위하여 안출된 것으로, 텍스트 에뮬레이션에 의해 한글을 처리하는 경우 CPU의 내부 메모리와 비디오 메모리의 텍스트 메모리에 기록된 데이터를 비교하는 동작을 신속히 수행할 수 있도록 비디오 메모리의 억세스 여부를 감지하여 CPU측에 전달해주는 퍼스널 컴퓨터의 비디오 메모리 억세스 감지장치를 제공하는데 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the problems described above, and when the Hangul is processed by text emulation, the video can be quickly performed to compare the data recorded in the CPU's internal memory and the text memory of the video memory. An object of the present invention is to provide a video memory access detecting apparatus for a personal computer that detects whether or not a memory is accessed and delivers the same to a CPU.

이하 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

제3도는 본 발명을 설명하기 위한 텍스트 메모리의 영역 구분을 도시한 블록도이고, 제4도는 본 발명에 의한 비디오 메모리 억세스 감지장치의 구성도이며, 제5도는 제4도에 도시된 비디오 메모리 억세스 감지장치와 주변회로의 접속도이다.FIG. 3 is a block diagram showing area classification of a text memory for explaining the present invention, FIG. 4 is a block diagram of a video memory access detecting apparatus according to the present invention, and FIG. 5 is a video memory access shown in FIG. This is a connection diagram of a sensing device and a peripheral circuit.

모니터에 디스플레이 되는 텍스트 화면에는 가로 80글자, 세로 25글자의 한글이 기록되는데, 텍스트 화면데이타는 4kbyte로 이루어진다. 4kbyte의 텍스트 이터를 비디오 메모리(52)에 구비된 텍스트메모리(30)에 기록하는 경우, 320byte의 크기로 분할하여 기록하면 제3도에 도시된 바와 같이 13개의 블록(BL0∼BL12)으로 분할된다.The text screen displayed on the monitor is recorded with 80 horizontal and 25 vertical Korean characters, and the text screen data consists of 4 kbytes. When 4 kbytes of text data is recorded in the text memory 30 provided in the video memory 52, when divided into 320 bytes in size, the data data is divided into 13 blocks BL0 to BL12 as shown in FIG. .

블록(BL0∼BL11)의 각각에는 320byte의 데이터가 기록되며, 마지막 블록(BL12)에는 16byte의 데이타만이 기록된다. 또한, 각 블록(BL0∼BL12)은 소정의 어드레스 영역을 점유한다.320 bytes of data are recorded in each of the blocks BL0 to BL11, and only 16 bytes of data are recorded in the last block BL12. Each block BL0 to BL12 occupies a predetermined address area.

본 발명에서는 비디오 메모리(52)에 구비된 텍스트 메모리(30)의 각 블록(BL0∼BL12)에 대응되는 어드레스에 데이터가 수정되어 기록되는 경우에만 CPU가 한글 구동프로그램의 내부 메모리와 텍스트 메모리에 기록된 데이터를 비교하는 동작을 수행하도록 하였다.In the present invention, the CPU writes to the internal memory and the text memory of the Hangul driving program only when data is modified and recorded at an address corresponding to each block BL0 to BL12 of the text memory 30 included in the video memory 52. The operation to compare the data is performed.

본 발명에 의한 비디오 메모리 억세스 감지장치(40)는 제4도에 도시된 바와 같이 디코더(41)와 플레그레지스터(42)를 구비하여 이루어진다. 디코더(41)는 CPU (50 ; 제5도 참조)로부터 출력되는 어드레스(ADD)를 디코딩하여 발생된 플레그 비트(F0∼F12)를 플레그 레지스터(42)측에 출력하고, 버스 콘트롤러(53)로부터 공급되는 버스 제어신호(CNT)를 디코딩하여 발생된 읽기/쓰기 제어신호(R/W)를 플레그 레지스터(42)측에 출력한다.The video memory access detection apparatus 40 according to the present invention comprises a decoder 41 and a peg register 42, as shown in FIG. The decoder 41 outputs the flag bits F0 to F12 generated by decoding the address ADD output from the CPU 50 (see FIG. 5) to the flag register 42 side, and from the bus controller 53. The read / write control signal R / W generated by decoding the supplied bus control signal CNT is output to the flag register 42 side.

플레그 레지스터(42)는 디코더(41)로부터 공급되는 플레그 비트(F0∼F12)를 쓰기 제어신호(W)에 따라 기록하고, 기록된 플레그 비트(F0∼F12)를 읽기신호(R)에 따라 CPU(50)측에 데이터(DAT)로서 출력한다.The flag register 42 writes the flag bits F0 to F12 supplied from the decoder 41 according to the write control signal W, and writes the written flag bits F0 to F12 according to the read signal R. The data is output to the (50) side as data DAT.

텍스트 에뮬레이션에 의해 한글을 처리하는 경우, CPU(50)가 응용 프로그램에 따라 비디오 메모리(52)의 텍스트 메모리(30)를 억세스하여 데이터를 수정하여 기록할 때 CPU(50)는 메모리 콘트롤러(51)측에 어드레스(ADD)와 데이터(DAT)를 출력함으로써 메모리 콘트롤러(51)를 통해 비디오 메모리(52)의 텍스트 메모리(30)에 데이터를 수정하여 기록한다. 이때, CPU(50)는 데이터를 기록하고자 하는 텍스트 메모리(30)의 각 블록(BL0∼BL12)에 대응되는 어드레스(ADD)를 메모리 콘트롤러(51)측에 출력하는데, 디코더(41)는 메모리 콘트롤러(51)측에 출력되는 해당 블록(BL0∼BL12)의 어드레스(ADD)를 디코딩하여 발생된 플레그비트(F0∼F12)와, 버스 콘트롤러(53)으로부터의 버스 제어신호(CNT)를 디코딩하여 발생된 쓰기 제어신호(W)를 프레그 레지스터(42)측에 출력한다. 플레그 레지스터(42)는 디코더(41)로부터 공급된 플레그 비트(F0∼F12)를 쓰기 제어신호(W)에 따라 기록한다.When processing Hangul by text emulation, when the CPU 50 accesses the text memory 30 of the video memory 52 according to an application program and modifies and records the data, the CPU 50 stores the memory controller 51. By outputting the address ADD and the data DAT on the side, the data is modified and recorded in the text memory 30 of the video memory 52 through the memory controller 51. At this time, the CPU 50 outputs the address ADD corresponding to each block BL0 to BL12 of the text memory 30 to which data is to be written to the memory controller 51, and the decoder 41 is the memory controller. Decodes the flag bits F0 to F12 generated by decoding the addresses ADD of the corresponding blocks BL0 to BL12 output to the (51) side and the bus control signal CNT from the bus controller 53. The write control signal W is output to the preg register 42 side. The flag register 42 writes the flag bits F0 to F12 supplied from the decoder 41 in accordance with the write control signal W.

그후, CPU(50)가 한글 구동프로그램을 실행하는 중에 타이머 인터럽트가 발생되면 버스 콘트롤러(53)를 통해 디코더(41)측에 플레그 비트(F0∼F12)를 읽기위한 버스 제어신호(CNT)가 공급되면 해당 버스제어신호(CNT)를 디코딩하여 발생된 읽기 제어신호(R)를 플레그 레지스터(42)측에 출력한다. 이에따라, 플레그 레지스터(42)는 플레그비트(F0∼F12)를 CPU(50)측에 데이터(DAT)로서 출력한다.After that, if a timer interrupt occurs while the CPU 50 is executing the Hangul driving program, the bus control signal CNT for reading the flag bits F0 to F12 is supplied to the decoder 41 through the bus controller 53. When the bus control signal CNT is decoded, the read control signal R is output to the flag register 42. Accordingly, the flag register 42 outputs the flag bits F0 to F12 to the CPU 50 as data DAT.

CPU(50)는 플레그 레지스터(42)로부터 플레그 비트(F0∼F12)를 수행하면 플레그 비트(F0∼F12)를 판독하여 텍스트 메모리(30)의 블록(BL0∼BL12)중 어느 블록이 데이터 수정되었는가를 인지하여 데이터 수정된 텍스트 메모리(30)의 블록만을 읽어들여 내부 메모리에 수정 기록한후, 비디오 메모리(52)의 그래픽 메모리(도면에 도시하지 않았음)에 데이터를 출력한다. 비디오 메모리(52)의 그래픽 메모리에 기록된 데이터는 그래픽 콘트롤러를 통해 모니터 측에 출력됨으로써 모니터 화면상에 수정된 한글화면이 디스플레이 된다.When the CPU 50 performs the flag bits F0 to F12 from the flag register 42, which block of the blocks BL0 to BL12 of the text memory 30 has been data modified by reading the flag bits F0 to F12. After reading the block of the data-modified text memory 30, the data is read and modified in the internal memory, and the data is output to the graphic memory (not shown) of the video memory 52. The data recorded in the graphic memory of the video memory 52 is output to the monitor side through the graphic controller so that the modified Korean screen is displayed on the monitor screen.

이상 설명한 바와 같이, 본 발명은 텍스트 에뮬레이션에 의해 한글을 처리하는 경우 비디오 메모리의 텍스트 메모리에 데이터가 수정기록될 때 텍스트 메모리의 다수 블록중 어느 블록의 데이터가 수정 기록되었는지를 CPU측에 알려 준다. 따라서 CPU가 텍스트 메모리와 한글 구동프로그램의 내부 메모리에 기록된 데이터를 비교하는 경우 텍스트 메모리의 전체 데이터를 읽어들여 비교하지 않아도 되므로, 데이터 비교를 신속히 수행할 수 있어 CPU의 데이터 처리 효율을 향상시킬 수 있게된다.As described above, when the Hangul is processed by text emulation, the present invention informs the CPU of which block of the plurality of blocks of the text memory is modified and written when the data is corrected and written into the text memory of the video memory. Therefore, when the CPU compares the data recorded in the text memory and the internal memory of the Korean driver program, it is not necessary to read and compare the entire data of the text memory. Therefore, the data comparison can be performed quickly, thereby improving CPU data processing efficiency. Will be.

Claims (2)

데이터를 저장하였다가 출력하는 비디오 메모리(52) ; CPU(50)와 상기 비디오 메모리(52)간의 데이터 입출력을 제어하는 메모리 콘트롤러(51) ; 상기 CPU(50)로부터 공급된 버스 제어신호를 전달하는 버스 콘트롤러(53)를 구비하는 퍼스널 컴퓨터에 있어서, 상기 CPU(50)로부터 상기 메모리 콘트롤러(51)측에 출력되는 어드레스를 디코딩하여 다수의 플레그 비티를 발생하고, 상기 버스 콘트롤러(53)로부터 공급되는 버스 제어신호를 디코딩하여 읽기 제어신호와 쓰기 제어신호를 발생하는 디코더(41)와 ; 상기 디코더(41)로부터 공급되는 다수의 플레그 비트를 상기 쓰기 제어신호에 따라 기록하고, 기록된 다수의 플레그 비트를 상기 읽기 제어신호에 따라 상기 CPU(50)측에 출력되는 플레그 레지스트(42)를 구비하는 것을 특징으로 하는 퍼스널 컴퓨터의 비디오 메모리 억세스 감지장치.Video memory 52 for storing and outputting data; A memory controller 51 for controlling data input / output between the CPU 50 and the video memory 52; In a personal computer having a bus controller 53 for transferring a bus control signal supplied from the CPU 50, a plurality of flags are decoded by decoding an address output from the CPU 50 to the memory controller 51 side. A decoder 41 for generating a beat and decoding a bus control signal supplied from the bus controller 53 to generate a read control signal and a write control signal; Write a plurality of flag bits supplied from the decoder 41 in accordance with the write control signal, and write the flag bits 42 outputted to the CPU 50 in accordance with the read control signal. And a video memory access detection device of a personal computer. 제1항에 있어서, 상기 디코더(41)는 상기 비디오 메몰(52)에 구비된 텍스트 메모리의 다수 어드레스 영역에 대응되는 다수의 플레그 비트를 발생하는 것을 특징으로 하는 퍼스널 컴퓨터의 비디오 메모리 억세스 감지장치.The apparatus of claim 1, wherein the decoder (41) generates a plurality of flag bits corresponding to a plurality of address areas of a text memory included in the video memory (52).
KR1019940010854A 1994-05-17 1994-05-17 Video memory access sensor of personal computer KR0118775B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940010854A KR0118775B1 (en) 1994-05-17 1994-05-17 Video memory access sensor of personal computer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940010854A KR0118775B1 (en) 1994-05-17 1994-05-17 Video memory access sensor of personal computer

Publications (2)

Publication Number Publication Date
KR950033869A KR950033869A (en) 1995-12-26
KR0118775B1 true KR0118775B1 (en) 1997-10-17

Family

ID=19383320

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940010854A KR0118775B1 (en) 1994-05-17 1994-05-17 Video memory access sensor of personal computer

Country Status (1)

Country Link
KR (1) KR0118775B1 (en)

Also Published As

Publication number Publication date
KR950033869A (en) 1995-12-26

Similar Documents

Publication Publication Date Title
EP0338416B1 (en) Virtual display adapter
KR980010997A (en) Graphics Accelerator and Memory Prefetch Method Using It
KR910012933A (en) High Performance Frame Buffers and Cache Memory Systems
US5477242A (en) Display adapter for virtual VGA support in XGA native mode
KR920022090A (en) Data processing unit
KR950020279A (en) Graphics computer
US6104373A (en) Apparatus for displaying data on a video display
KR100319000B1 (en) Pipelined Read / Write Operation in High-Speed Framebuffer Systems
KR0118775B1 (en) Video memory access sensor of personal computer
KR100699268B1 (en) Computer using flash memory of hard disk drive as main ? video memory
US5444458A (en) Display data write control device
KR960700490A (en) METHOD AND APPARATUS FOR PROVIDING OPERATIONS AFFECTING A FRAME BUFFER WITHOUT A ROW ADDERSS STROBE CYCLE
KR970000273B1 (en) Apparatus for processing korean alphabet on p.c.
JP3874781B2 (en) Method for supplying image data to monitor and graphic memory control device
KR960006881B1 (en) Video ram interface control circuit using designation of coordinate
JPH0550013B2 (en)
JP2806535B2 (en) Microcomputer development support equipment
JPH0728990A (en) Graphic memory access circuit
JPH11161241A (en) Display controller
JPH03105438A (en) Memory control method
JPH0343631B2 (en)
JP2000122630A (en) Display data generation circuit of cord refreshing method display system
JPS619684A (en) Default screen display system
JPS6286391A (en) Display unit
JPS59146087A (en) Display for repetition scanning system

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090702

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee