JPWO2016111018A1 - アナログ信号電力出力回路 - Google Patents

アナログ信号電力出力回路 Download PDF

Info

Publication number
JPWO2016111018A1
JPWO2016111018A1 JP2015542093A JP2015542093A JPWO2016111018A1 JP WO2016111018 A1 JPWO2016111018 A1 JP WO2016111018A1 JP 2015542093 A JP2015542093 A JP 2015542093A JP 2015542093 A JP2015542093 A JP 2015542093A JP WO2016111018 A1 JPWO2016111018 A1 JP WO2016111018A1
Authority
JP
Japan
Prior art keywords
power output
circuit
output circuit
switch
elements
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015542093A
Other languages
English (en)
Other versions
JP5987265B1 (ja
Inventor
光俊 菅原
光俊 菅原
理史 川嶋
理史 川嶋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Application granted granted Critical
Publication of JP5987265B1 publication Critical patent/JP5987265B1/ja
Publication of JPWO2016111018A1 publication Critical patent/JPWO2016111018A1/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C1/00Amplitude modulation
    • H03C1/36Amplitude modulation by means of semiconductor device having at least three electrodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2176Class E amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2178Class D power amplifiers; Switching amplifiers using more than one switch or switching amplifier in parallel or in series
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/04Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/10Frequency-modulated carrier systems, i.e. using frequency-shift keying
    • H04L27/12Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2003Modulator circuits; Transmitter circuits for continuous phase modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)
  • Amplitude Modulation (AREA)
  • Transmitters (AREA)

Abstract

本願は、デジタル値を入力とし、直接アンテナに接続可能な高効率低歪電力出力回路及び変調器を含む電力出力回路を提供する。複数の物理素子の一端を共通接続して出力端子に接続し、他端はそれぞれスイッチ素子を介して第一もしくは第二の基準電圧源に切り替え接続する回路において、所定個数のスイッチ素子を交番させるとともに、残個数のスイッチ素子を前記基準電圧源のいずれかに接続するもしくは相互接続するスイッチ素子を付加して制御するスイッチ制御回路を有することを特徴とする電力出力回路。もしくはデジタル・ベース・バンド信号に応じて前記所定個数を制御するスイッチ制御回路を有することを特徴とする変調器を含む電力出力回路。

Description

本発明はアナログ信号の電力出力回路に関し、特に高周波に適した高能率かつ無歪なアナログ電力信号の出力回路に関する。
現在はデジタル通信時代であるが、高速・高周波の電力信号出力回路は相変わらず従来の各種のアナログ電力増幅回路が用いられている。
図2は一般的な高周波送信回路の一例であり、入力はデジタル・ベースバンドと称されるデジタル信号であるが、その出力であるI,Qと呼ばれる2つの信号をDA変換してアナログ信号に戻し、それぞれ搬送波で変調し、加算して、バンド・パス・フィルタを通し、電力増幅し、アンテナへ出力する。つまり全てアナログ処理である。
デジタル・ベースバンド内で、比較的低い周波数の中間周波でデジタル的に変調を掛け、その出力をDA変換器でアナログに戻し、周波数変換して、バンド・パス・フィルタを掛け、電力増幅して、アンテナに供給する方法もしばしば用いられている。最近は特にイメージ除去のためデジタル変調器でI,Qの2つの信号を作り、それぞれ周波数変換して、加算する方法が一般的である。これは図2の「変調」を「周波数変換」に読み替えたものであり、その回路自体も同等のものである。
本願発明者は図1に示すように、デジタル・ベースバンド信号を入力とし、直接アンテナ出力可能な電力出力回路を提供することを目的とする。
特許公開2013―187678「出力回路、出力回路の制御方法及び半導体装置」この文献には、本件発明者等の発明であり、抵抗とスイッチからなる多値デジタル信号を、直接出力する有線通信用アナログ出力回路が記載されている。 USP3,919,656 “High Frequency Tuned Switching Power Amplifier”この文献は、E級増幅器に関するものであり、容量とインダクタとスイッチからなる単一振幅の電力出力回路である。 D.T.Comer and D.S.Korth,"Synthesis of low-spur GHz sinusoids using a 4-bit D/A converter" Frequency Control Symposium, 2008 IEEE International, p.750-752この文献は、4bitで10Gspsという超高速DA変換器を必要とするものの、デジタル的に正弦波に近い信号を作り出す手法の一例を示しており、本願でも活用する。
特許文献1の図9には、本願の図5に示す出力回路が記載されており、その入力はデジタル信号であり、その回路はスイッチ素子と抵抗で構成されている。その特徴は、出力インピーダンスが通信規格で規定される差動で100Ωに近いことと(シングルエンドではそれぞれ50Ω)、プリエンファシス処理のために2bit、つまり4値デジタル出力となっていることである。耐ノイズ性を高めるために差動出力とするのが一般的である。
特許文献2のFig.3には、本願の図6に示す出力回路が記載されており、入力された搬送波周波数のデジタル信号で、バイポーラ・トランジスタからなるスイッチ素子をスイッチし、容量とインダクタからなるネットワーク回路で構成されるネットワーク回路へ伝達される。ネットワーク回路は容量性リアクタンスとインダクタの誘導性リアクタンスを共振させて相殺している。
本願発明者は、まず図5に示す従来のプリエンファシス機能付き有線通信用パルス出力回路を、図1の「変調+電力増幅」として用いることを考えた。この回路は抵抗とスイッチからなり、デジタル信号を電力出力することができる。しかしこの出力は基本的に方形波出力である。方形波はフーリエ級数展開により、
(2/π){sinΘ+(1/3)sin3Θ+(1/5)sin5Θ+(1/7)sin7Θ+…}
と表すことができ、3次高調波が1/3つまり-9.5dB、5次高調波が1/5つまり-14dB、…と高次高調波が多く含まれる。通常電波法等の法令や通信規格により、高次高調波の発射は厳しく制限されており、無線通信出力としては使うことができない。本願発明者はこれを解決する発明を提供する。
後述するが、抵抗を使ったDA変換器型の回路は電力効率がA級増幅器の約半分と、極めて悪いという欠点もある。本願発明者は、電力効率も改善して実用化できる発明を提供する。
なお特許文献1の応用例のような有線通信では高調波が許容されることもある。ただし、同文献に記載されたプリエンファシス処理は広域を伸ばす補正であり、本願の目的である無線用高周波電力出力回路の高調波を落とす対策には逆効果となるため、特許文献1には本願発明を示唆する内容は含まれていない。
次に特許文献2の図4に示すE級増幅回路を用いることを考えた。その共振回路のクォリティ・ファクタ(以下「Q」と言う)によって、高調波成分が1次フィルタのほぼ1/Qに低減される。これで電波法等の法令や通信規格の要求を満足できれば問題ないが、実際にはさらに厳しい高調波の減衰が必要なことが多い。従って後段に更なるフィルタを設ける必要がある。
本願発明者はこれを解決する発明を提供する。
またE級増幅回路の欠点として、高効率のままで振幅を変えられないことが良く知られている。つまり搬送波のみ、および搬送波の振幅変化の無い周波数変調波、位相変調波、並びに電信のみしか高効率で出力することができないという欠点がある。本願発明者はアナログ的振幅変調波をも出力できる電力出力回路の発明を提供する。
本願は、
「複数の物理量素子と、それを切り替える複数のスイッチ素子からなる電力出力回路と、かかるスイッチ素子を制御するスイッチ制御回路からなる、電力出力回路および変調器を含む電力出力回路」であり、「前記スイッチ制御回により、基本波を発生させるとともに、少なくとも第三次高調波を抑制したことを特徴とする電力出力回路および変調器を含む電力出力回路」を含む。
また本願は前記物理量として抵抗を用いる場合に特に省電力を実現できる、「物理量間を結ぶスイッチ素子とその制御回路を有する電力出力回路および変調器を含む電力出力回路」を含む。
また本願は前記物理量として容量を用いる場合に、「共振用インダクタンスを用い、出力電力を可変しかつ省電力を実現できるスイッチ制御」を含む。
詳細は後述するが、
本願発明によれば、高調波抑制に優れ、かつ高効率な電力出力回路および変調器を含む電力出力回路が実現できる。
これにより、低周波のデジタル・ベースバンド信号から直接アンテナ出力可能な、変調器を含む電力出力回路を実現することができ、大幅な部品の削減やコストの削減を図ることができる。
本願発明によれば、スイッチ素子としてオン状態もしくはオフ状態のみを使うトランジスタを用いるものの、線形領域で使うトランジスタを必要としないため、アナログ的な歪を生じさせる部分がなく、無歪の電力出力回路を容易に実現できるという効果がある。
図5aは本願の第一の実施例の回路図である。
物理量素子E1とE2の一端を、それぞれスイッチ素子S1とS2を介して、かかるスイッチを制御するデジタル入力I1に応じて基準電圧Vrefもしくはその基準点GNDに接続する回路である。GNDをVref-と読み替えても良い。E1とE2の他端を共通接続した点O1から出力を取り出し、負荷RLに与える構成である。ここで特徴は、図5bに示した電圧波形V1とV2がそれぞれ得られるように、スイッチ素子S1とS2を制御することにある。V1は、スイッチ素子S1を最初の半サイクルはVrefに、次の半サイクルはGNDに接続することで得られる電圧である。V2はそれを位相器Sftでπ/3ラジアン=60°遅らせた信号である。かかるスイッチされたパルス状の波形を有する電源V1とV2を用い、図5aを図5cのように書き直すことができる。
またこの例ではE1とE2は等しい物理量を持つものとする。
物理量としては抵抗値や容量値が広く用いられているがこれに限定せず、インダクタンスや電流源等であっても良い。
物理量として抵抗値を用いる場合、負荷に並列に容量を挿入し(図示せず)、ロー・パス・フィルタを構成することを妨げない。
物理量として容量値を用いる場合、特許文献2と同様に、容量性リアクタンスを相殺するために負荷に直列にインダクタンスを挿入し(図示せず)、共振させることを妨げない。
スイッチ素子としてはMOSトランジスタが広く用いられているがこれに限定しない。
図5cをテブナンの定理を用いて等価変換すると、図5dが得られる。ここで電圧源Vtは負荷開放端電圧であり、
Vt=(V1+V2)/2
となり、図5bの波形を用いて計算すると、図5eの波形が得られる。
またEtは物理量E1とE2の並列値である。
この波形は、非特許文献1のFig.2においてt1=1/3T,t2=1/6Tとし、直流シフトしたものに他ならない。
この波形をフーリエ級数展開した結果は、
(2/π){1+sinΘ+(-1/5)sin5Θ+(-1/7)sin7Θ+(1/11)sin11Θ+…}
となり、3次高調波が相殺されている。
物理量として抵抗を用いる場合は、5次高調波が1/5つまり-14dB含まれるだけであり、それより高次の高調波はさらに小さい。そこで図5fに示すように、負荷RLに破線で示す容量CLを並列接続して、1次の低域濾波器を構成するだけで、例えば5次高調波はさらに約-14dB減衰させて、合わせて28dBc程度の搬送波対雑音比C/Nを得ることができる。それより高調波成分はさらに小さい。
また必要により、直流分阻止の容量を挿入してもよい(図示せず)。
図5gに示すように、物理量として容量を用い、インダクタLLを付加して共振させる場合は、5次高調波が1/25=-28dBのさらに1/Q含まれるだけである。例えばQ=10のときは、C/N=48dBcとなる。それより高次の高調波はさらに小さい。
この程度高調波を除去できれば、法令や規格を順守しつつ直接アンテナを介して出力できる場合がある。つまり図1の電力出力回路を実現できた。たとえ不充分な場合でも、簡単なフィルタを後置するだけで解決できる場合がほとんどであり、工業的には十分メリットがある。
また必要により、直流分阻止の容量を挿入してもよい(図示せず)。
図5aは、方形波の組み合わせで、3次高調波を相殺できることが工業的には重要である。本実施例では、等しい物理量をもつ素子を2個用いるだけで、ほかには線形動作する素子を用いないので、極めて低歪である。
なおπ/3ラジアン=60°遅れのスイッチ制御信号を作り出す方法を例示すると、例えば予め6倍の周波数のクロック信号を作り、6分周することで正確なπ/3ラジアン=60°づつの位相遅れを作ることができる。あるいは、3個の遅延回路をリング状にならべたリング・オシレータを作り、出力点を変えて、出力を取り出すことにより、容易にπ/3ラジアン=60°の位相差を作ることができる。
π/4ラジアン=45°毎にスイッチを制御することも可能である。その場合は、0, 1, 1+0.404, 1, 0, -1, -1-0.404, -1, 0とすることでフーリエ級数展開したときの三次高調波をキャンセルできる。0.404という大きさの物理量素子も用意して、これを足し込むスイッチ制御を追加することで対応できる。同様に一般的にπ/mラジアン(m>2)で実現可能である。
図5aは、出力振幅は基準電圧源Vrefで一義的に決まるので、原則一定である。すなわち、搬送波出力振幅が一定の搬送波のみ、周波数変調波、位相変調波、および搬送波のオン/オフによる電信波に対応できる。
基準電圧源Vrefの代わりに、比較的低周波のベースバンド信号をDA変換した電圧に置き換えることにより、その電圧に応じた振幅を持つ高周波信号を直接生成できる。つまり振幅変調波や両側側波帯変調波を出力することが可能である。
しかしながら、ベースバンドのDA変換器やその出力の緩衝増幅器をA級動作させる必要があり、直接電力出力する場合には大きな電力を必要とし、効率的ではない。この対策として、効率を高めた発明を以下に述べる。
図6aは本願の第二の実施例の回路図であり、
N個の物理量素子E1〜ENをそれぞれスイッチ素子S1〜SNで基準電源Vrefとその基準点GNDのいずれかに切り替えることができる回路であり、物理量素子の他端を共通接続して出力とする回路である。図5aと同じものの説明は省略する。
まずは全ての物理量素子が同じ物理量値Euを持つとし、N個のうちのN/2+x個の物理量素子E1〜EN/2+2xがVref側に接続され、残りのN/2-x個の物理量素子EN/2+2x+1〜ENがGND側に接続された場合を想定する。スイッチの状態に応じた電源を用いて、図6bのように書き直し、テブナンの定理を適用して図6cの回路に変換すると、開放端電圧Vt
Vt=Vref(N/2+x)/N=Vref(0.5+x/N)
と表せる。また等価物理量Etは、常にEuをN個並列接続した値である。
ここで、例えばN=64,x=-31〜+31とすると、これは通常の6bitのDA変換器であり、6bitの分解能でデジタル値xに応じて0〜Vrefの任意の出力電圧を得ることができる。
まず、上記の例で、2x個の物理量素子E1〜E2xを高速で初めの半サイクルはVrefに、次の半サイクルはGNDに切り替える。残りのN/2-x個の理量素子E2x+1〜EN/2+2xはずっとVrefに接続し、N/2-x個の物理量素子EN/2+2x+1〜ENはずっとGNDに接続しておく。こうすると開放端出力電圧Vtは±Vref・x/Nの振幅の高周波電力出力を得ることができる。テブナンの定理に従って、これが負荷RLに出力される。この場合、負荷RLには方形波が出力されるので、低域濾波器を構成するために容量CLを接続することを推奨する。
なお方形波状の出力ではなく、例えば個数xとして、正弦波デジタル化した信号を順次与えてやれば、任意の正弦波状の高周波出力を得ることができる。xとしてデジタル・ドメインで所望の変調演算をしたものを用いれば、任意の変調波を出力することもできる。
図6dは図6a〜図6cの回路の物理量素子を抵抗とした場合の回路の例であり、負荷RLに並列に低域濾波器を構成する容量CLを付加している。この回路はDA変換器そのものであり、等価物理量Etを50Ωに選ぶと、直接標準的な伝送路や測定器に接続できる。等価物理量Etを75Ω,200Ω,300Ω等のアンテナの特性インピーダンスに合わせることもできる。
図6dは、電力効率が悪いという欠点がある。簡単に計算してみると、負荷抵抗RL、等価物理量EtもRLと等しくし、Vrefの電圧がかかっている場合、開放端で最大Vref peak-to-peakの正弦波を出せるので、整合負荷をつなぐとVref/2 ppとなり、負荷に伝達される最大出力電力(交流分)は実効値換算して、{(Vref/2)/(2sqrt(2))}2/RL=Vref 2/32RLが得られる。例えばVref=1V、RL=50Ωの場合の出力電力は0.625mW=-4dBmである。
一方無信号出力時、すなわちx=0のとき、交流出力電力はゼロにも関わらず、VrefからGNDへ直流電流が流れている。等価的に第一の抵抗2RLがVrefに、第二の抵抗2RLがGNDに接続されるため、Vref 2/4RLの無用な静止電力を消費している。これは実に最大出力電力の8倍にのぼる。
アナログ回路をLSI化する場合、ノイズの回り込みを抑制するために差動構成とするのが一般的である。実際、特許文献1および図3に示す電力出力回路も差動構成である。
差動構成の場合に図6dの欠点を克服する新たな回路を図6eとして提案する。
まず図6eにおいて、物理量素子は図6と同様に抵抗とする。正側出力O1につながる2x個の物理量素子E1〜E2xを高速で初めの半サイクルはVrefに、次の半サイクルはGNDに切り替える。残りのN-2x個の物理量素子E2x+1〜ENはずっと物理量素子相互接続とする。同様に負側出力O2につながる2x個の物理量素子E1’〜E2x’を初めの半サイクルはGNDに、次の半サイクルはVrefに切り替える。残りのにN/2-x個の物理量素子E2X+1’〜EN’はずっと抵抗間相互接続とする。
こうすると物理量素子間をスイッチ素子S2x+1〜SN,S2x+1’〜SN’を介してつないだ箇所の電位はどれもO1とO2の平均値となり、差動動作なのでその平均値はVrefとGNDの平均値すなわち中点電位Vref’と等しい。Vref’=Vref/2である。
抵抗間をつないだ箇所の電位はみな中点電位Vref’に等しいので、図6fのようにこの部分を全て相互接続してVref/2の基準電源に接続しても、等価である。なぜなら、同一電位どおしつまり電位差ゼロ間をつないだのであるから、オームの法則により、この結線には電流は流れず、この結線の有無で状態が変わらないからである。また図6fの上半分の正側はVrefとVref’間、下半分の負側はVref’とGND間につないだ2つの電力出力回路と等価である。
一方、図6eと図6fの回路において、無信号出力時、すなわちx=0のとき、交流出力電力はゼロであり、当然ながら正負の出力端子O1とO2間の電位差はゼロである。従ってスイッチ素子S2x+1〜SN,S2x+1’〜SN’でつないだ各抵抗間は電位差がゼロであり、この各抵抗間に電流は流れず、無駄な静止電力消費は無い。0022項に示した例に比べ電力効率が驚くほど改善できるという利点がある。
また図6eにおいて、説明の都合上、スイッチ制御は2xを単位として、偶数個まとめて行われている。ここで2xをyと置き替えることにより、y個とN/2-y個の制御可能にでき、yを1個単位で制御できる。つまり個数を半分にできる利点がある。以下の実施例ではいちいち記さないが、スイッチ制御が2x単位の場合は同様な変換ができることは言うまでもない。
なおスイッチ素子S2x+1〜SN,S2x+1’〜SN’間をつないだ部分には結局電流が流れないので、図6fのようにVref’端子を基準電源Vref/2に接続することに限定されず、開放したままでも等価である。あるいはバイパス容量を付けてバイパスしたり、大きな抵抗を介して基準電源Vref/2に接続しても、等価である。
また、図6d〜4fでは、それぞれ1本の抵抗の一端をスイッチ素子を介してVrefやGND等に接続しているが、これを複数の抵抗をそれぞれ別のスイッチ素子を介してVrefやGNDにつなぐか開放するかという切り替えをしても良い。この場合は、切り替え時の貫通電流を減らすことができる利点がある。
図6gは図6a〜図6cの回路の物理量素子を容量とした場合の回路の例であり、負荷RLに直列に共振用のインダクタを挿入したものである。図6cの等価回路から明らかなように、この回路はN階調の電圧源と、等価容量とインダクタからなる共振回路と、負荷TLの回路である。例えばN=1024とすると10bit DA変換器と等価であり、約0.1%の分解能で正弦波や変調波を含む任意のアナログ出力が可能である。またその等価回路はE級のそれと同一であり、極めて高効率であることが期待できる。
以上の考察から、図6gは、これまで不可能とされていたE級増幅器の出力を高効率で超多値化できたことに他ならない。工業的にこの意義は大きく、無線通信のみならず、有線通信やDC・ACコンバータ等の広い分野で高効率、低歪の製品を作り出せることを意味している。
0020項でスイッチ素子のオン・オフさせる個数xについて述べた。実際のスイッチ制御は、xの個数に応じた本数をハイレベルにするサーモメータ・デコーダと呼ばれる公知の回路の出力で、上記半サイクルごとに切り替える信号をゲートすることで容易に実現できる。そのほかにも、例えばスイッチ素子の制御端子を予め1個、2個、4個、8個・・づつまとめてつないでおき、xの二進コード表現で、上記半サイクルごとに切り替える信号をゲートする方法もある。予め物理量素子の大きさを1個、2個並列相当、4個並列相当、8個並列相当のものを作っておき、これをxの二進コード表現で制御されるスイッチ素子で切り替えても同様である。これらの組み合わせやその他の方法でもよく、例示に限定されない。
次に本願の第三の実施例として、図7aを用いて、変調器を含む電力出力回路を説明する。図7aは回路図としてはほぼ図6aと同じであるが、スイッチ素子S1〜SNの制御方法に下記の特徴がある。
まず図7aにて、x個の物理量素子Ex+1〜E1を高速搬送波で初めの半サイクルはVrefに、次の半サイクルはGNDに切り替える。別のx個の物理量素子E2x〜Ex+1を、高速搬送波をπ/3ラジアン=60°遅らせた信号で同様に切り替える。残りのN/2-x個の物理量素子E2x+1〜EN/2+2xはずっとVrefに接続し、N/2-x個の物理量素子EN/2+2x+1〜ENはGNDに接続しておく。
こうすると開放端出力電圧はVtは±Vref・x/Nの振幅の高周波電力出力を得ることができる。
前述と同様に、出力の波形をフーリエ級数展開すると、3次高調波が相殺され、5次,7次,11次・・の高調波を含み、0013で述べたのと同様な高調波減衰度を得ることができる。個数xとして、比較的低い周波数のベースバンド信号を与えると、この信号を高速搬送波で振幅変調波(正しくは両側波帯変調波)が得られる。
この回路の特徴は、変調器の機能を併せ持つ高周波電力出力回路である。すなわち図7aに示す比較的低速なデジタル・ベースバンド信号をデジタル値xとして入力とし、それにより設定された個数2x個のスイッチを高速で交番するように制御することで、直接アンテナ出力可能なコンパクトな電力出力回路を実現することができた。
ここで、物理量としては少なくとも抵抗を使った図7d〜7e、もしくは容量を使った図7f〜7gを用いることができる。ただしこれに限定されない。また図7e,7gの回路を使い、N-2x個づつのスイッチS2x+1〜SNとS2x+1’〜SN’を、VrefやVref’へつなぐのではなく、相互接続することにより第二の実施例で示した通りの高効率な電力出力回路を実現できる。
実は図7eや図7gの差動型の回路において、0032に示したスイッチ動作を細かく分析すると、0〜π/3ラジアンの区間はx個の物理量素子Ex+1〜E1がVrefに、別のx個の物理量素子E2x〜Ex+1がGNDに接続されていることがわかる。この期間のスイッチ素子S1〜S2Xの制御を、物理量素子E2x〜E1とE2x’〜E1’間を相互接続するように変えることで、この期間にこれらの物理素子に流れる電流をゼロにすることができるのは明らかである。π〜4π/3ラジアンの期間も同様である。
このようにより詳細にスイッチ制御することで、さらなる低消費電力化を図ることもできる。
0017で述べた、例えば予め6倍の周波数のクロック信号を作り、6分周することで出来るπ/3ラジアン=60°づつの位相遅れを持つ信号から簡単な論理で、かかるスイッチ制御信号を作ることができる。あるいは、3個の遅延回路をリング状にならべたリング・オシレータを用いても良い。
特に図示はしないが、スイッチの制御方法としては、上記のほかにも例えば、基準電源VrefとGND間を高速でスイッチングする素子を設け、ベースバンド信号で比較的ゆっくりスイッチングされるそれぞれx個のスイッチ素子を介してまとめてから、高速でスイッチングする素子に接続しても良い。
このようにすると高速で動くスイッチが限定できる利点がある。
0002で述べたように図2のI,Qと呼ばれる2つの信号をπ/2ラジアン=90°位相差を持つ高速信号でそれぞれ変調する方式が広く用いられている。
本願の第三の実施例の「変調器を含む電力出力回路」を二つ並列接続し、I,Qそれぞれに合わせたスイッチ制御をすることで実現できる。なおこの中身は、2N個(差動の場合は4N個)の物理素子とスイッチの直列接続の集まりなので、2つの「変調器を含む電力出力回路」を渾然一体にまとめて作り、正しくそれぞれの個数のスイッチ制御をしても良い。
本願発明によれば、これまでの常識を覆し、線形領域で動作するトランジスタを使わずに、高効率で、高調波妨害の少ない電力出力回路を構成することができる。また歪を発生する要素がほとんどないので、極めて低歪である。
これにより、これまで必要だったアナログ動作の電力増幅回路を、不要にすることができる。特に本願発明の電力出力回路を搭載した無線器の出力から直接アンテナに接続することができ、大幅なコストダウンも見込める。
本願を適用した無線送信器のブロック図の一例 従来の無線送信器のブロック図の一例 従来のプリエンファシス機能を有する有線通信用パルス出力回路の一例 従来のE級電力増幅回路の一例 本願の第一の実施例であり、同図aは基本回路図、同図bはスイッチにより印加される内部波形、同図cは電源を用いた等価回路、同図dはテブナンの定理を適用した等価回路、同図eはブナンの定理を適用した内部波形、同図fは抵抗を用いた実施例、同図gは容量を用いた実施例 本願の第二の実施例であり、同図aは基本回路図、同図bは電源を用いた等価回路、同図cはテブナンの定理を適用した等価回路、同図dは抵抗を用いた実施例、同図eは抵抗を用いた高効率な実施例、同図fは抵抗を用いた高効率な別の実施例、同図gは容量を用い高効率で可変出力かつ低電力化な実施例 本願の第三の実施例であり、同図aは基本回路図、同図bは電源を用いた等価回路、同図cはテブナンの定理を適用した等価回路、同図dは抵抗を用いた実施例、同図eは抵抗を用いた高効率な実施例、同図fは抵抗を用いた高効率な別の実施例、同図gは容量を用い高効率で可変出力かつ低電力化な実施例
E1〜EN N個の物理量素子
E1’〜EN’ N個の物理量素子
S1〜SN N個のスイッチ素子
S1’〜SN’ N個のスイッチ素子
Sft 位相器
Vref,Vref’ 基準電圧源
GND 基準電圧(接地)
O1,O2 出力端子
V1,V2 電圧源
V1,V2 電圧源
Vt 等価電圧源
I1 入力信号
RL,RL1,RL2 負荷抵抗
CL,CL1,CL2 容量
LL,LL1,LL2 インダクタ



Claims (8)

  1. 複数の物理量素子の一端を共通接続して出力端子に接続し、他端はそれぞれスイッチ素子を介して第一もしくは第二の基準電圧源に切り替え接続する回路において、
    所定個数のスイッチ素子を交番させるとともに、残個数のスイッチ素子を前記基準電圧源またはその中間電位のいずれか、もしくは前記各物理量素子間を相互接続するスイッチ素子を付加して制御するスイッチ制御回路を有することを特徴とする電力出力回路。
  2. 請求項1の電力出力回路を2個差動接続した回路において、
    前記残個数のスイッチ素子を共通接続するスイッチ制御回路を有すことで、前記中間電位を生成することを特徴とする電力出力回路。
  3. 請求項1の電力出力回路を2個差動接続した回路において、
    前記相互接続するスイッチ素子により前記差動間の対応する各物理量素子間を相互接続するスイッチ制御回路を有することを特徴とする電力出力回路。
  4. 請求項1〜3の電力出力回路において、
    前記所定個数のスイッチ素子を複数群に分けてそれぞれ異なる位相で交番させるスイッチ制御回路、もしくはこれと等価な制御をするスイッチ制御回路を有することを特徴とする電力出力回路。
  5. 請求項1〜4の電力出力回路において、
    入力されるデジタル・ベース・バンド信号に応じて前記所定個数を制御するスイッチ制御回路を有することを特徴とする変調器を含む電力出力回路。
  6. 請求項1〜5の電力出力回路において、
    物理量素子が抵抗であって、負荷に並列に容量を付加したことを特徴とする電力出力回路もしくは変調器を含む電力出力回路。
  7. 請求項1〜5の電力出力回路において、
    物理量素子が容量であって、負荷に直列にインダクタンスを付加したことを特徴とする電力出力回路もしくは変調器を含む電力出力回路。
  8. 複数の容量の一端を共通接続して出力端子に接続し、他端はそれぞれスイッチ素子を介して第一もしくは第二の基準電圧源に切り替え接続する回路において、
    所定個数のスイッチ素子を交番させるとともに、残個数のスイッチ素子を前記基準電圧源のいずれかに接続する制御するスイッチ制御回路を有することを特徴とする電力出力回路。

JP2015542093A 2015-01-09 2015-01-09 アナログ信号電力出力回路 Active JP5987265B1 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2015/050561 WO2016111018A1 (ja) 2015-01-09 2015-01-09 アナログ信号電力出力回路

Publications (2)

Publication Number Publication Date
JP5987265B1 JP5987265B1 (ja) 2016-09-07
JPWO2016111018A1 true JPWO2016111018A1 (ja) 2017-04-27

Family

ID=56355738

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015542093A Active JP5987265B1 (ja) 2015-01-09 2015-01-09 アナログ信号電力出力回路

Country Status (4)

Country Link
US (1) US20190115883A1 (ja)
JP (1) JP5987265B1 (ja)
CN (1) CN107408920B (ja)
WO (1) WO2016111018A1 (ja)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1171981B1 (de) * 1999-04-22 2003-11-05 Infineon Technologies AG Digitales gmsk-filter
JPWO2004100118A1 (ja) * 2003-05-07 2006-07-13 東芝松下ディスプレイテクノロジー株式会社 El表示装置およびその駆動方法
JP2005065061A (ja) * 2003-08-19 2005-03-10 National Institute Of Information & Communication Technology 無線データ伝送方法及びシステム、並びにプログラム
US6850181B1 (en) * 2004-01-08 2005-02-01 National Semiconductor Corporation Apparatus and method for noise reduction for a successive approximation analog-to-digital converter circuit
US20130038136A1 (en) * 2011-03-25 2013-02-14 Qualcomm Incorporated Filter for improved driver circuit efficiency and method of operation
JP2013187678A (ja) * 2012-03-07 2013-09-19 Renesas Electronics Corp 出力回路、出力回路の制御方法及び半導体装置
JP6315164B2 (ja) * 2012-09-28 2018-04-25 セイコーエプソン株式会社 発振回路、振動デバイス、電子機器、移動体、振動デバイスの調整方法及び感度調整回路

Also Published As

Publication number Publication date
JP5987265B1 (ja) 2016-09-07
CN107408920B (zh) 2018-05-29
CN107408920A (zh) 2017-11-28
WO2016111018A1 (ja) 2016-07-14
US20190115883A1 (en) 2019-04-18

Similar Documents

Publication Publication Date Title
US10886879B2 (en) Digital modulator and digital-to-analog conversion techniques associated therewith
US7733980B2 (en) Quadrature modulation circuits and systems supporting multiple modulation modes at gigabit data rates
US20170222859A1 (en) Digital quadrature modulator and switched-capacitor array circuit
Ye et al. A digitally modulated 2.4 GHz WLAN transmitter with integrated phase path and dynamic load modulation in 65nm CMOS
JP2017526226A (ja) スイッチドキャパシタ送信機回路及び方法
FI102930B (fi) Lähetin käsittäen elektronisen järjestelyn moduloidun kantoaaltosignaa lin tuottamiseksi
WO2011054727A1 (en) Digital affine transformation modulated power amplifier for wireless communications
WO2018132006A1 (en) Intrinsically linear, digital power amplifier employing nonlinearly-sized rf-dac, multiphase driver, and overdrive voltage control
JP2009524329A (ja) マルチレベル・パルス幅変調によるカーテシアン変調システム。
US9647866B2 (en) RF transmitter, integrated circuit device, wireless communication unit and method therefor
US7463103B2 (en) Chaotic signal generator for ultra wide band communication system
Chowdhury et al. A 2.4 GHz mixed-signal polar power amplifier with low-power integrated filtering in 65nm CMOS
JP4803695B2 (ja) 位相及び振幅のデジタル変調を行う回路とその方法
JP2017225147A (ja) パルス幅変調を使用したスイッチトモード高線形性送信機
JP5987265B1 (ja) アナログ信号電力出力回路
KR100799227B1 (ko) 진폭 변조를 위한 캐스코드 구조의 전력 증폭기
JP4421350B2 (ja) ハーモニックミキサ及びこれを備えた無線装置
US9979404B1 (en) Multi-phase amplitude and phase modulation
CN100454757C (zh) 频率调变传输装置
CN113037337B (zh) 近场通信传送电路、相关芯片及电子装置
US7324798B2 (en) 2N-order sub-harmonic frequency modulator having high carrier suppression ratio and direct conversion transmitter using the same
US9166577B2 (en) Modulation through differentially delayed clocks
CN206432973U (zh) 直接频率合成毫米波中频调制系统
Cho et al. A 40–170 MHz PLL-based PWM driver using 2-/3-/5-level class-D PA in 130 nm CMOS
US20110084865A1 (en) Digital rf converter and rf converting method thereof

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160719

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160724

R150 Certificate of patent or registration of utility model

Ref document number: 5987265

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150