JPS6424562U - - Google Patents

Info

Publication number
JPS6424562U
JPS6424562U JP11941187U JP11941187U JPS6424562U JP S6424562 U JPS6424562 U JP S6424562U JP 11941187 U JP11941187 U JP 11941187U JP 11941187 U JP11941187 U JP 11941187U JP S6424562 U JPS6424562 U JP S6424562U
Authority
JP
Japan
Prior art keywords
line receiver
diode
magnetic disk
disk device
voltage range
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11941187U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP11941187U priority Critical patent/JPS6424562U/ja
Publication of JPS6424562U publication Critical patent/JPS6424562U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Description

【図面の簡単な説明】
第1図はこの考案の一実施例を示すインタフエ
ースの回路構成を示す接続図、第2図は保護ダイ
オードの電圧特性を示す図、第3図はこの考案の
他の実施例を示す図、第4図は従来の装置の一例
を示す図、第5図、第6図はそれぞれ従来の装置
の動作を説明するための図。 1は入力端子、2はスイツチ、3はラインレシ
ーバ、4はプルアツプ電源、5はターミナル抵抗
、10は保護ダイオード、11は直列抵抗。なお
、各図中同一符号は同一又は相当部分を示すもの
とする。

Claims (1)

  1. 【実用新案登録請求の範囲】 (1) インタフエースにラインレシーバが接続さ
    れ、このインタフエースを介して制御信号を上記
    ラインレシーバに入力するよう構成された回路を
    有する磁気デイスク装置において、 上記ラインレシーバの入力端子と接地との間に
    接続された保護ダイオードを備え、 上記ラインレシーバの入力端子に上記保護ダイ
    オードによつて定められた許容電圧範囲外の高電
    圧が印加されたときは上記保護ダイオードが導通
    し上記許容電圧範囲内に電圧を降下させて上記ラ
    インレシーバに送出することを特徴とする磁気デ
    イスク装置。 (2) 許容電圧範囲を上記保護ダイオードに定電
    圧ダイオード(ツエナダイオード)を用いて定め
    ることを特徴とする実用新案登録請求の範囲第1
    項記載の磁気デイスク装置。 (3) 許容電圧範囲を電源電圧とダイオードとを
    用いて定めることを特徴とする実用新案登録請求
    の範囲第1項記載の磁気デイスク装置。
JP11941187U 1987-08-04 1987-08-04 Pending JPS6424562U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11941187U JPS6424562U (ja) 1987-08-04 1987-08-04

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11941187U JPS6424562U (ja) 1987-08-04 1987-08-04

Publications (1)

Publication Number Publication Date
JPS6424562U true JPS6424562U (ja) 1989-02-09

Family

ID=31364616

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11941187U Pending JPS6424562U (ja) 1987-08-04 1987-08-04

Country Status (1)

Country Link
JP (1) JPS6424562U (ja)

Similar Documents

Publication Publication Date Title
JPS6424562U (ja)
JPS5819321U (ja) 負荷制御装置
JPS59154934U (ja) アナログスイツチ回路
JPS5914426U (ja) 入力回路
JPS6257470U (ja)
JPS5857965U (ja) 信号発生器
JPS5950115U (ja) スイツチング形増幅器の保護回路
JPS58173921U (ja) 電流−電圧変換用ゲイン切替回路
JPS6040132U (ja) 位相切換回路
JPS5854717U (ja) 定電圧回路
JPS6013476U (ja) 接点信号線の断線検知回路
JPS6247249U (ja)
JPS5911398U (ja) 二線式伝送器
JPS6059621U (ja) 可変抵抗回路
JPS594469U (ja) 電源モニタ回路
JPS60124149U (ja) ステレオ受信機
JPS6050541U (ja) 信号切換回路
JPS59138151U (ja) リレ−駆動回路
JPS61174229U (ja)
JPS6257842U (ja)
JPS6129558U (ja) アクテイブレシ−ブ回路
JPS604055U (ja) 双方向インタ−フエ−ス回路
JPS5893017U (ja) スイツチ付リミツタ
JPS60167432U (ja) 高周波スイツチ
JPS6116634U (ja) マイクロコンピユ−タの動作コントロ−ル回路