JPS6399418U - - Google Patents

Info

Publication number
JPS6399418U
JPS6399418U JP1986196373U JP19637386U JPS6399418U JP S6399418 U JPS6399418 U JP S6399418U JP 1986196373 U JP1986196373 U JP 1986196373U JP 19637386 U JP19637386 U JP 19637386U JP S6399418 U JPS6399418 U JP S6399418U
Authority
JP
Japan
Prior art keywords
differential amplifier
timing adjustment
bias voltage
adjustment device
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1986196373U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1986196373U priority Critical patent/JPS6399418U/ja
Publication of JPS6399418U publication Critical patent/JPS6399418U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Description

【図面の簡単な説明】
第1図はこの考案による信号ラインのタイミン
グ調整装置の一実施例のブロツク回路図、第2図
はその動作を説明するための説明図、第3図は従
来技術による信号ラインのタイミング調整回路の
一例を示す回路図、第4図はその動作を説明する
ための説明図である。 11……差動増幅器、12……バイアス電圧調
整器。

Claims (1)

    【実用新案登録請求の範囲】
  1. 入力信号レベルが設定されたスレツシユホルド
    レベルに達した時出力信号を発生する差動増幅器
    を用いた信号ラインのタイミング調整装置におい
    て、上記差動増幅器にバイアス電圧調整器を備え
    、これによつて差動増幅器のバイアス電圧を可変
    設定することにより上記スレツシユホルドレベル
    の設定値を調整するようにしたことを特徴とする
    信号ラインのタイミング調整装置。
JP1986196373U 1986-12-19 1986-12-19 Pending JPS6399418U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1986196373U JPS6399418U (ja) 1986-12-19 1986-12-19

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1986196373U JPS6399418U (ja) 1986-12-19 1986-12-19

Publications (1)

Publication Number Publication Date
JPS6399418U true JPS6399418U (ja) 1988-06-28

Family

ID=31155131

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1986196373U Pending JPS6399418U (ja) 1986-12-19 1986-12-19

Country Status (1)

Country Link
JP (1) JPS6399418U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5966217A (ja) * 1982-10-08 1984-04-14 Hitachi Ltd 可変遅延回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5966217A (ja) * 1982-10-08 1984-04-14 Hitachi Ltd 可変遅延回路

Similar Documents

Publication Publication Date Title
JPS6399418U (ja)
JPS6188327U (ja)
JPS62124658U (ja)
JPS60167467U (ja) オ−トブラツク回路
JPS5866709U (ja) 安定化発振回路
JPS62150662U (ja)
JPH01136998U (ja)
JPH02118319U (ja)
JPS5927616U (ja) 自動レベル制御回路
JPS6378417U (ja)
JPS6277911U (ja)
JPS5830342U (ja) 送信機出力制御回路
JPS5883866U (ja) 信号電圧調整装置
JPS62198711U (ja)
JPS62155580U (ja)
JPS6267354U (ja)
JPH0223112U (ja)
JPS61124111U (ja)
JPH01115378U (ja)
JPS5898250U (ja) 警音器の音量調整装置
JPS6150348U (ja)
JPS5813718U (ja) 可変利得増幅回路
JPS6425220U (ja)
JPH03115427U (ja)
JPS60160622U (ja) 音量調整装置