JPS63200623A - 自動ハイブリツド回路 - Google Patents
自動ハイブリツド回路Info
- Publication number
- JPS63200623A JPS63200623A JP3234987A JP3234987A JPS63200623A JP S63200623 A JPS63200623 A JP S63200623A JP 3234987 A JP3234987 A JP 3234987A JP 3234987 A JP3234987 A JP 3234987A JP S63200623 A JPS63200623 A JP S63200623A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- wire
- line
- hybrid circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 8
- 230000005540 biological transmission Effects 0.000 claims description 5
- 230000002457 bidirectional effect Effects 0.000 claims description 3
- 238000006243 chemical reaction Methods 0.000 claims description 2
- 238000001514 detection method Methods 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 9
- 230000000694 effects Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Landscapes
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は二線メタリック線路を用いたディジタル双方向
伝送に用いられ、四線入力端子から四線出力端子に廻り
込む信号を打ち消し、二線四線変換を行なうための自動
ハイブリッド回路に関するものである。
伝送に用いられ、四線入力端子から四線出力端子に廻り
込む信号を打ち消し、二線四線変換を行なうための自動
ハイブリッド回路に関するものである。
第1図は、従来の自動ハイブリッド回路の構成の例を示
す図である。
す図である。
この構成では、不平衡型の四線入力端子1と平衡型の二
線入出力端子2,2′と、不平衡型の四線出力端子3と
を備え、四線入力端子1、四線出力端子3および二線入
出力端子2.2′は、それぞれハイブリッド回路10に
接続されている。
線入出力端子2,2′と、不平衡型の四線出力端子3と
を備え、四線入力端子1、四線出力端子3および二線入
出力端子2.2′は、それぞれハイブリッド回路10に
接続されている。
該ハイブリッド回路10は、通常トランスや簡単な半導
体増幅器で構成されるもので、その−例を第3図に示す
。
体増幅器で構成されるもので、その−例を第3図に示す
。
第3図において、12はトランスを示している。このハ
イブリッド回路は、送信側の信号を入力とする平衡回路
網6を備え、この回路網6の特性を、接続された二線回
線の特性に整合させることにより四線入力端子から四線
出力端子にM9込む信号を打ち渭している。
イブリッド回路は、送信側の信号を入力とする平衡回路
網6を備え、この回路網6の特性を、接続された二線回
線の特性に整合させることにより四線入力端子から四線
出力端子にM9込む信号を打ち渭している。
従来の自動ハイブリッド回路では、この平衡回路網6と
して、あらかじめ特性の異なる複数の回路網8.〜80
を設けておいて、選択回路9により、二線入出力端子に
接続される二線回線の特性に応じて切り換えられるよう
な構成を採っており、レベル検出回路11によって、出
力端子3に廻り込む信号のレベルを検出して、これを最
低にするように選択回路9のスイッチを切り換えるよう
にしている。
して、あらかじめ特性の異なる複数の回路網8.〜80
を設けておいて、選択回路9により、二線入出力端子に
接続される二線回線の特性に応じて切り換えられるよう
な構成を採っており、レベル検出回路11によって、出
力端子3に廻り込む信号のレベルを検出して、これを最
低にするように選択回路9のスイッチを切り換えるよう
にしている。
第2図は、上述の回路網の8.〜8nの中の一つについ
て、その構成の例を示したものであり、13.14は抵
抗器、15は蓄電器(以下コンデンサともいう)を表わ
している。
て、その構成の例を示したものであり、13.14は抵
抗器、15は蓄電器(以下コンデンサともいう)を表わ
している。
上述したような従来の自動ハイブリッド回路においては
、ゲイジタル双方向伝送のように伝送帯域を広く必要と
する伝送に用いるためには、回路網8を、複素インピー
ダンスとし、二線回線の周波数特性と広帯域にわたって
整合するため、予め、大きさと周波数特性の異なる多く
の回路網を用意しておくことが必要となるので、その規
模が大となる欠点があった。
、ゲイジタル双方向伝送のように伝送帯域を広く必要と
する伝送に用いるためには、回路網8を、複素インピー
ダンスとし、二線回線の周波数特性と広帯域にわたって
整合するため、予め、大きさと周波数特性の異なる多く
の回路網を用意しておくことが必要となるので、その規
模が大となる欠点があった。
本発明はこのような従来の問題点に鑑み、ハイブリッド
回路の平衡回路網の回路規模を増加することなく、種々
の回路の特性に整合することの可能な自動ハイブリッド
回路を提供することを目的としている。
回路の平衡回路網の回路規模を増加することなく、種々
の回路の特性に整合することの可能な自動ハイブリッド
回路を提供することを目的としている。
本発明によれば、上述の目的は前記特許請求の範囲に記
載した手段により達成される。
載した手段により達成される。
すなわち、本発明は、ハイブリッド回路の廻り込み信号
を減少させるため、平衡回路網を自動的に制御するよう
な自動ハイブリッド回路において、二つの抵抗と一つの
コンデンサの三素子からなる平衡回路網の内の−っの抵
抗を制御することによって必要な特性を得ることを主な
特徴とするものであって、平衡回路網全体の特性を切り
換える従来の回路とは、平衡回路網の構成が異なるもの
である。
を減少させるため、平衡回路網を自動的に制御するよう
な自動ハイブリッド回路において、二つの抵抗と一つの
コンデンサの三素子からなる平衡回路網の内の−っの抵
抗を制御することによって必要な特性を得ることを主な
特徴とするものであって、平衡回路網全体の特性を切り
換える従来の回路とは、平衡回路網の構成が異なるもの
である。
第4図は、本発明の一実施例のブロック図である。
同図において、四線入力端子1には送信すべき信号が不
平衡信号として到来する。
平衡信号として到来する。
二線入出力端子2,2′には、メタリックの平衡型の二
線回線が接続され、四線出力端子3から受信信号が不平
衡信号として出力される。
線回線が接続され、四線出力端子3から受信信号が不平
衡信号として出力される。
また、入力端子1に入力した信号は、ハイブリッド回路
10に入力し、二線入出力端子2 。
10に入力し、二線入出力端子2 。
2′より二線回線に伝送される。
ハイブリッド回路10は平衡回路網6′を備えている。
平衡回路網6′は、四線入力端子1から四線出力端子3
に廻り込む信号と逆相の信号を作り、art込む信号を
打ち消すものであり、この平衡回路網6には、コンデン
サ18に並列に接続された抵抗器17とこれらのコンデ
ンサ18と抵抗器17に直列に接続された可変抵抗器1
6を持つ回路網を用い線路の特性を疑似している。この
時、抵抗器17およびコンデンサ18の値は、二線入出
力端子2−2′に接続する各二線回線の低周波領域のイ
ンピーダンス特性に近似した値の平均的な値に固定する
。
に廻り込む信号と逆相の信号を作り、art込む信号を
打ち消すものであり、この平衡回路網6には、コンデン
サ18に並列に接続された抵抗器17とこれらのコンデ
ンサ18と抵抗器17に直列に接続された可変抵抗器1
6を持つ回路網を用い線路の特性を疑似している。この
時、抵抗器17およびコンデンサ18の値は、二線入出
力端子2−2′に接続する各二線回線の低周波領域のイ
ンピーダンス特性に近似した値の平均的な値に固定する
。
また、ハイブリッド回路10の出力は、分岐され信号レ
ベルの検出回路11に入力され、そのI!’)込み信号
レベルが最も小さくなるように、可変抵抗器16の値を
変化させることにより制御する。
ベルの検出回路11に入力され、そのI!’)込み信号
レベルが最も小さくなるように、可変抵抗器16の値を
変化させることにより制御する。
第5図は、本実施例の特性を示す図で、コンデンサ18
と抵抗器17の値を固定し、可変抵抗器16の値を変化
させた時、検出回路で検出される信号レベルの測定例を
示している。
と抵抗器17の値を固定し、可変抵抗器16の値を変化
させた時、検出回路で検出される信号レベルの測定例を
示している。
可変抵抗器16の値を100Ωから200Ωの間で変化
させることにより、四線出力へ廻り込む信号レベルを二
線回線の線種によらず、四線入力信号レベルに比べて、
30dB以上打ち消すことができ、可変抵抗器16の値
のみの制御により、廻り込み信号のレベルを抑圧できる
ことがわかる。
させることにより、四線出力へ廻り込む信号レベルを二
線回線の線種によらず、四線入力信号レベルに比べて、
30dB以上打ち消すことができ、可変抵抗器16の値
のみの制御により、廻り込み信号のレベルを抑圧できる
ことがわかる。
以上説明したように、本発明によれば、平衡回路網を構
成する部品のうちの、一つの抵抗器の抵抗値のみを制御
することにより、二線回線の特性に応じて、信号の廻り
込みを打ち消すことができるので、平衡回路網の回路規
模を小さくすることができるから、簡潔な回路の小形な
自動ハイブリッド回路を構成できるという利点がある。
成する部品のうちの、一つの抵抗器の抵抗値のみを制御
することにより、二線回線の特性に応じて、信号の廻り
込みを打ち消すことができるので、平衡回路網の回路規
模を小さくすることができるから、簡潔な回路の小形な
自動ハイブリッド回路を構成できるという利点がある。
第1図は従来の自動ハイブリッド回路の構成の例を示す
図、第2図は回路網の構成の例を示す図、第3図はハイ
ブリッド回路の構成の例を示す図、第4図は本発明の一
実施例のブロック図、第5図は実施例の特性を示す図で
ある。 1 ・・・・・・四線入力端子、 2.2′・・・・
・・二線入出力端子、 3 ・・・・・・四線出力
端子、6.6′・・・・・・平衡回路網、 8.81〜
8n・・・・・・回路網、 10・・・・・・ハイブ
リッド回路、11 ・・・・・・検出回路、 12
・・・・・・トランス、13.14.17−・・・・・
抵抗器、 15゜18 ・・・・・・ コンデンサ、
16 ・・・・・・可変抵抗器
図、第2図は回路網の構成の例を示す図、第3図はハイ
ブリッド回路の構成の例を示す図、第4図は本発明の一
実施例のブロック図、第5図は実施例の特性を示す図で
ある。 1 ・・・・・・四線入力端子、 2.2′・・・・
・・二線入出力端子、 3 ・・・・・・四線出力
端子、6.6′・・・・・・平衡回路網、 8.81〜
8n・・・・・・回路網、 10・・・・・・ハイブ
リッド回路、11 ・・・・・・検出回路、 12
・・・・・・トランス、13.14.17−・・・・・
抵抗器、 15゜18 ・・・・・・ コンデンサ、
16 ・・・・・・可変抵抗器
Claims (1)
- 二線式線路と四線式線路との間に位置して二線四線変
換を行ないディジタル信号の双方向伝送に用いられるハ
イブリッド回路であって、抵抗器と蓄電器とを並列に接
続した回路に可変抵抗器を直列に接続して成る平衡回路
網を設け、四線入力端子側から四線出力端子側への信号
の廻り込みが最少になるように、前記可変抵抗器の抵抗
値を変化せしめる手段を具備することを特徴とする自動
ハイブリッド回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3234987A JPS63200623A (ja) | 1987-02-17 | 1987-02-17 | 自動ハイブリツド回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3234987A JPS63200623A (ja) | 1987-02-17 | 1987-02-17 | 自動ハイブリツド回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63200623A true JPS63200623A (ja) | 1988-08-18 |
Family
ID=12356483
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3234987A Pending JPS63200623A (ja) | 1987-02-17 | 1987-02-17 | 自動ハイブリツド回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63200623A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5287406A (en) * | 1990-07-06 | 1994-02-15 | Fujitsu Limited | Hybrid circuit having a two-wire/four-wire converting function |
-
1987
- 1987-02-17 JP JP3234987A patent/JPS63200623A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5287406A (en) * | 1990-07-06 | 1994-02-15 | Fujitsu Limited | Hybrid circuit having a two-wire/four-wire converting function |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3973089A (en) | Adaptive hybrid circuit | |
US4096362A (en) | Automatic cable balancing network | |
US4096361A (en) | Test apparatus for obtaining impedance settings for hybrid balance networks | |
US4273963A (en) | Automatic equalization for digital transmission systems | |
US4074087A (en) | Bidirectional voice frequency repeater | |
CA1233531A (en) | Electronic hybrid circuit | |
US3480742A (en) | Hybrid circuit | |
US5136575A (en) | Cancelling circuit and transmission system | |
JPS63200623A (ja) | 自動ハイブリツド回路 | |
US4065646A (en) | Power converter | |
US3875350A (en) | Self-balancing hybrid circuit | |
US4223272A (en) | Four-terminal network of adjustable transfer function | |
US4127750A (en) | Apparatus for transmitting and receiving pulses | |
US3904838A (en) | Two-wire, bi-directional voice frequency repeater | |
JPS5828970B2 (ja) | 2線↓−4線変換回路 | |
JPS63153988A (ja) | 加入者回路 | |
JPS60112348A (ja) | 防側音回路 | |
JP2646669B2 (ja) | 電子式ハイブリッド回路 | |
JPH0247908B2 (ja) | Bosokuonkaironosaitekiinpiidansukenshutsuhoho | |
US4090043A (en) | Electronic hybrid circuit | |
JPS6064535A (ja) | 縦バランス調整回路 | |
AU541565B2 (en) | Automatic equalization for digital transmission systems | |
JPS63153989A (ja) | 加入者回路 | |
AU681169B2 (en) | Line termination circuit | |
JPS59167109A (ja) | 二端子インピ−ダンス回路 |