JPS63169736U - - Google Patents
Info
- Publication number
- JPS63169736U JPS63169736U JP6018587U JP6018587U JPS63169736U JP S63169736 U JPS63169736 U JP S63169736U JP 6018587 U JP6018587 U JP 6018587U JP 6018587 U JP6018587 U JP 6018587U JP S63169736 U JPS63169736 U JP S63169736U
- Authority
- JP
- Japan
- Prior art keywords
- signal
- monitored
- digital signal
- shift register
- receives
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Time-Division Multiplex Systems (AREA)
- Dc Digital Transmission (AREA)
Description
図は本考案の一実施例を示す回路図。
10……被監視デイジタル信号、20……第一
シフトレジスタ、30……第二シフトレジスタ、
40……カウンタ回路、50……ナンドゲート、
60……インバータ、70……信号断障害信号、
80……マスタクロツク、90……基準パルス。
シフトレジスタ、30……第二シフトレジスタ、
40……カウンタ回路、50……ナンドゲート、
60……インバータ、70……信号断障害信号、
80……マスタクロツク、90……基準パルス。
Claims (1)
- 【実用新案登録請求の範囲】 被監視デイジタル信号の断を検出する信号断検
出回路において、 上記被監視デイジタル信号の「高」レベル電位
でセツトされ基準パルスをタイミング入力とする
第一シフトレジスタ20と、 上記被監視デイジタル信号の「低」レベル電位
でセツトされ上記基準パルスをタイミング入力と
する第二シフトレジスタ30と、 上記第一および第二シフトレジスタの出力を入
力し上記被監視デイジタル信号のレベルが一方の
レベルに固定された場合信号断障害信号を出力す
るゲート回路50と を含むことを特徴とする信号断検出回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6018587U JPS63169736U (ja) | 1987-04-20 | 1987-04-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6018587U JPS63169736U (ja) | 1987-04-20 | 1987-04-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63169736U true JPS63169736U (ja) | 1988-11-04 |
Family
ID=30892371
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6018587U Pending JPS63169736U (ja) | 1987-04-20 | 1987-04-20 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63169736U (ja) |
-
1987
- 1987-04-20 JP JP6018587U patent/JPS63169736U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS63169736U (ja) | ||
JPS6222869Y2 (ja) | ||
JPH02120942U (ja) | ||
JPS61123638U (ja) | ||
JPS63118647U (ja) | ||
JPS5954871U (ja) | 検出装置 | |
JPS582050U (ja) | 接続状態検出回路 | |
JPH03123337U (ja) | ||
JPH0322480U (ja) | ||
JPS60153355U (ja) | マルチcpuシステムの制御装置 | |
JPS60135695U (ja) | 時間差測定回路 | |
JPH0187446U (ja) | ||
JPH0244447U (ja) | ||
JPH01162942U (ja) | ||
JPS6368259U (ja) | ||
JPH03116441U (ja) | ||
JPS5827777U (ja) | 遅延時間測定回路 | |
JPS6059635U (ja) | Da変換器 | |
JPS5914449U (ja) | 同期信号入力回路 | |
JPS6273630U (ja) | ||
JPS643329U (ja) | ||
JPS5864137U (ja) | 周波数電圧変換回路 | |
JPS63129333U (ja) | ||
JPS6142136U (ja) | タツチセンサ−制御回路 | |
JPS6251822U (ja) |