JPS63133739U - - Google Patents
Info
- Publication number
- JPS63133739U JPS63133739U JP2493987U JP2493987U JPS63133739U JP S63133739 U JPS63133739 U JP S63133739U JP 2493987 U JP2493987 U JP 2493987U JP 2493987 U JP2493987 U JP 2493987U JP S63133739 U JPS63133739 U JP S63133739U
- Authority
- JP
- Japan
- Prior art keywords
- clock
- lock
- detection circuit
- circuit
- unlock detection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000008929 regeneration Effects 0.000 claims description 8
- 238000011069 regeneration method Methods 0.000 claims description 8
- 238000001514 detection method Methods 0.000 claims description 6
- 230000005540 biological transmission Effects 0.000 claims 2
- 230000001172 regenerating effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
第1図および第2図は、この考案に係る時分割
多重化システムのクロツク再生装置の実施例を示
すものであつて、第1図は全体構成を示すブロツ
ク図、第2図は第1図中のクロツク再生回路の全
体構成を示すブロツク図である。 1:第1のクロツク再生回路、2:第2のクロ
ツク再生回路、3:第1のロツク・アンロツク検
出回路、4:第2のロツク・アンロツク検出回路
、5:再生ロツク切換回路、11:位相比較回路
、12:低域フイルタ、13:電圧制御発振器、
14:負帰還回路、31:帯域フイルタ、32:
エンベローブ検波回路、33:コンパレータ。
多重化システムのクロツク再生装置の実施例を示
すものであつて、第1図は全体構成を示すブロツ
ク図、第2図は第1図中のクロツク再生回路の全
体構成を示すブロツク図である。 1:第1のクロツク再生回路、2:第2のクロ
ツク再生回路、3:第1のロツク・アンロツク検
出回路、4:第2のロツク・アンロツク検出回路
、5:再生ロツク切換回路、11:位相比較回路
、12:低域フイルタ、13:電圧制御発振器、
14:負帰還回路、31:帯域フイルタ、32:
エンベローブ検波回路、33:コンパレータ。
Claims (1)
- 狭帯域のキヤプチヤーレンジを有する複数個の
クロツク再生回路と、このクロツク再生回路の同
期あるいは非同期を検出して伝送レート識別信号
を生成出力するためのロツク・アンロツク検出回
路と、各クロツク再生回路からの再生クロツクを
ロツク・アンロツク検出回路の伝送レート識別信
号に基づき切り換え信号処理クロツクとして出力
する再生クロツク切換回路とを設けたことを特徴
とする時分割多重化システムのクロツク再生装置
。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2493987U JPS63133739U (ja) | 1987-02-24 | 1987-02-24 | |
US07/055,073 US4884267A (en) | 1986-12-27 | 1987-05-28 | TDM transmission system |
US07/340,668 US4953163A (en) | 1985-11-20 | 1989-04-20 | TDM transmission system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2493987U JPS63133739U (ja) | 1987-02-24 | 1987-02-24 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63133739U true JPS63133739U (ja) | 1988-09-01 |
Family
ID=30824624
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2493987U Pending JPS63133739U (ja) | 1985-11-20 | 1987-02-24 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63133739U (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5936428A (ja) * | 1982-08-24 | 1984-02-28 | Nec Corp | 位相同期装置 |
-
1987
- 1987-02-24 JP JP2493987U patent/JPS63133739U/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5936428A (ja) * | 1982-08-24 | 1984-02-28 | Nec Corp | 位相同期装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS63133739U (ja) | ||
JPS60189155U (ja) | デ−タクロツク再生回路 | |
JPH0478618U (ja) | ||
JPS62177129U (ja) | ||
JPH07122959B2 (ja) | ディジタルi/oインターフェイス | |
JPS5883843U (ja) | マルチパス妨害除去回路 | |
JPS58182167U (ja) | 位相同期回路の異常検出回路 | |
JPS58139753U (ja) | 同期保護回路 | |
JPS60144365U (ja) | 位相検出回路 | |
JPS6352316U (ja) | ||
JPH0419871U (ja) | ||
JPS63157363A (ja) | 信号判別回路 | |
JPS61184328U (ja) | ||
JPS56112164A (en) | Phase synchronizing device | |
JPS58119235U (ja) | 自動周波数制御装置用ロツク検出装置 | |
JPS63181037U (ja) | ||
JPH0275871U (ja) | ||
JPS58147370U (ja) | 色信号処理回路 | |
JPS6430930U (ja) | ||
JPS6068742U (ja) | 自動周波数制御回路 | |
JPS6316726U (ja) | ||
JPS60145721U (ja) | 変調回路 | |
JPS63118647U (ja) | ||
JPS5883863U (ja) | 同期信号分離回路 | |
JPS58136992U (ja) | モータの位相サーボ回路 |