JPS6284994U - - Google Patents
Info
- Publication number
- JPS6284994U JPS6284994U JP17681385U JP17681385U JPS6284994U JP S6284994 U JPS6284994 U JP S6284994U JP 17681385 U JP17681385 U JP 17681385U JP 17681385 U JP17681385 U JP 17681385U JP S6284994 U JPS6284994 U JP S6284994U
- Authority
- JP
- Japan
- Prior art keywords
- logic
- mounting
- display
- package
- whole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Mounting Of Printed Circuit Boards And The Like (AREA)
Description
第1図は本考案の論理パツケージの実施例の斜
視図、第2図は第1図の論理パツケージの複数個
を実装ユニツトに実装した状態の斜視図、第3図
は誤実装の状態を示す斜視図である。 1……論理パツケージ、2……表示部、3……
論理パツケージ実装ユニツト。
視図、第2図は第1図の論理パツケージの複数個
を実装ユニツトに実装した状態の斜視図、第3図
は誤実装の状態を示す斜視図である。 1……論理パツケージ、2……表示部、3……
論理パツケージ実装ユニツト。
Claims (1)
- 電子計算機などの実装ユニツトに挿入実装され
て使用される複数の論理パツケージにおいて、こ
れらの複数の論理パツケージの正面端部に、夫々
に定められた実装位置に対応して、例えば全体と
して階段状配列となるように、配列された表示部
を備えていることを特徴とする誤実装防止表示付
き論理パツケージ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17681385U JPS6284994U (ja) | 1985-11-19 | 1985-11-19 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17681385U JPS6284994U (ja) | 1985-11-19 | 1985-11-19 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6284994U true JPS6284994U (ja) | 1987-05-30 |
Family
ID=31117423
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17681385U Pending JPS6284994U (ja) | 1985-11-19 | 1985-11-19 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6284994U (ja) |
-
1985
- 1985-11-19 JP JP17681385U patent/JPS6284994U/ja active Pending