JPS6263956U - - Google Patents

Info

Publication number
JPS6263956U
JPS6263956U JP15628485U JP15628485U JPS6263956U JP S6263956 U JPS6263956 U JP S6263956U JP 15628485 U JP15628485 U JP 15628485U JP 15628485 U JP15628485 U JP 15628485U JP S6263956 U JPS6263956 U JP S6263956U
Authority
JP
Japan
Prior art keywords
holes
electrically connected
pattern
substrate
conductive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15628485U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP15628485U priority Critical patent/JPS6263956U/ja
Publication of JPS6263956U publication Critical patent/JPS6263956U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Structure Of Printed Boards (AREA)

Description

【図面の簡単な説明】
第1図aはこの考案の一実施例であるユニバー
サル基板の表面を示す図、第1図bはユニバーサ
ル基板の裏面を示す図、第1図cは第1図aの
―線断面図、第2図aは従来例のユニバーサル
基板の裏面を示す図、第2図bは従来例のユニバ
ーサル基板の表面を示す図である。 21……基板、21a……表面、21b……裏
面、22……シールドパターン、24……ランド
パターン、25……導電パターン、26……スル
ーホール。

Claims (1)

    【実用新案登録請求の範囲】
  1. 絶縁体からなる基板の表面にシールドパターン
    とランドパターン等からなる導電パターンを形成
    し、上記各導電パターンに電気的に接続されたス
    ルーホールを設け、上記基板の裏面において上記
    各スルーホールは互いに電気的に絶縁されている
    ことを特徴とするユニバーサル基板。
JP15628485U 1985-10-12 1985-10-12 Pending JPS6263956U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15628485U JPS6263956U (ja) 1985-10-12 1985-10-12

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15628485U JPS6263956U (ja) 1985-10-12 1985-10-12

Publications (1)

Publication Number Publication Date
JPS6263956U true JPS6263956U (ja) 1987-04-21

Family

ID=31077754

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15628485U Pending JPS6263956U (ja) 1985-10-12 1985-10-12

Country Status (1)

Country Link
JP (1) JPS6263956U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6024088A (ja) * 1983-07-19 1985-02-06 シライ電子工業株式会社 試験用プリント基板の製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6024088A (ja) * 1983-07-19 1985-02-06 シライ電子工業株式会社 試験用プリント基板の製造方法

Similar Documents

Publication Publication Date Title
JPS6263956U (ja)
JPS621412U (ja)
JPS61114880U (ja)
JPS6255364U (ja)
JPS62124896U (ja)
JPS6240860U (ja)
JPS6397263U (ja)
JPS6285004U (ja)
JPH0351872U (ja)
JPH036859U (ja)
JPS61192473U (ja)
JPS6163863U (ja)
JPH01146579U (ja)
JPS61146971U (ja)
JPS6192077U (ja)
JPS6351478U (ja)
JPS61125069U (ja)
JPS6361770U (ja)
JPS6170961U (ja)
JPS61134078U (ja)
JPS61164062U (ja)
JPS6296883U (ja)
JPS6411512U (ja)
JPS62175338U (ja)
JPH0174604U (ja)