JPS622482B2 - - Google Patents

Info

Publication number
JPS622482B2
JPS622482B2 JP15802580A JP15802580A JPS622482B2 JP S622482 B2 JPS622482 B2 JP S622482B2 JP 15802580 A JP15802580 A JP 15802580A JP 15802580 A JP15802580 A JP 15802580A JP S622482 B2 JPS622482 B2 JP S622482B2
Authority
JP
Japan
Prior art keywords
circuit
parallel
resistor
piezoelectric oscillator
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15802580A
Other languages
Japanese (ja)
Other versions
JPS5781707A (en
Inventor
Yutaka Abe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP15802580A priority Critical patent/JPS5781707A/en
Publication of JPS5781707A publication Critical patent/JPS5781707A/en
Publication of JPS622482B2 publication Critical patent/JPS622482B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03BGENERATION OF OSCILLATIONS, DIRECTLY OR BY FREQUENCY-CHANGING, BY CIRCUITS EMPLOYING ACTIVE ELEMENTS WHICH OPERATE IN A NON-SWITCHING MANNER; GENERATION OF NOISE BY SUCH CIRCUITS
    • H03B5/00Generation of oscillations using amplifier with regenerative feedback from output to input
    • H03B5/30Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator
    • H03B5/32Generation of oscillations using amplifier with regenerative feedback from output to input with frequency-determining element being electromechanical resonator being a piezoelectric resonator

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)

Description

【発明の詳細な説明】 本発明は簡単な回路の付加により論理回路を直
接駆動できるようにした圧電発振器に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a piezoelectric oscillator that can directly drive a logic circuit by adding a simple circuit.

近年、論理回路の普及により、全ての回路電圧
が論理回路の動作電圧+5Vに統一されている。
従来の発振回路の動作電圧は+5V以下であり、
特に発振周波数安定度の比較的高い(5×10-6
発振器においては、発振レベルは微少な場合が多
く、その出力電圧もかなり小さくなる。
In recent years, with the spread of logic circuits, all circuit voltages have been unified to the operating voltage of logic circuits +5V.
The operating voltage of conventional oscillator circuits is +5V or less,
In particular, the oscillation frequency stability is relatively high (5×10 -6 )
In oscillators, the oscillation level is often very small, and the output voltage thereof is also quite small.

このような従来の発振回路の出力で論理回路を
直接駆動することは相当に困難であり、このため
従来、発振回路の出力と論理回路の入力とは増幅
回路および波形成形回路等を介して接続しなけれ
ばならないという欠点がある。
It is quite difficult to directly drive a logic circuit with the output of such a conventional oscillation circuit, and for this reason, conventionally, the output of an oscillation circuit and the input of a logic circuit are connected via an amplifier circuit, a waveform shaping circuit, etc. The drawback is that you have to do it.

本発明の目的は上述の欠点を除去し発振回路の
出力にごく簡単な素子で構成される回路を接続す
ることにより論理回路を駆動するのに充分な出力
を得る圧電発振器を提供することにある。
An object of the present invention is to eliminate the above-mentioned drawbacks and to provide a piezoelectric oscillator that obtains an output sufficient to drive a logic circuit by connecting a circuit composed of very simple elements to the output of the oscillation circuit. .

本発明の圧電発振器は、帰還回路を有する圧電
発振器の出力側に並列に接続されたインダクタン
スと蓄電器とからなる並列共振回路と、該並列共
振回路の出力側に並列に接続された第1の抵抗器
とダイオードとからなる並列回路と、前記並列回
路との間に直列に接続された第2の抵抗器と蓄電
器とからなる直列回路とを備えた構成を有してい
る。
The piezoelectric oscillator of the present invention includes a parallel resonant circuit including an inductance and a capacitor connected in parallel to the output side of a piezoelectric oscillator having a feedback circuit, and a first resistor connected in parallel to the output side of the parallel resonant circuit. It has a configuration including a parallel circuit consisting of a capacitor and a diode, and a series circuit consisting of a second resistor and a capacitor connected in series between the parallel circuit.

次に本発明について図面を参照して詳細に説明
する。
Next, the present invention will be explained in detail with reference to the drawings.

第1図は従来の論理回路駆動型の圧電発振回路
である。参照数字11は圧電振動子、同数字15
は約180度の位相回転を有する増幅器、同数字1
2および13は2つの相互で約180度の位相回転
を与える蓄電器、同数字14は帰還回路の結合抵
抗である。このような構成の回路で発振された信
号は増幅回路16で論理回路17を駆動できるよ
う増幅される。
FIG. 1 shows a conventional logic circuit driven piezoelectric oscillator circuit. Reference number 11 is a piezoelectric vibrator, same number 15
is an amplifier with a phase rotation of about 180 degrees, the same number 1
Reference numerals 2 and 13 are capacitors that provide a mutual phase rotation of about 180 degrees, and numeral 14 is a coupling resistance of the feedback circuit. A signal oscillated by a circuit having such a configuration is amplified by an amplifier circuit 16 so as to be able to drive a logic circuit 17.

本回路は一般的に周知の回路であり、詳細な動
作説明は省略する。
This circuit is a generally known circuit, and a detailed explanation of its operation will be omitted.

第2図は本発明の第1の実施例を示す回路図で
ある。参照数字21は圧電振動子、同数字25は
約180度の位相回転を有する増幅器、同数字22
および23は約180度の位相回転を与える蓄電
器、同数字24は帰還回路の結合抵抗、同数字2
6はインダクタンスと蓄電器とからなる並列共振
回路である。
FIG. 2 is a circuit diagram showing a first embodiment of the present invention. Reference numeral 21 is a piezoelectric vibrator, numeral 25 is an amplifier with a phase rotation of about 180 degrees, and numeral 22 is an amplifier with a phase rotation of about 180 degrees.
and 23 is a capacitor that provides a phase rotation of approximately 180 degrees, the same number 24 is the coupling resistance of the feedback circuit, and the same number 2
6 is a parallel resonant circuit consisting of an inductance and a capacitor.

第3図は第2図の実施例の動作を説明するため
の等価回路である。図において、インダクタンス
Lと蓄電器Cとの並列共振回路36に増幅回路
(第2図の増幅器25、コンデンサ22,23、
圧電振動子21および結合抵抗24からなる回路
の等価回路)35内の信号電圧Vが内部インピー
ダスrpを介して印加されたとする。このときの
共振時インピーダンスZ0は、共振回路36および
周辺に接続されている全てのインピーダンス(内
部インピーダンスrp、コンデンサ311のイン
ピーダンス、抵抗310および39のインピーダ
ンス、ダイオード38のインピーダンス等)によ
り決定され、この共振時インピーダンスZ0におけ
る共振回路36の最大出力電圧VPは次式で表わ
せる。
FIG. 3 is an equivalent circuit for explaining the operation of the embodiment shown in FIG. In the figure, an amplifier circuit (amplifier 25 in FIG. 2, capacitors 22, 23,
Assume that a signal voltage V in an equivalent circuit 35 of a circuit consisting of a piezoelectric vibrator 21 and a coupling resistor 24 is applied via an internal impedance rp. The resonance impedance Z 0 at this time is determined by all the impedances connected to the resonance circuit 36 and its surroundings (internal impedance rp, impedance of the capacitor 311, impedance of the resistors 310 and 39, impedance of the diode 38, etc.), The maximum output voltage VP of the resonant circuit 36 at this resonance impedance Z 0 can be expressed by the following equation.

VP=V・Z/rp+Z …………(1) (rp≪Z0) この共振回路36の出力電圧は、第4図に示す
ように、ほぼ正弦波41となり、零を中心に正負
両極の電圧が得られる。
VP=V・Z 0 /rp+Z 0 (1) (rp≪Z 0 ) As shown in FIG. Both polar voltages can be obtained.

このあと、この出力電圧は抵抗310および3
9により分割され、次段のダイオード38により
出力電圧の負側がリミツトされ、論理回路駆動用
の電圧VLを得る。第4図の参照数字42は負側
がリミツトされた波形を示す。
After this, this output voltage is applied to resistors 310 and 3
9, and the negative side of the output voltage is limited by the diode 38 in the next stage to obtain the voltage VL for driving the logic circuit. Reference numeral 42 in FIG. 4 indicates a waveform whose negative side is limited.

このように、蓄電器およびインダクタンスの単
純な組合せによる共振回路を用いることにより発
振器の出力信号を増幅させることができるので、
比較的低い入力電力で動作する論理回路
(CMOS、シヨツトキーTTL等)を駆動させるに
は極めて有効である。
In this way, the output signal of the oscillator can be amplified by using a resonant circuit consisting of a simple combination of a capacitor and an inductance.
It is extremely effective for driving logic circuits (CMOS, shot key TTL, etc.) that operate with relatively low input power.

また、第5図は本発明の第2の実施例を示す回
路図である。本実施例のように比較的高安定化が
図られた圧電発振器に対しては本発明は極めてそ
の有効性を発揮することができる。すなわち、本
実施例は、第2図の第1の実施例の基本回路に振
幅制限回路512が接続されており、圧電振動子
51の振動レベルを極力小さくかつ安定化し、発
振出力信号と発振周波数との安定化を図る回路で
ある。
Further, FIG. 5 is a circuit diagram showing a second embodiment of the present invention. The present invention is extremely effective for piezoelectric oscillators that are relatively highly stabilized as in this embodiment. That is, in this embodiment, an amplitude limiting circuit 512 is connected to the basic circuit of the first embodiment shown in FIG. This is a circuit that aims to stabilize the

本実施例において、例えば、共振回路56がな
いとすると、増幅回路55の出力電圧の振幅は振
幅制限回路512により制限され相当小さなもの
となり、論理回路57を直接駆動できるような振
幅は得られない。このため、共振回路56の付加
により所要振幅まで昇圧しかつ圧電振動子の励振
レベルは振幅制限回路512により圧縮する。
In this embodiment, for example, if there is no resonance circuit 56, the amplitude of the output voltage of the amplifier circuit 55 is limited by the amplitude limiting circuit 512 and becomes considerably small, and an amplitude that can directly drive the logic circuit 57 cannot be obtained. . Therefore, by adding the resonance circuit 56, the voltage is increased to the required amplitude, and the excitation level of the piezoelectric vibrator is compressed by the amplitude limiting circuit 512.

また、第6図は本発明の第3の実施例を示す回
回図であり、第1および第2の実施例の共振回路
26および56の部分を共振回路を有する変成器
66により構成したものである。
FIG. 6 is a circuit diagram showing a third embodiment of the present invention, in which the resonant circuits 26 and 56 of the first and second embodiments are constructed by a transformer 66 having a resonant circuit. be.

本実施例においては、変成器の巻数比を適当に
設定することにより論理回路に印加する駆動電圧
を任意に設定できるため、回路設計上相当の自由
度を得ることができる。
In this embodiment, the driving voltage applied to the logic circuit can be arbitrarily set by appropriately setting the turns ratio of the transformer, so that a considerable degree of freedom in circuit design can be obtained.

以上、本発明には、論理回路駆動用の増幅器を
使用することなく論理回路を駆動することができ
るという効果がある。
As described above, the present invention has the advantage that a logic circuit can be driven without using an amplifier for driving the logic circuit.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来の圧電発振回路を示す図である。 11……圧電振動子、12,13……蓄電器、
14……結合抵抗、15……増幅回路、16……
増幅器、17……論理回路。 第2図は本発明の第1の実施例を示す回路図で
ある。 21……圧電振動子、22,23……蓄電器、
24……結合抵抗、25……増幅回路、26……
並列共振回路、27……論理回路、28……ダイ
オード、29,210……分割抵抗、211……
結合蓄電器。 第3図は第2図の等価回路である。 35……増幅回路、36……共振回路、38…
…共振回路、38……ダイオード、39,310
……分割抵抗、311……結合蓄電器。 第4図は電圧波形図である。第5図は本発明の
第2の実施例を示す回路図である。 51……圧電振動子、52,53……蓄電器、
54,513……結合抵抗、55……増幅回路、
56……並列共振回路、57……論理回路、58
……ダイオード、59,510……分割抵抗、5
11……結合蓄電器、512……振幅制限回路。 第6図は本発明の第3の実施例を示す回路図で
ある。 61……圧電振動子、62,63……蓄電器、
64,613……結合抵抗、65……増幅回路、
66……共振回路を有する昇圧変成器、67……
論理回路、68……ダイオード、69,610…
…分割抵抗、611……結合蓄電器、612……
振幅制限用回路。
FIG. 1 is a diagram showing a conventional piezoelectric oscillation circuit. 11... piezoelectric vibrator, 12, 13... electricity storage device,
14...Coupling resistance, 15...Amplification circuit, 16...
Amplifier, 17... logic circuit. FIG. 2 is a circuit diagram showing a first embodiment of the present invention. 21... piezoelectric vibrator, 22, 23... electricity storage device,
24...Coupling resistance, 25...Amplification circuit, 26...
Parallel resonant circuit, 27...logic circuit, 28...diode, 29, 210...dividing resistor, 211...
Combined capacitor. FIG. 3 is an equivalent circuit of FIG. 2. 35...Amplification circuit, 36...Resonance circuit, 38...
...Resonance circuit, 38...Diode, 39,310
...Divided resistor, 311... Combined capacitor. FIG. 4 is a voltage waveform diagram. FIG. 5 is a circuit diagram showing a second embodiment of the present invention. 51... piezoelectric vibrator, 52, 53... electricity storage device,
54, 513...Coupling resistance, 55...Amplification circuit,
56... Parallel resonant circuit, 57... Logic circuit, 58
...Diode, 59,510...Division resistor, 5
11... Coupled capacitor, 512... Amplitude limiting circuit. FIG. 6 is a circuit diagram showing a third embodiment of the present invention. 61... piezoelectric vibrator, 62, 63... electricity storage device,
64, 613...Coupling resistance, 65...Amplification circuit,
66... Step-up transformer with resonant circuit, 67...
Logic circuit, 68...Diode, 69,610...
...dividing resistor, 611...coupling capacitor, 612...
Amplitude limiting circuit.

Claims (1)

【特許請求の範囲】 1 帰還回路を有する圧電発振器において、該圧
電発振器の出力側に並列に接続されたインダクタ
ンスと蓄電器とからなる並列共振回路と、該並列
共振回路の出力側に並列に接続された第1の抵抗
器とダイオードとからなる並列回路と、前記並列
共振回路と前記並列との間に直列に接続された第
2の抵抗器と蓄電器とからなる直列回路とを備え
たことを特徴とする圧電発振器。 2 帰還回路を有する圧電発振器において、該圧
電発振器の出力側に並列に接続された一次側に並
列共振回路を有する変成器と、該変成器の二次側
に並列に接続された第1の抵抗器とダイオードと
からなる並列回路と、前記変成器の二次側と前記
並列回路との間に直列に接続された第2の抵抗器
と蓄電器とからなる直列回路とを備えたことを特
徴とする圧電発振器。
[Claims] 1. In a piezoelectric oscillator having a feedback circuit, a parallel resonant circuit including an inductance and a capacitor connected in parallel to the output side of the piezoelectric oscillator, and a parallel resonant circuit connected in parallel to the output side of the parallel resonant circuit. a parallel circuit consisting of a first resistor and a diode; and a series circuit consisting of a second resistor and a capacitor connected in series between the parallel resonant circuit and the parallel circuit. piezoelectric oscillator. 2. In a piezoelectric oscillator having a feedback circuit, a transformer having a parallel resonant circuit on the primary side connected in parallel to the output side of the piezoelectric oscillator, and a first resistor connected in parallel to the secondary side of the transformer. and a series circuit including a second resistor and a capacitor connected in series between the secondary side of the transformer and the parallel circuit. piezoelectric oscillator.
JP15802580A 1980-11-10 1980-11-10 Piezoelectric oscillator Granted JPS5781707A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15802580A JPS5781707A (en) 1980-11-10 1980-11-10 Piezoelectric oscillator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15802580A JPS5781707A (en) 1980-11-10 1980-11-10 Piezoelectric oscillator

Publications (2)

Publication Number Publication Date
JPS5781707A JPS5781707A (en) 1982-05-21
JPS622482B2 true JPS622482B2 (en) 1987-01-20

Family

ID=15662625

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15802580A Granted JPS5781707A (en) 1980-11-10 1980-11-10 Piezoelectric oscillator

Country Status (1)

Country Link
JP (1) JPS5781707A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2251973B1 (en) * 2008-03-13 2015-01-07 Asahi Kasei Microdevices Corporation Oscillator

Also Published As

Publication number Publication date
JPS5781707A (en) 1982-05-21

Similar Documents

Publication Publication Date Title
JPH0685343A (en) Piezoelectric transconverter for power
US4053849A (en) Oscillation means for generating a differential AC signal proportional to movement of a conducting member
JPS622482B2 (en)
JPH0653569A (en) High voltage generation apparatus
CA2212821C (en) High stability single-port saw resonator oscillator
US4906948A (en) Oscillator with piezoelectric resonator
JP3455489B2 (en) Frequency multiplier
JPS6318072Y2 (en)
JPS63187412U (en)
JPH09162641A (en) Voltage control oscillator
JP2918281B2 (en) High frequency oscillation circuit
JPS6138265Y2 (en)
JP2505775Y2 (en) Crystal oscillator circuit
JPH07193429A (en) High voltage oscillator circuit
JPS6117405B2 (en)
JPS6122342Y2 (en)
JPH048115B2 (en)
JPS5928466Y2 (en) Drive circuit for piezoelectric acoustic device
JPS58385Y2 (en) voltage doubler generator
JPS6248801A (en) High frequency oscillation circuit
JPS6429914U (en)
SU758318A1 (en) Device for power supply of piezoceramic transducer of vibromotor
JPS5813973Y2 (en) Ultrasonic transducer excitation device
JPS6117363B2 (en)
JPS58173915U (en) piezoelectric oscillator