JPS6215200U - - Google Patents
Info
- Publication number
- JPS6215200U JPS6215200U JP10596785U JP10596785U JPS6215200U JP S6215200 U JPS6215200 U JP S6215200U JP 10596785 U JP10596785 U JP 10596785U JP 10596785 U JP10596785 U JP 10596785U JP S6215200 U JPS6215200 U JP S6215200U
- Authority
- JP
- Japan
- Prior art keywords
- address
- contents
- rom
- information processing
- processing device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010365 information processing Effects 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 1
Description
第1図は本考案による情報処理装置の実施例を
示すブロツク図である。 1……ROMエリア、2……RAMの特定エリ
ア、3……命令レジスタ、4……アドレスレジス
タ、5……命令解読機構。
示すブロツク図である。 1……ROMエリア、2……RAMの特定エリ
ア、3……命令レジスタ、4……アドレスレジス
タ、5……命令解読機構。
Claims (1)
- 情報処理装置において、RAMの領域の一部に
特定エリアを設定し、この特定エリアにROMの
アドレスとROMに対応するRAMアドレスを記
憶させる記憶手段と、情報処理装置が命令を実行
する際のアドレスレジスタの内容と前記特定エリ
アのROMアドレスとを比較し、一致した場合、
対応するRAMアドレスをアドレスレジスタに設
定し、一致しない場合はアドレスレジスタの内容
を変えない比較手段とを設け、ROMの内容を実
質的に変更可能に構成したことを特徴とするRO
M内容の修正可能な情報処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10596785U JPS6215200U (ja) | 1985-07-09 | 1985-07-09 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10596785U JPS6215200U (ja) | 1985-07-09 | 1985-07-09 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6215200U true JPS6215200U (ja) | 1987-01-29 |
Family
ID=30980891
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10596785U Pending JPS6215200U (ja) | 1985-07-09 | 1985-07-09 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6215200U (ja) |
-
1985
- 1985-07-09 JP JP10596785U patent/JPS6215200U/ja active Pending