JPS6194163A - Remote ipl control system - Google Patents

Remote ipl control system

Info

Publication number
JPS6194163A
JPS6194163A JP59214195A JP21419584A JPS6194163A JP S6194163 A JPS6194163 A JP S6194163A JP 59214195 A JP59214195 A JP 59214195A JP 21419584 A JP21419584 A JP 21419584A JP S6194163 A JPS6194163 A JP S6194163A
Authority
JP
Japan
Prior art keywords
control
frame
information processing
stop frame
processing device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59214195A
Other languages
Japanese (ja)
Other versions
JPH0113136B2 (en
Inventor
Kenichi Honda
健一 本田
Kenji Horiguchi
堀口 健治
Shigehiko Matsushita
松下 茂彦
Kazuhisa Hibino
日比野 和久
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Original Assignee
Nippon Telegraph and Telephone Corp
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp, Oki Electric Industry Co Ltd filed Critical Nippon Telegraph and Telephone Corp
Priority to JP59214195A priority Critical patent/JPS6194163A/en
Publication of JPS6194163A publication Critical patent/JPS6194163A/en
Publication of JPH0113136B2 publication Critical patent/JPH0113136B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/177Initialisation or configuration control

Abstract

PURPOSE:To simplify the constitution of a low-order information processor subjected to remote control by providing a circuit, which decides only a stop frame, in a line transmitting and receiving part in the low-order information processor. CONSTITUTION:Data including line control information which is transmitted from a high-order information processor 1 to a low-order information processor 2 subjected to remote control is received by a line transmitting and receiving part 3, and it is detected whether this data is the stop frame or not by a stop frame detecting part 9. If it is not the stop frame, data including line control information is written in or read from a memory part 8 through a line corresponding part 4 by the control of a direct memory control part 6 or a microprocessor 7. If the stop frame is detected by the stop frame detecting part 9, the microprocessor 7 is stopped or reset, and an initial program is loaded to the memory part 8.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は上位の情報処理装置により遠隔制御される下位
の情報処理装置における遠隔IPL (イニシャルプロ
グラムロード)制御方式に関する。
DETAILED DESCRIPTION OF THE INVENTION (Field of Industrial Application) The present invention relates to a remote IPL (initial program load) control method in a lower-level information processing device that is remotely controlled by a higher-level information processing device.

(従来技術) 上位の情報処理装置と遠隔制御される下位の情報処理装
置の間で回線の制御情報をやりとシするためには、A’
ケット交換網におけるデータ送受信方式(特開昭57〜
171865号公報)に示されている如く回急の全ての
制御清報を検出する制御情報検出回路が必要であり、前
記回路を実現するためには回路構成が複雑かつ膨大にな
る。
(Prior art) In order to exchange line control information between a higher-level information processing device and a lower-level information processing device that is remotely controlled, A'
Data transmission and reception method in packet switching network
As shown in Japanese Patent Publication No. 171865, a control information detection circuit is required to detect all urgent control notifications, and in order to realize this circuit, the circuit configuration becomes complex and enormous.

第2図は従来の回路構成を示すブロック図である。上位
の情報処理装置Iから遠隔制御される下位の情報処理装
置2への制御情報は全て回線送受信部3で受け、制御情
報検出回路5で検出される。
FIG. 2 is a block diagram showing a conventional circuit configuration. All control information from the upper information processing apparatus I to the lower information processing apparatus 2 that is remotely controlled is received by the line transmitter/receiver 3 and detected by the control information detection circuit 5.

該制御情報検出回路5で検出された情報は制御手段の一
例として用いられているマイクロプロセッサ7に報告さ
れ、回線データは前記マイクロプロセッサ7又はダイレ
クトメモリコントロール部6の制御によりメモリ部8へ
曹き込み、あるいは読み出しが行われる。
The information detected by the control information detection circuit 5 is reported to the microprocessor 7 used as an example of control means, and the line data is sent to the memory section 8 under the control of the microprocessor 7 or the direct memory control section 6. reading or writing is performed.

(発明が解決しようとする問題点) 上位の情報処理装置からストップフレーム、IPLフレ
ーム、メモリ部へのリード・ライトフレーム等全ての回
線の制御情報を検出するための検出回路を下位の情報処
理装置に実現するには、全ての回M割御状態を検出する
制御情報検出回路の・・−ド量が膨大となるとともに制
御が複雑になる欠点があった。本発明はかかる欠点に鑑
みなされたもので、上位の情報処理装置と下位の情報処
理装置間の情報処理に、特定のデータフレームを用いて
、簡単な回路構成で遠隔IPL制御を実現するものであ
る。
(Problems to be Solved by the Invention) A detection circuit for detecting all line control information such as stop frames, IPL frames, read/write frames to the memory section, etc. from the upper information processing apparatus to the lower information processing apparatus is connected to the lower information processing apparatus. However, in order to realize this, the amount of code for the control information detection circuit that detects all the M allocation states becomes enormous, and the control becomes complicated. The present invention has been made in view of these drawbacks, and is intended to realize remote IPL control with a simple circuit configuration by using a specific data frame for information processing between a higher-level information processing device and a lower-level information processing device. be.

(問題点を解決するための手段) 本発明は、上位の情報処理装置と下位の情報処理装置間
の特定のデータフレーム(以下ストップフレームという
)に着目し、前記下位の情報処理装置内の回線送受信部
にストップフレームのみを判定する回路を設けることに
よって、遠@制御される下位の情報処理装置を簡単な構
成とするものである。
(Means for Solving the Problems) The present invention focuses on a specific data frame (hereinafter referred to as a stop frame) between a higher-level information processing device and a lower-level information processing device, and By providing the transmitter/receiver with a circuit that determines only stop frames, the lower-level information processing device that is remotely controlled can be simplified in configuration.

(作用) 本発明は、全ての回線制御情報を一一−ドで検出するの
ではなく、ストップフレームに着目して回線制御情報の
うちストップフレーム検出部テストツブフレームのみを
検出した場合のみ制御手段に起動をかけ、その他はメモ
リ部と制御手段によるファームウェアの作業分担で行う
ように動作するものである。
(Function) The present invention does not detect all the line control information at once, but focuses on stop frames, and only when the stop frame detection part test block frame is detected among the line control information, the control means , and other operations are performed by the firmware sharing the work between the memory section and the control means.

(実施例) 第1図は本発明に係る実施例を示すブロック図である。(Example) FIG. 1 is a block diagram showing an embodiment of the present invention.

上位の情報処理装置1から遠隔制御される下位の情報処
理装置2へ送られてくる回線制御情報を含むデータは回
線送受信部3で受信しストップフレーム検出部9でスト
ップフレームか否か全検出し、ストップフレームでない
場合、回線制御情報を含むデータはダイレクトメモリコ
ントロール部6、又は制御手段の一例として用いている
マイクロプロセッサ7の制御によって回線対応部4を介
してメモリ部8に書き込み、あるいは読み出しが行われ
る。
Data including line control information sent from the upper level information processing apparatus 1 to the lower level information processing apparatus 2 that is remotely controlled is received by the line transmitting/receiving section 3, and all data is detected by the stop frame detection section 9 to see if it is a stop frame or not. , if the frame is not a stop frame, data including line control information is written to or read from the memory unit 8 via the line correspondence unit 4 under the control of the direct memory control unit 6 or the microprocessor 7 used as an example of control means. It will be done.

次に回線送受信部3で受信したデータがストップフレー
ムと判定した場合について説明する。
Next, a case where the data received by the line transmitter/receiver 3 is determined to be a stop frame will be described.

第3図にノーイレペルデータリンク制御(HDLC手順
)で送られてくるストップフレームと実行手順を示す。
FIG. 3 shows the stop frame sent by no-repel data link control (HDLC procedure) and the execution procedure.

同図(〜に示す如くストップフレームはオープニングフ
ラグ(8ビツト)、ストップフレーム(16ビ、ト)、
誤り制御方式のブロックチェックシーケンス(CRC)
 (16ビツト)、クローソングフラグ(8ビ、ト)の
計48ビットで構成されている。同図(B)に実行手順
を示す。まずストップフレームを受信すると■、ストッ
プフレーム検出部9で検出し、マイクロプロセッサ7に
ストップをかける■。現在実行しているプログラムをリ
セツトし■、マイクロプロセッサ7の制御によってメモ
リ部8の固定番地へジーV/グさせる。
The stop frame consists of an opening flag (8 bits), a stop frame (16 bits),
Error control block check sequence (CRC)
It consists of a total of 48 bits: (16 bits) and a closing song flag (8 bits). Figure (B) shows the execution procedure. First, when a stop frame is received, it is detected by the stop frame detection section 9 and the microprocessor 7 is stopped. The program currently being executed is reset (1), and the program is programmed to a fixed address in the memory section 8 under the control of the microprocessor 7.

次に上位の情報処理装置1よりIPLフレームを受信■
するとマイクロプロセッサ7の制御により上位の情報処
理装置1から送信されてくるプログラムをデータとして
特定番地からロードして行く■。
Next, receive an IPL frame from the higher-level information processing device 1■
Then, under the control of the microprocessor 7, the program sent from the higher-level information processing device 1 is loaded as data from a specific address.

IPLフレーム受信動作終了後、上位の情報処理装置1
へ正常終了信号を返送する。
After the IPL frame reception operation is completed, the upper information processing device 1
A normal completion signal is returned to.

前述の動作を繰り返し、スタートフレームを監視するの
。スタートフレーム受信時は、IPLされている特定番
地よシブログラムを走らせ遠隔IPLの実行が終了する
。上記処理の内、IPLフレーム受信処理、IPLフレ
ーム受信に対応する正常終了信号返送処理、スタートフ
レームの監視受信処理、およびスタートフレーム受信後
の特定番地からのプログラムへのジャンプ処理は、全て
メモリ部8内のリードオンリーメモリ(ROM )に格
納されたプログラムに基づき、マイクロプロセッサ7で
実行される、ファームウェア制御による。
Repeat the above steps and monitor the start frame. When the start frame is received, the siprogram is run to the specific address being IPLed, and the execution of the remote IPL is completed. Among the above processes, IPL frame reception processing, normal completion signal return processing corresponding to IPL frame reception, start frame monitoring reception processing, and jump processing to a program from a specific address after reception of the start frame are all carried out by the memory unit 8. This is under firmware control executed by the microprocessor 7 based on a program stored in a read-only memory (ROM) within the computer.

(発明の効果) 以上説明した如く本発明は遠隔制御される下位の情報処
理装置の回線送受信部にストップフレーム検出部のみを
設けることにより下位の情報処理装置内のメモリ部にロ
ードされたプログラムのマイクロプログラムによる実行
が暴走したり、あるいはスタックした場合、上位の情報
処理装置よシ、ストップフレームを送出し、遠隔IPL
を実行することによりブログラムを再ロードでき再度シ
ステムを立上げることが可能となる。
(Effects of the Invention) As explained above, the present invention provides only a stop frame detection section in the line transmitting/receiving section of a remotely controlled lower information processing device, thereby allowing the program loaded into the memory section of the lower order information processing device to be read. When execution by a microprogram goes out of control or gets stuck, the upper information processing device sends a stop frame and performs a remote IPL.
By executing , you can reload the program and start the system again.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明に係る情報処理装置の一実施例を示すプ
ロ、り図、第2図は従来の情報処理装置のブロック図、
第3図はストップフレームと実行手順である。 !・・・上位の情報処理装置、2・・−下位の情報処理
装置、3・・・回線送受信部、4・・・回線対応部、6
・・・ダイレクトメモリコントロール部、7・・・マイ
クロプロセッサ、8・・・メモリ部、9・・・ストップ
検出部。 特許出願人  沖電気工業株式会社 日本電信電話公社
FIG. 1 is a professional diagram showing an embodiment of an information processing device according to the present invention, and FIG. 2 is a block diagram of a conventional information processing device.
FIG. 3 shows the stop frame and execution procedure. ! . . . Upper information processing device, 2 . . . - Lower information processing device, 3 .
. . . Direct memory control section, 7. Microprocessor, 8. Memory section, 9. Stop detection section. Patent applicant Oki Electric Industry Co., Ltd. Nippon Telegraph and Telephone Public Corporation

Claims (1)

【特許請求の範囲】 上位の情報処理装置により遠隔制御される下位の情報処
理装置において、 回線制御情報を含むデータフレームを受信する回線送受
信部と、前記データフレームの中のストップフレームを
検出するストップフレーム検出部と、該検出部の出力を
受けてメモリ部を制御する制御手段を有し、前記ストッ
プフレームを検出することによって制御手段をストップ
又はリセットし、メモリ部の特定番地に起動をかけ、デ
ータフレームの中にスタートフレームを検出するまで上
位の情報処理装置からのデータを制御手段の制御の下で
メモリ部に初期プログラムロードして行くことを特徴と
する遠隔IPL制御方式。
[Scope of Claims] A lower information processing device remotely controlled by a higher order information processing device, comprising: a line transmitting/receiving unit that receives a data frame including line control information; and a stop frame that detects a stop frame in the data frame. It has a frame detection section and a control means for controlling a memory section in response to the output of the detection section, stops or resets the control means by detecting the stop frame, and activates a specific address of the memory section, A remote IPL control method characterized in that data from a higher-level information processing device is loaded into a memory unit as an initial program under the control of a control means until a start frame is detected in a data frame.
JP59214195A 1984-10-15 1984-10-15 Remote ipl control system Granted JPS6194163A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59214195A JPS6194163A (en) 1984-10-15 1984-10-15 Remote ipl control system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59214195A JPS6194163A (en) 1984-10-15 1984-10-15 Remote ipl control system

Publications (2)

Publication Number Publication Date
JPS6194163A true JPS6194163A (en) 1986-05-13
JPH0113136B2 JPH0113136B2 (en) 1989-03-03

Family

ID=16651807

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59214195A Granted JPS6194163A (en) 1984-10-15 1984-10-15 Remote ipl control system

Country Status (1)

Country Link
JP (1) JPS6194163A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006209528A (en) * 2005-01-28 2006-08-10 Yokogawa Electric Corp Integrated control system

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56140743A (en) * 1980-03-10 1981-11-04 Ibm Initial setting device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56140743A (en) * 1980-03-10 1981-11-04 Ibm Initial setting device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006209528A (en) * 2005-01-28 2006-08-10 Yokogawa Electric Corp Integrated control system

Also Published As

Publication number Publication date
JPH0113136B2 (en) 1989-03-03

Similar Documents

Publication Publication Date Title
US4891639A (en) Monitoring system of network
US4763254A (en) Information processing system with data storage on plural loop transmission line
JPS6194163A (en) Remote ipl control system
KR100213095B1 (en) Method for checking networking status of PLC
US5010479A (en) Information processing and storage system with signal transmission loop line
JPS5985179A (en) Mutual monitor system
JPH07152497A (en) Disk control device
JPH0739035Y2 (en) Terminal
JPH0313613B2 (en)
JPS58121443A (en) Communication controller
JPS61151746A (en) Processing method of data error
KR970044905A (en) Communication protocol between engine controller and external computer
JPH01303823A (en) Data reader
JPH05100979A (en) Lsi for communication control
JPH0589022A (en) Information processor
JPH06105480B2 (en) Transmission processing apparatus and transmission processing method
JPS60254945A (en) Logging control method of data processor
JPH0270142A (en) Method for controlling communication
JPH03266246A (en) Magnetic recording and reproducing device
JPS60194643A (en) Data transmission system
KR970044939A (en) Communication protocol between the engine controller and external computer for downloading operation
JPH1165943A (en) Data transfer device
JPH022259A (en) Local area network
JPH04329378A (en) Automatic test system for power source control device
JPH10136027A (en) Communication controller