JPS6151804B2 - - Google Patents

Info

Publication number
JPS6151804B2
JPS6151804B2 JP2455878A JP2455878A JPS6151804B2 JP S6151804 B2 JPS6151804 B2 JP S6151804B2 JP 2455878 A JP2455878 A JP 2455878A JP 2455878 A JP2455878 A JP 2455878A JP S6151804 B2 JPS6151804 B2 JP S6151804B2
Authority
JP
Japan
Prior art keywords
mixer
line
circuit
slot
pair
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP2455878A
Other languages
English (en)
Other versions
JPS54117608A (en
Inventor
Hirotsugu Ogawa
Masayoshi Aikawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP2455878A priority Critical patent/JPS54117608A/ja
Publication of JPS54117608A publication Critical patent/JPS54117608A/ja
Publication of JPS6151804B2 publication Critical patent/JPS6151804B2/ja
Granted legal-status Critical Current

Links

Description

【発明の詳細な説明】 本発明は高周波帯での特性が優れたMIC化(マ
イクロ波集積回路)され、2つの周波数を混合し
て両者の差の中間周波数をとり出す為のダブルバ
ランス形ミクサの構造に関する。
従来のMIC化バランス形ミクサとしては第1
図、及び第2図に示すようなものが知られてい
る。実線は誘導体基板の表側のマイクロストリツ
プ線路、点線は基板裏側にもうけられた溝による
スロツト線路である。
第1図に示すバランス形ミクサでは入力ポート
1,2にそれぞれ信号周波数、局発周波数が加え
られ、両者がマジツクT6で重畳された後にスロ
ツト線路11をへてミクサダイオード9にそれぞ
れ互いに同相、逆相に印加され、中間周波数が短
絡導体13をへて出力ポート3に取り出される。
一方第2図に示すダブルバランス形ミクサでは
入力ポート1,2にそれぞれ信号周波数、局発周
波数が加えられ、短絡導体13をへてミクサダイ
オード9にそれぞれ印加され、発生した中間周波
数は再び短絡導体13をへてマジツクT12のポ
ート3から取り出される。
しかしながら第1図の構成では、ダイオード9
から中間周波数側を高周波で見た場合、開放の条
件を満たす回路を得ることが難しく、ダイオード
9の近傍に終端短絡1/4波長程度のスロツト線路
10を直列に挿入しても高周波を十分に阻止する
ことは出来ない。つまり第1図の構造では局部発
振周波数の中間周波側へのアイソレーシヨンが不
十分である。
一方第2図の構成ではマイクロストリツプ線路
4を局部発振周波数と中間周波数が共通に使用す
るので短絡導体13が必要となり、高周波電流の
流れる短絡導体は精度の点から製作がむづかし
く、従つてミクサの高周波化は困難となる。
従つて本発明は従来の技術の欠点を改善するも
ので、その目的は高周波帯での特性が優れ製作の
容易なミクサを提供することにある。本発明によ
るミクサの特徴は第1図に示したマジツクTを用
いて構成したダブルバランス形ミクサにあり、以
下図面により実施例を詳細に説明する。
第3図は本発明によるミクサの構造例で、実線
は誘導体基板の一面にもうけられるマイクロスト
リツプ線路、点線は該基板の他面にはつた導体に
もうけられた溝によるスロツト線路をあらわす。
第3図において、参照番号15と16は高周波
(入力周波数又は局部発振周波数)の入力ポー
ト、17は中間周波数の出力ポート、18と25
と30はマイクロストリツプ線路、19と21は
1/4波長の奇数倍のスロツト線路、20はミクサ
ダイオードの整合回路、22は先端短絡の1/8波
長のスロツト線路、6はマジツクT、8はスロツ
ト線路19の先端を結合するスロツト結合線路、
13は短絡導体、23と24はミクサダイオード
である。
ポート15及び16からの高周波及び局部発振
周波数の入力はダイオード整合回路20を経て、
各々、スロツト分岐部に並列に接続されたダイオ
ード23,24に印加される。この場合ダイオー
ドから高周波側で中間周波側をみると、先端短絡
の1/4波長の奇数倍のスロツト線路21のために
開放となつている。従つて高周波側から中間周波
側へのアイソレーシヨンは良好である。ダイオー
ドで発生する入力周波数と局部発振周波数との和
の周波数はスロツト線路21では開放条件が成立
せず阻止することが出来ないので、和周波数阻止
フイルタとしてスロツト線路22がもうけられ
る。
ミクサダイオードで発生する中間周波数は短絡
導体13を介してマイクロストリツプ線路25に
より同相で合成される。従つてダイオード23と
24は中間周波側からみて相互に逆方向に接続さ
れる。なお適当なコンデンサを中間周波端子マイ
クロストリツプ線路に付加することによつてダイ
オードにバイアス電圧を印加することができる。
本発明では短絡導体13には中間周波数のみが流
れ、高周波が流れないので、第2図の場合のごと
き短絡導体の製作精度は必要とされない。
以上説明したように、本発明のMIC化ダブルバ
ランス形ミクサは高周波帯に適した構造であり、
またマジツクTを使用しているため高周波のポー
ト間のアイソレーシヨンがすぐれている。したが
つて例えば20〜30GHz程度の受信ミクサとして
使用した場合、受信回路のMIC化RF回路部の構
成が簡易化できる。
【図面の簡単な説明】
第1図は従来のシングルバランス形ミクサの構
造例、第2図は従来のダブルバランス形ミクサの
構造例、第3図は本発明によるダブルバランス形
ミクサの構造例である。 1,2,3,15,16,17……入出力ポー
ト、6,12……マジツクT、4,18,25…
…マイクロストリツプ線路、7,8,10,1
1,14,19,20,21,22……スロツト
線路、13……短絡導体、9,23,24……ミ
クサダイオード。

Claims (1)

  1. 【特許請求の範囲】 1 誘導体基板の一面にもうけられるマイクロス
    トリツプ線路とこれと必要により結合して基板の
    他面にもうけられるスロツト線路及びスロツト線
    路上にもうけられるミクサダイオードとを有する
    ダブルバランス形ミクサにおいて、 信号周波数と局部発振周波数を混合する180゜
    ハイブリツド回路であるマジツクT回路6と、該
    マジツクT回路6の出力用線路である一対の結合
    スロツト線路8の各々に接続される整合線路20
    の各々の分岐点に接続される第1ミクサ回路及び
    第2ミクサ回路と、各ミクサ回路の出力を合成し
    て中間周波数出力ポート17を構成するマイクロ
    ストリツプ線路より成り、 前記マジツクT回路6は信号周波数又は局部発
    振周波数の波長1/4の奇数倍の長さを有し一端が
    接続される一対のスロツト線路19と、その接続
    部に直交してもうけられる入力ポート15を提供
    する第1のマイクロストリツプ線路18と、前記
    スロツト線路19の他端を、結合スロツト線路8
    と接続し、該結合スロツト線路8に直交して別の
    入力ポート16を提供する第2のマイクロストリ
    ツプ線路30より形成され、 一方前記第1ミクサ回路及び第2ミクサ回路の
    各々は、分岐線路上に分岐点をはさんで同極性で
    並列接続される一対のミクサダイオード23,2
    4を、一端は前記分岐点で接続され他端は前記ミ
    クサダイオード23,24の装着位置から前記波
    長の1/4の奇数倍の長さをもつて接続される一対
    のスロツト線路21と、該接続部に直交してもう
    けられかつ短絡導体13により前記スロツト線路
    21と接続するマイクロストリツプ線路25を有
    し、 前記第1ミクサ回路の出力線路25と第2ミク
    サ回路の出力線路25は結合して前記出力ポート
    17を形成し、前記第1ミクサ回路の一対のミク
    サダイオード23の極性と前記第2ミクサ回路の
    一対のミクサダイオード24の極性とは逆方向で
    あることを特徴とするダブルバランス形ミクサ。
JP2455878A 1978-03-06 1978-03-06 Double balanced mixer Granted JPS54117608A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2455878A JPS54117608A (en) 1978-03-06 1978-03-06 Double balanced mixer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2455878A JPS54117608A (en) 1978-03-06 1978-03-06 Double balanced mixer

Publications (2)

Publication Number Publication Date
JPS54117608A JPS54117608A (en) 1979-09-12
JPS6151804B2 true JPS6151804B2 (ja) 1986-11-11

Family

ID=12141477

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2455878A Granted JPS54117608A (en) 1978-03-06 1978-03-06 Double balanced mixer

Country Status (1)

Country Link
JP (1) JPS54117608A (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7648083B2 (en) 2003-12-18 2010-01-19 S.C. Johnson & Son, Inc. Power sprayer
US7246755B2 (en) 2003-12-18 2007-07-24 Cepia, Llc Power sprayer
US8602386B2 (en) 2007-12-21 2013-12-10 S.C. Johnson & Son, Inc. Valve with actuator assist
US7384006B2 (en) 2003-12-18 2008-06-10 Cepia, Llc Power sprayer
JP2013016988A (ja) * 2011-07-01 2013-01-24 Nec Toshiba Space Systems Ltd ミキサ回路および回路実装方法

Also Published As

Publication number Publication date
JPS54117608A (en) 1979-09-12

Similar Documents

Publication Publication Date Title
US4032849A (en) Planar balanced mixer/converter for broadband applications
JP3022032B2 (ja) 平衡形ミクサおよび180度分配回路および帯域阻止フィルタ
JPS6143884B2 (ja)
US4531236A (en) Microwave integrated circuit frequency converter
US4661997A (en) Mixer for use in a microwave system
JPH07221546A (ja) 注入同期発振器
US6275689B1 (en) Double-balanced mixer
JPS6151804B2 (ja)
US4031472A (en) Mixer circuit
CA1063190A (en) Frequency combining circuit
JP2897676B2 (ja) ミキサー回路
KR19990000905A (ko) 마이크로웨이브 시스템에 사용하기 위한 주파수변환기
US3634768A (en) Wide bandwidth microwave mixer circuits
US4392250A (en) Symmetric microwave mixer
JPS6242403B2 (ja)
US4399562A (en) Full balun mixer
US4392251A (en) Symmetric microwave mixer with coplanar diode connection
US4380831A (en) Symmetric microwave mixer with improved isolation
Shi et al. Balanced-to-single-ended filtering power dividers
US4204168A (en) Signal converter using a quad diode race
Tahim et al. W-band low noise integrated circuit crossbar and finline mixers with over 20 GHz instantaneous RF bandwidth
Lin et al. Power divider and balun filters with a single cross-coupled quadruplet
SU1197094A1 (ru) Балансный смеситель СВЧ
JP2927103B2 (ja) 高調波ミクサ
SU1760633A1 (ru) СВЧ-смеситель на четной гармонике гетеродина