JPS61333U - スイツチング回路装置 - Google Patents

スイツチング回路装置

Info

Publication number
JPS61333U
JPS61333U JP8338884U JP8338884U JPS61333U JP S61333 U JPS61333 U JP S61333U JP 8338884 U JP8338884 U JP 8338884U JP 8338884 U JP8338884 U JP 8338884U JP S61333 U JPS61333 U JP S61333U
Authority
JP
Japan
Prior art keywords
circuit device
output
switching element
switching circuit
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8338884U
Other languages
English (en)
Inventor
敏一 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Meidensha Corp
Original Assignee
Meidensha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Meidensha Corp filed Critical Meidensha Corp
Priority to JP8338884U priority Critical patent/JPS61333U/ja
Publication of JPS61333U publication Critical patent/JPS61333U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案のスイッチング回路装置の第1の実施例
の回路図、第2図はその第2の実施例の回路図、・第3
図から第5図は従来のスイッチング回路装置を示し、第
3図は論理回路と出力用トランジスタとからなるスイッ
チング回路にロック回路を並設したスイッチング回路装
置の回路図、第4図は論理回路と出力用トランジスタと
からなるスイッチング回路を複数並列接続したものに単
一のロック回路を並接したスイッチング回路装置の回路
図、第5図は第4図に示すスイッチング回路装置におい
て、出力用トランジスタのベース抵抗を2分割した場合
のスイッチング回路装置の回路図である。 図中、L1,L2は論理回路,、1,1。 は制御指令信号が入力される端子、21,2。 はインバータ、A1,A2は出力用トランジスタ、3は
ベース抵抗、4はバイアス抵抗、5,5は負荷、81,
8。 はダイオード、9,9。はゼナーダ.イオード、P1,
P2は接続点、LOはロック回路、6はロツク信夛が入
力される端子、7はベース抵抗、Bはロック用トランジ
スタ、3dは減衰用抵抗、101.10。 はホトカプラ、11.,112は発光ダイオード、12
.,12はホトトランジスタを示す。

Claims (3)

    【実用新案登録請求の範囲】
  1. (1)論理回路と出力用スイッチング素子とからなるス
    イッチング回路を複数並列接続してなるものにおいて、
    前記論理回路の出力側と前記出力用スイッチング素子の
    入力側との間にそれぞれ接続されたゼナーダイオードと
    、 ロック用トランジスタを有する単一のロック回路と、 前記論理回路の出力側と前記ゼナーダイオードとのそれ
    ぞれの接続点を各別にダイオードを介して前記ロック用
    トランジスタのコレクタ側に共通接続してなるスイッチ
    ング回路装置。
  2. (2)前記した出力用スイッチング素子がトランジスタ
    である実用新案登録請求の範囲第(1)項記載のスイッ
    チング回路装置。
  3. (3)前記した出力用スイッチング素子がホトカプラで
    ある実用新案登録請求の範囲第(1)項記載のスイッチ
    ング回路装置。
JP8338884U 1984-06-05 1984-06-05 スイツチング回路装置 Pending JPS61333U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8338884U JPS61333U (ja) 1984-06-05 1984-06-05 スイツチング回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8338884U JPS61333U (ja) 1984-06-05 1984-06-05 スイツチング回路装置

Publications (1)

Publication Number Publication Date
JPS61333U true JPS61333U (ja) 1986-01-06

Family

ID=30631974

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8338884U Pending JPS61333U (ja) 1984-06-05 1984-06-05 スイツチング回路装置

Country Status (1)

Country Link
JP (1) JPS61333U (ja)

Similar Documents

Publication Publication Date Title
JPS61333U (ja) スイツチング回路装置
JPS58191657U (ja) 多色発光素子駆動回路
JPS5923760U (ja) 発光ダイオ−ド切替回路
JPH0241867Y2 (ja)
JPS6081663U (ja) ツインタイプ半導体装置
JPS5811330U (ja) 波形整形回路
JPS5834433U (ja) Aft信号検出回路
JPS59149298U (ja) 電源切換回路
JPS5885229U (ja) キ−マトリクス回路
JPS621265U (ja)
JPS59119666U (ja) 高圧ドライブ回路
JPS5950119U (ja) リミツタ回路
JPS6050541U (ja) 信号切換回路
JPS6045532U (ja) トランジスタ回路
JPS61334U (ja) トライステ−トゲ−ト素子チツプ
JPS59187241U (ja) トランジスタ出力回路
JPS6133456U (ja) ホトカプラ素子
JPS60149250U (ja) 誤動作防止回路
JPH028228U (ja)
JPS60169936U (ja) ゲ−ト駆動回路
JPS614449U (ja) 発光ダイオ−ドの駆動回路
JPS58111534U (ja) 駆動装置
JPS6027563U (ja) ホワイトクリップ回路
JPS59121942U (ja) パルススイツチング回路
JPS60153031U (ja) 無接点スイツチ