JPS61166634U - - Google Patents
Info
- Publication number
- JPS61166634U JPS61166634U JP4964385U JP4964385U JPS61166634U JP S61166634 U JPS61166634 U JP S61166634U JP 4964385 U JP4964385 U JP 4964385U JP 4964385 U JP4964385 U JP 4964385U JP S61166634 U JPS61166634 U JP S61166634U
- Authority
- JP
- Japan
- Prior art keywords
- phase
- output
- phase synchronization
- display signal
- detector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
第1図は本考案による自動位相制御装置の一実
施例の回路図、第2図は第1図の回路動作を示す
タイムチヤート、第3図は自動位相制御装置の従
来例の回路図である。 1……混合器、2……利得制御増幅器、3……
第1の位相検波器、4……基準信号発生器、5…
…位相同期ループ波器、6……電圧制御発振器
、7……第2の位相検波器、8……90°位相器
、9……ACGループ波器、10……低域波
器、11……位相同期判別器、12……入力端子
、13……再トリガー形単安定マルチバイブレー
タ、14……オア回路、R……抵抗器、C……キ
ヤパシタ、S1……位相同期表示信号。
施例の回路図、第2図は第1図の回路動作を示す
タイムチヤート、第3図は自動位相制御装置の従
来例の回路図である。 1……混合器、2……利得制御増幅器、3……
第1の位相検波器、4……基準信号発生器、5…
…位相同期ループ波器、6……電圧制御発振器
、7……第2の位相検波器、8……90°位相器
、9……ACGループ波器、10……低域波
器、11……位相同期判別器、12……入力端子
、13……再トリガー形単安定マルチバイブレー
タ、14……オア回路、R……抵抗器、C……キ
ヤパシタ、S1……位相同期表示信号。
Claims (1)
- 【実用新案登録請求の範囲】 基準信号を発生する基準信号発生器と、基準信
号の位相を90°シフトする90°位相器と、電
圧制御発振器と、入力信号と電圧制御発振器の出
力を混合する混合器と、混合器の出力と基準信号
の位相を検波し、検波出力を電圧制御発振器に出
力する第1の位相検波器と、入力信号と90°位
相器の出力の位相を検波する第2の位相検波器と
、第2の位相検波器の検波出力を低域波する低
域波器と、低域波器の出力を基準電圧と比較
して、位相同期が確立しているか否かを示す位相
同期表示信号を出力する位相同期判別器を有する
自動位相制御装置において、 位相同期非確立状態および位相同期非確立状態
から位相同期確立状態になつたときは出力が位相
同期非確立状態の前記位相同期表示信号と同じ論
理レベルであるが、位相同期確立状態のときに位
相同期非確立になると前記位相同期表示信号の論
理レベルの変化を受けて出力の論理レベルが反転
する再トリガー形単安定マルチバイブレータと、 前記位相同期表示信号と前記単安定マルチバイ
ブレータの出力を入力し、位相同期非確立を示す
前記位相同期表示信号が、ロウレベルの場合には
両者の論理和をとり、ハイレベルの場合には両者
の論理積をとるゲート回路を備えたことを特徴と
する自動位相制御装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4964385U JPS61166634U (ja) | 1985-04-03 | 1985-04-03 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP4964385U JPS61166634U (ja) | 1985-04-03 | 1985-04-03 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS61166634U true JPS61166634U (ja) | 1986-10-16 |
Family
ID=30567036
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP4964385U Pending JPS61166634U (ja) | 1985-04-03 | 1985-04-03 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS61166634U (ja) |
-
1985
- 1985-04-03 JP JP4964385U patent/JPS61166634U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS5479384A (en) | System of synchronously leading in phase locked loop | |
| JPS61166634U (ja) | ||
| KR890004494A (ko) | 자동 주파수 제어시스템 | |
| US3573664A (en) | Voltage controlled oscillator consisting of a bistable multivibrator with feedback circuits | |
| JPS5616328A (en) | Phase synchronous loop device | |
| JPH0138974Y2 (ja) | ||
| JPH0635549Y2 (ja) | 位相同期受信機 | |
| JPS647837A (en) | Carrier lock detecting circuit | |
| JPH0282134U (ja) | ||
| SU813795A2 (ru) | Устройство контрол исправности коль-цА фАзОВОй АВТОпОдСТРОйКи чАСТОТы | |
| JPS56111342A (en) | Detector for subsignal of am stereophinic modulated signal | |
| JPH0282133U (ja) | ||
| SU1684929A1 (ru) | Устройство фазовой автоподстройки частоты | |
| JPS599647U (ja) | 自動位相制御装置 | |
| JPS599646U (ja) | 自動位相制御装置 | |
| JPS63102373U (ja) | ||
| JPH0746772B2 (ja) | Pll回路 | |
| CROW | Frequency discriminator and phase detector circuit[Patent] | |
| JPS58503U (ja) | 同期検波回路 | |
| JPH0654849B2 (ja) | Pll同期検波回路 | |
| JPH0178444U (ja) | ||
| JPS63111075U (ja) | ||
| JPS62163774U (ja) | ||
| JPH0157523B2 (ja) | ||
| JPH01179629U (ja) |