JPS61165889A - Multiplex space memory system - Google Patents

Multiplex space memory system

Info

Publication number
JPS61165889A
JPS61165889A JP60006550A JP655085A JPS61165889A JP S61165889 A JPS61165889 A JP S61165889A JP 60006550 A JP60006550 A JP 60006550A JP 655085 A JP655085 A JP 655085A JP S61165889 A JPS61165889 A JP S61165889A
Authority
JP
Japan
Prior art keywords
memory
signal
spatial memory
spatial
artificial
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60006550A
Other languages
Japanese (ja)
Inventor
Susumu Sawai
沢井 進
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP60006550A priority Critical patent/JPS61165889A/en
Publication of JPS61165889A publication Critical patent/JPS61165889A/en
Pending legal-status Critical Current

Links

Landscapes

  • Radio Relay Systems (AREA)

Abstract

PURPOSE:To attain unitary application and control by forming a loop-shaped signal transmission line among plural artificial satellites and combining plural space memories which perform delay storage by means of the signal transmission time of said signal transmission line for each space memory and then connecting these space memories in series to form a single space memory. CONSTITUTION:Links are formed between an artificial satellite 1 of the 1st space memory and artificial satellites 4 and 6 of the 2nd space memory. Then a loop signal line is formed among those satellites 1 2 3 1 6 5 4 1. Here a formed delay line has the length (P12+P23+P31+P16+P54+P41). Thus an integrated large space memory is obtained. The carrier frequencies used for transmission/reception of each satellite are changed for each type of the remote side, e.g., four frequencies are used with a 2GHz interval between 16 and 22GHz.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、情報処理システム等において使用されるメモ
リに関するものであり、特に宇宙空間を電波信号が伝播
するときに生じる遅延時間を利用して記憶を行う空間メ
モリに関する。
[Detailed Description of the Invention] [Field of Industrial Application] The present invention relates to a memory used in an information processing system, etc., and in particular, a memory that utilizes the delay time that occurs when a radio signal propagates in outer space. It relates to spatial memory that performs storage.

〔従来の技術〕[Conventional technology]

本発明は1本出願人による先の特許出願〔特願昭53−
72644 (特開昭54−163632 )  r空
間メモリ方式」〕において本発明者が開示した発明を改
良したものである。
The present invention is based on an earlier patent application filed by the same applicant
This is an improvement of the invention disclosed by the present inventor in 72644 (Japanese Patent Laid-Open No. 54-163632) R-Space Memory System.

上記した特許出願の発明(以下、先行発明という)は、
宇宙空間に展開された複数の人工衛星あるいは人工怒里
などの人工星間に存在する長大な空間距離を電波信号の
遅延線路として利用したもので、各人工風に送受信装置
を搭載し、各人工星間にループ状に信号伝送路を張って
電波を循環的に伝播させることにより情報を記憶するよ
うにした空間メモリである。
The invention of the above patent application (hereinafter referred to as the prior invention) is
It uses the long spatial distances that exist between multiple artificial satellites deployed in outer space or artificial stars such as artificial stars as a delay line for radio wave signals, and each artificial wind is equipped with a transmitting and receiving device, It is a spatial memory that stores information by cyclically propagating radio waves by creating a loop-shaped signal transmission path between stars.

第2図はその具体例を概略的に示したもので。Figure 2 schematically shows a specific example.

20は地球、21.22.23は地球20の上空35.
8001umの高さに適当な間隔で配置されている静止
人工衛星である。これらの人工衛星が正三角形の頂点に
位置しているものとすれば、1辺の長さは6.2X10
’l1mとなり、したがって3辺の一周距離は18.6
X 10 ’ kmとなる。
20 is the earth, 21.22.23 is the sky above the earth 20 35.
It is a geostationary artificial satellite placed at appropriate intervals at a height of 8001 um. Assuming that these satellites are located at the vertices of an equilateral triangle, the length of one side is 6.2X10
'l1m, so the distance around the three sides is 18.6
X 10' km.

このようにして形成されたループ状の空間を遅延線路と
して利用したときの記憶容量は、遅延線路の遅延時間に
比例する。
When the loop-shaped space thus formed is used as a delay line, the storage capacity is proportional to the delay time of the delay line.

電波信号が上記遅延線路を一巡する時間をT。T is the time it takes for the radio signal to go around the delay line.

クロックパルスの間隔をtoとすれば、最大記憶容量N
は。
If the clock pulse interval is to, the maximum storage capacity N
teeth.

N=T/lo  (ビット)−−−−−−一一一−−−
−−−−(11となる。いまクロックパルスとして10
0nsをとると、光の速度は30 X 10 ’ km
/secなので。
N=T/lo (bit)----111---
-----(It becomes 11. Now 10 as a clock pulse
If we take 0ns, the speed of light is 30 x 10' km
/sec.

第2図に示す人工衛星21.22.23間を一巡するに
要する時間Tは。
What is the time T required for one round trip between the artificial satellites 21, 22, and 23 shown in Figure 2?

T = (18,6X10’ km)÷(30X10’
 km) #、0.62(sec)となる。そしてクロ
ックパルスの間隔t0は100ナノセコンドであるから
t、 =too xto−”となる。
T = (18,6X10' km) ÷ (30X10'
km) #, 0.62 (sec). Since the clock pulse interval t0 is 100 nanoseconds, t, =too xto-''.

したがってこれらの人工衛星間の遅延線路で記憶される
最大容量Nは上記(1)式より N=0.62/100 Xl0−”=6.2 Xl06
(ビット)すなわち6.2メガビ・ノドとなる。
Therefore, the maximum capacity N that can be stored in the delay line between these satellites is N=0.62/100 Xl0-''=6.2 Xl06 from the above equation (1).
(bit), or 6.2 megabytes.

このように、地球上に複数の人工衛星を配置して構成さ
れた空間メモリは1例えば第3図に示すように1国際コ
ンピュータネットワークのための。
In this way, a spatial memory configured by placing a plurality of satellites on the earth is used for one international computer network, for example, as shown in FIG.

便利な共用メモリを提供することができる。Can provide convenient shared memory.

第3図において、30は中心に位置する空間メモリで、
第2図に示した複数の人工衛星により構成された宇宙空
間メモリである。31−1乃至31−8は世界各国に配
置された中央処理局のCPUであって、3.1−1は日
本、31−2は米国。
In FIG. 3, 30 is a spatial memory located in the center;
This is an outer space memory composed of a plurality of artificial satellites shown in FIG. 31-1 to 31-8 are CPUs of central processing stations located around the world, with 3.1-1 in Japan and 31-2 in the United States.

31−3はブラジル、31−4はイギリス、31−5は
西ドイツ、31−6はオーストラリア、31−7はイン
ド、31−8はカナダにそれぞれ配置されたものを表す
31-3 represents those placed in Brazil, 31-4 in England, 31-5 in West Germany, 31-6 in Australia, 31-7 in India, and 31-8 in Canada.

空間メモリ30と各国の中央処理局のCPU31−1乃
至31−8との間には、それぞれ独立したメモリアクセ
ス機構が設けられており1図示されていない送受信設備
を介して情報を送受信することにより、自在に情報の書
き込みおよび読み出 ゛しを行うことが可能にされてい
る。メモリアクセス機構は、水銀や石英を媒体とする超
音波遅延線メモリなどの一般の遅延に用いられているも
のと原理的には同一である。
An independent memory access mechanism is provided between the spatial memory 30 and the CPUs 31-1 to 31-8 of the central processing stations in each country. , it is possible to freely write and read information. The memory access mechanism is basically the same as that used in general delays such as ultrasonic delay line memories using mercury or quartz as a medium.

このようにして空間メモリ30に対し、各国に設けられ
た中央処理局より自在に情報を記憶したり、また該メモ
リに記憶している情報を引き出すことが可能になる。
In this way, it becomes possible to freely store information in the spatial memory 30 from central processing stations provided in each country, and to retrieve information stored in the memory.

更に、太陽の周りに、地球と同じ軌道の上に複数の人工
惑星を打ち上げ、これらの人工惑星間の空間をメモリと
して利用することもできる。
Furthermore, it is also possible to launch multiple artificial planets around the sun in the same orbit as the Earth, and use the space between these artificial planets as memory.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

上述した先行発明により、宇宙空間内に多数の空間メモ
リを実現することが可能であるが、これらの空間メモリ
が個々に閉じた記憶系を構成しているため、並列的に使
用可能となるにとどまり。
With the prior invention described above, it is possible to realize a large number of spatial memories in outer space, but since these spatial memories each constitute a closed storage system, it is not possible to use them in parallel. Stay.

一元的な使用ができなかった。Unified use was not possible.

〔問題点を解決するための手段〕[Means for solving problems]

本発明は、上述した問題点を解決するため、複数の空間
メモリを多重化し、各空間メモリ内の遅延線路を直列に
連結して、大きな単一ループの遅延線路とするものであ
り、そのための構成は、それぞれ送受信装置を搭載した
複数の人工足間にループ状の信号伝送路を形成し、該ル
ープ状の信号伝送路における信号伝播時間を利用して遅
延記憶を行う空間メモリを単位として、該空間メモリを
複数組合わせ、各空間メモリ内の信号伝送路を直列に連
結して単一の空間メモリとして使用することを特徴とし
ている。
In order to solve the above-mentioned problems, the present invention multiplexes a plurality of spatial memories and connects the delay lines in each spatial memory in series to form a large single-loop delay line. The configuration is such that a loop-shaped signal transmission path is formed between a plurality of artificial legs each equipped with a transmitting/receiving device, and a spatial memory is used as a unit to perform delayed storage using the signal propagation time in the loop-shaped signal transmission path. It is characterized in that a plurality of spatial memories are combined and the signal transmission paths in each spatial memory are connected in series to be used as a single spatial memory.

〔発明の作用〕[Action of the invention]

上記本発明の構成により、単一の大容量空間メモリが実
現され、従来分散記憶されていた情報の一元的利用と管
理が可能になる。
With the configuration of the present invention described above, a single large-capacity spatial memory is realized, and it becomes possible to centrally use and manage information that has conventionally been distributed and stored.

〔実施例〕〔Example〕

以下に本発明の詳細を実施例にしたがって説明する。 The details of the present invention will be explained below based on examples.

第1図は本発明の1実施例の概要図であり2図において
、1乃至6は人工衛星、7は地球を示し。
FIG. 1 is a schematic diagram of one embodiment of the present invention, and in FIG. 2, 1 to 6 represent artificial satellites and 7 represents the earth.

またPijは人工衛星i、j間の遅延線路を表している
。図示の例では1人工衛星1.2.3が第1の空間メモ
リを構成し1人工衛星4,5.6が第2の空間メモリを
構成するように、2つの独立した空間メモリが存在して
いたものである。しかし本実施例では、第1の空間メモ
リの人工衛星1と。
Further, Pij represents a delay line between artificial satellites i and j. In the illustrated example, there are two independent spatial memories such that one satellite 1.2.3 constitutes the first spatial memory and one satellite 4, 5.6 constitutes the second spatial memory. This is what I used to do. However, in this embodiment, the first spatial memory is the artificial satellite 1.

第2の空間メモリの人工衛星4.6との間にリンクが設
けられ、1→2−3→l→6→5→4→1と回る1本の
ループ状信号経路が形成されている。
A link is provided between the second spatial memory and the artificial satellite 4.6, and a loop-shaped signal path is formed that goes 1→2-3→1→6→5→4→1.

第4図は、これを線図で判り易く示したものである。FIG. 4 shows this in an easy-to-understand diagram.

このようにして形成された遅延線路の長さは。The length of the delay line formed in this way is:

P1□+P23↓P31+Pl&+P6S+Psa+P
a+となり、1つの総合された大きな空間メモリが実現
される。
P1□+P23↓P31+Pl&+P6S+Psa+P
a+, and one integrated large spatial memory is realized.

各人工衛星において送受信に使用される搬送波周波数は
、相手ごとに異なるように設定される。
The carrier frequency used for transmission and reception in each artificial satellite is set differently for each satellite.

図示の例では、16GHzから22GHzまでの2GH
z間隔の4周波数が使用されている。
In the illustrated example, 2GHz from 16GHz to 22GHz
Four z-spaced frequencies are used.

次に、第1図の実施例の構成によって得られる記憶容量
の具体例を次に示す。
Next, a specific example of the storage capacity obtained by the configuration of the embodiment shown in FIG. 1 will be shown below.

第1図において1人工衛星1乃至6は、全て地球上空3
5,800kmの静止軌道に打ち上げられており。
In Figure 1, 1 artificial satellite 1 to 6 are all 3 above the earth.
It has been launched into a geostationary orbit of 5,800km.

そのうち第1空間メモリを構成する人工衛星1゜2.3
と第2空間メモリを構成する人工衛星4゜5.6は、そ
れぞれ第2図の例と同様に正三角形の頂点に位置するよ
うに配置されているものとする。
Among them, the artificial satellite 1゜2.3 that constitutes the first spatial memory
It is assumed that the artificial satellite 4°5.6 constituting the second spatial memory are respectively located at the vertices of an equilateral triangle, as in the example of FIG.

このとき正三角形の各辺の遅延線路PIZ+  P2:
l+P3+、P hsr  P 54の長さは、 6.
2 XIO’ kmである。
At this time, the delay line PIZ+P2 on each side of the equilateral triangle:
The length of l+P3+, P hsr P 54 is 6.
2 XIO' km.

したがって+PI□= P Z:l= P 3I= P
 6S= P 54=6.2×104−となる。
Therefore +PI□= P Z:l= P 3I= P
6S=P54=6.2×104−.

また、第1空間メモリと第2空間メモリをリンクする遅
延線路Pl&およびPd2の長さは、 3.5 X10
4kII+とする。
Also, the length of the delay line Pl& and Pd2 linking the first spatial memory and the second spatial memory is 3.5 X10
4kII+.

さらに、簡単化のため、各遅延線路上を伝播する電波信
号の搬送波周波数は全て同しで、8GH2が使用される
ものとし、クロ、クパルスの間隔t0を100ns(1
00xto−9)として計算する。
Furthermore, for the sake of simplicity, it is assumed that the carrier frequency of the radio wave signals propagating on each delay line is all the same and that 8GH2 is used, and the interval t0 between the black and white pulses is 100 ns (1
00xto-9).

以上の前提条件のもとに計算すると、第1空間メモリ 
(P +z + P 23+P i+)および第2空間
メモリ (p6.+P54+P4i、)のそれぞれの遅
延時間′r。
Calculating based on the above preconditions, the first spatial memory
(P + z + P 23 + P i +) and the respective delay times 'r of the second spatial memory (p6.+P54+P4i,).

およびT2と記憶容量N1およびN2は、第2図の例に
したがって。
and T2 and storage capacities N1 and N2 according to the example of FIG.

T+=Tz=6.2 xlO’°km X 3/30 
X 10’ km # 0.62(sec)Nl=NZ
=TI(=TZ) /lo =0.62/100 Xl
0−9=6.2 X 106(ビット) となる。
T+=Tz=6.2 xlO'°km X 3/30
X 10' km # 0.62 (sec) Nl=NZ
=TI(=TZ) /lo =0.62/100Xl
0-9=6.2 x 106 (bits).

そして1人工衛星1.6.5.4を一巡するときの遅延
時間T3と記憶容量N、は。
And what are the delay time T3 and storage capacity N when making one round of one artificial satellite 1.6.5.4?

T3#((6,2X10’1uax 2)+ (3,5
X10’kmX2)) /30X10’km #0.64(sec) N:+=Tz/lo″=0.64/100 Xl0−9
′=、6.4 XIO” (ピッ ト) となる。
T3#((6,2X10'1uax 2)+(3,5
X10'kmX2)) /30X10'km #0.64(sec) N:+=Tz/lo''=0.64/100 Xl0-9
'=, 6.4 XIO'' (pit).

したがって総合的な記憶容INは。Therefore, the overall memory capacity IN is.

N=Nl +N3 =12.6X10’ビツトすなわち
12.6メガビノトとなり、N、あるいはN3のほぼ2
倍の記憶容量が得られる。ただしこの場合には、遅延線
メモリの性質により、記憶容量の増大の反射的結果とし
て平均アクセス時間は長くなることが注意される。
N = Nl + N3 = 12.6 x 10' bits or 12.6 megabytes, which is approximately 2 of N or N3.
Double the storage capacity. However, in this case it should be noted that due to the nature of delay line memory, the average access time will be longer as a reflex of the increased storage capacity.

なお、複数の空間メモリをリンクする位置は。Furthermore, the locations where multiple spatial memories are linked are:

予め固定的に定めておいてもよいが、第5図に示すよう
な空間メモリ制御表を用いて1発信側(起点)要素と受
信側(終点)要素とを適宜指定することにより、可変に
制御することができる。第5図の制御表に示された例は
、第1図すなわち第4図の矢印に対応するもので、1−
2→3−1→6−5−4−1を循環的に表している。
Although it may be fixedly determined in advance, it can be made variable by appropriately specifying one transmitting side (originating point) element and one receiving side (end point) element using a spatial memory control table as shown in Fig. 5. can be controlled. The example shown in the control table of FIG. 5 corresponds to the arrows in FIG. 1, that is, FIG.
2→3-1→6-5-4-1 is expressed cyclically.

次に宇宙空間を遅延線路とする空間メモリの動作原理を
第6図により説明する。
Next, the operating principle of a space memory using outer space as a delay line will be explained with reference to FIG.

第6図において、61,65.66はゲート回路、62
はオア回路、63は宇宙空間を利用した遅延線路、64
は増幅器、67はインバータ回路。
In FIG. 6, 61, 65, 66 are gate circuits, 62
is an OR circuit, 63 is a delay line using space, 64
is an amplifier, and 67 is an inverter circuit.

68は比較器である。68 is a comparator.

いまゲート回路61の入力端子に記憶されるべき入力情
報が印加されているとき書き込み制御信号をゲート回路
61の他の入力端子に印加すれば。
If input information to be stored is currently being applied to the input terminal of the gate circuit 61, a write control signal is applied to the other input terminal of the gate circuit 61.

ゲート回路61は開き、入力端子より印加された入力情
報はオア回路62を経由して遅延線路63゜に導かれる
。遅延線路63の出力は増幅器64に印加され、増幅器
64の出力はゲート回路65の一方の入力端子に印加さ
れる。ゲート回路65の他方の入力端子にはクロックパ
ルスが印加されており、増幅器64の出力はこのクロッ
クパルスにより整波され、遅延線路63内を通るときに
生じた歪が修正される。
The gate circuit 61 is opened, and the input information applied from the input terminal is guided to the delay line 63° via the OR circuit 62. The output of the delay line 63 is applied to an amplifier 64, and the output of the amplifier 64 is applied to one input terminal of a gate circuit 65. A clock pulse is applied to the other input terminal of the gate circuit 65, and the output of the amplifier 64 is rectified by this clock pulse, so that the distortion caused when passing through the delay line 63 is corrected.

上記ゲート回路65の出力はゲート回路66に伝達され
る。ゲート回路66の他方の入力端子には、インバータ
回路67を介してセント・リセット信号が印加され、イ
ンバータ回路67にリセットがオンの信号が印加されれ
ばゲート回路66が閉じるように構成されている。した
がって、一旦ゲート回路61の入力端子より送り込まれ
た情報は、オア回路62−遅延線路63−増幅器64−
ゲート回路65−ゲート回路6ローオア回路62のルー
プ内を循環して記憶されることになる。この記憶状態は
、インバータ回路67にリセットオンの信号を印加し、
ゲート回路66を閉めるまで持続されるが、ゲート回路
66が閉められると。
The output of the gate circuit 65 is transmitted to a gate circuit 66. A cent reset signal is applied to the other input terminal of the gate circuit 66 via an inverter circuit 67, and the gate circuit 66 is configured to close when a reset ON signal is applied to the inverter circuit 67. . Therefore, the information once sent from the input terminal of the gate circuit 61 is transmitted through the OR circuit 62 - delay line 63 - amplifier 64 -
The data is stored while circulating in the loop of gate circuit 65-gate circuit 6 low-OR circuit 62. This storage state is determined by applying a reset-on signal to the inverter circuit 67,
It continues until the gate circuit 66 is closed, but once the gate circuit 66 is closed.

そのとき通過できなかった情報のみ消去されることにな
る。
Only the information that could not pass at that time will be erased.

なお、上記第6図に示された空間メモリに記憶された情
報は、第6図右端より、当該情報のアドレス信号を比較
器に印加することにより選択し。
Note that the information stored in the spatial memory shown in FIG. 6 is selected by applying an address signal of the information to a comparator from the right end of FIG.

取り出すことができる。It can be taken out.

次に空間メモリの要素となる各人工衛星に搭載される送
受信装置の1実施例を第7図により説明する。
Next, one embodiment of the transmitting/receiving device mounted on each artificial satellite, which is an element of the spatial memory, will be described with reference to FIG.

第7図において、70は送受信装置、71は地上局、?
2,73.74.’75はアンテナ、76゜87は復号
器、77.88は同期回路、78,81.86,89.
92.98はクロック生成器。
In FIG. 7, 70 is a transmitting/receiving device, 71 is a ground station, and ?
2,73.74. '75 is an antenna, 76°87 is a decoder, 77.88 is a synchronization circuit, 78, 81.86, 89.
92.98 is a clock generator.

79.90は増幅器、80.91は整波回路、82.9
3は制御プロセッサ、83.95はゲート回路、84.
96は符号器、85.97は原発振器、94は回線交換
器、99は通信・制御コマンド系である。
79.90 is an amplifier, 80.91 is a rectifier circuit, 82.9
3 is a control processor, 83.95 is a gate circuit, 84.
96 is an encoder, 85.97 is an original oscillator, 94 is a line exchanger, and 99 is a communication/control command system.

送受信装置70は、ループ内の両隣りの人工衛星の送受
信装置との間でデータを転送するための複数チャンネル
の送受信系と、地上局71との間でデータおよびコマン
ドの送受信を行うための通信・制御コマンド系99とを
そなえている。前者の複数チャンネルの送受信系は、第
1図の人工衛星lのように2つ以上の空間メモリをリン
クするための分岐点に位置する人工衛星においては使用
されるが、他の人工衛星においては1チヤンネルの送受
信系のみが使用される。
The transmitting/receiving device 70 is a multi-channel transmitting/receiving system for transmitting data between the transmitting/receiving devices of the artificial satellites on both sides in the loop, and a communication system for transmitting and receiving data and commands with the ground station 71. - Equipped with a control command system 99. The former multi-channel transmission/reception system is used in satellites located at branch points for linking two or more spatial memories, such as satellite 1 in Figure 1, but it is not used in other satellites. Only one channel transmitting/receiving system is used.

図示の1チヤンネル分の送受信系回路には、左右両方向
の信号伝送を行うために2回線分の送受信回路すなわち
1図の上側と下側の2段の回路が含まれている。
The illustrated transmitting/receiving circuit for one channel includes transmitting/receiving circuits for two lines, that is, two stages of circuits on the upper and lower sides of the figure, in order to perform signal transmission in both left and right directions.

なお、信号伝送制御を行うために送信可能信号と受信可
能信号が使用される。送受信装置は、受信可能状態の≧
きは受信可能フラグをONにして送信側装置へ受信可能
信号を送信し、また送信可能状態のときは、送信可能フ
ラグをONにして送信可能信号を送信する。
Note that a transmittable signal and a receivable signal are used to control signal transmission. The transmitting/receiving device is in the receiving state ≧
When the device is in a transmittable state, the receivable flag is turned ON and a receivable signal is transmitted to the transmitting device, and when the transmitter is in a transmittable state, the transmittable flag is turned ON and a transmittable signal is transmitted.

たとえばアンテナ72は、空間メモリを構成する遅延線
路ループ中前段要素の人工衛星上の送受信装置からの送
信可能信号とデータ信号を受信し。
For example, the antenna 72 receives a transmittable signal and a data signal from a transmitting/receiving device on a satellite that is a front-stage element in a delay line loop that constitutes a spatial memory.

そして受信可能信号を送信するために使用される。It is then used to transmit a receivable signal.

他方、アンテナ73は、ループ中後段の人工衛星上の送
受信装置へ送信可能信号とデータ信号を送信し、そして
受信可能信号を受信するために使用される。この場合、
データ信号は図示装置の上側の回線を左から右へ転送さ
れることになる。もしもデータ信号の転送方向が右から
左へ設定されている場合には、アンテナ72と73の役
割は上記とは逆になる。
On the other hand, the antenna 73 is used to transmit a transmittable signal and a data signal to a transceiver on a satellite at a later stage in the loop, and to receive a receivable signal. in this case,
The data signal will be transferred from left to right on the upper line of the illustrated device. If the data signal transfer direction is set from right to left, the roles of antennas 72 and 73 are reversed.

アンテナ74と75は9人工衛星上の送受信装置70と
地上局71との間のデータおよび制御コマンドの信号伝
送に使用される。
Antennas 74 and 75 are used for signal transmission of data and control commands between transceiver equipment 70 on nine artificial satellites and ground station 71.

以下、左から右へデータ信号が伝送される場合を例にと
り、送受信装置内各要素の動作機能を説明する。
Hereinafter, the operational functions of each element in the transmitter/receiver will be explained using an example in which a data signal is transmitted from left to right.

前段の人工衛星からの電波信号は、アンテナ72で受信
されたのち、復号器76に導かれる。復号器76には、
上記受信信号と同期をとるための同期回路77により制
御されたクロック生成器78が接続されている。上記復
号器76により復号された信号は、増幅器79によって
増幅され、さらに増幅器79の出力は、クロック生成器
81で生成されたクロックパルスが印加される整波回路
80において、整形される。これは、信号が宇宙空間を
伝播している間に生じた減衰や波形の崩れを、最初の送
信波形と同様に整形するものである。
The radio signal from the preceding artificial satellite is received by antenna 72 and then guided to decoder 76 . The decoder 76 includes
A clock generator 78 controlled by a synchronization circuit 77 for synchronizing with the received signal is connected. The signal decoded by the decoder 76 is amplified by an amplifier 79, and the output of the amplifier 79 is shaped in a rectifying circuit 80 to which a clock pulse generated by a clock generator 81 is applied. This reshapes the attenuation and waveform distortion that occur while the signal is propagating through space, in the same way as the initial transmitted waveform.

整形された信号は、制御プロセッサ82.ゲート回路8
3及び符号器84を経由して2例えば8GHzの搬送波
に乗せて、アンテナ73から後段の人工衛星に送信され
る。
The shaped signal is sent to control processor 82 . Gate circuit 8
3 and an encoder 84 on a carrier wave of, for example, 8 GHz, and is transmitted from the antenna 73 to the subsequent artificial satellite.

制御プロセッサ82の詳細な動作は第8図のフローにし
たがって後述されるが、基本的には送信可能信号および
受信可能信号を用いた信号伝送制御と、制御表に基づい
て行われる送信側および受信側の装置を指定するルーテ
ィング制御と、障害時の処理などからなっている。
The detailed operation of the control processor 82 will be described later according to the flowchart of FIG. 8, but basically it controls signal transmission using a transmittable signal and a receivable signal, and transmits and receives data based on a control table. It consists of routing control that specifies the side device, processing in the event of a failure, etc.

ゲート回路83は、地上局71からのコマンドの指示に
よりデータの書き込みあるいは読み出しを行う。通信制
御コマンド系99は、アクセスすべきメモリアドレスに
対応するタイミングパルスを発生し、ゲート回路83に
印加することにより。
The gate circuit 83 writes or reads data according to a command from the ground station 71. The communication control command system 99 generates a timing pulse corresponding to the memory address to be accessed and applies it to the gate circuit 83.

ループ内を循環するデータ列中の所定のアドレス位置に
記憶すべきデータを挿入し、あるいは記憶されているデ
ータを抽出し、あるいは消去するようゲート制御する。
Gate control is performed to insert data to be stored, extract stored data, or erase data at a predetermined address position in a data string circulating in a loop.

符号器84は、原発振器85およびクロック生成器86
の外付は回路により供給されるクロック信号に基づいて
、ゲート回路83から出力されるデータ列を連続的に符
号化する。符号化されたデータ信号は、さらに図示省略
、されている変調回路でたとえば8GHzの搬送波を用
いて変調され。
The encoder 84 includes an original oscillator 85 and a clock generator 86
The external circuit continuously encodes the data string output from the gate circuit 83 based on the clock signal supplied by the circuit. The encoded data signal is further modulated using a carrier wave of 8 GHz, for example, in a modulation circuit (not shown).

アンテナ73から放射出力される。It is radiated and output from the antenna 73.

送受信装置の上側回線と下側回線の各回路は対称的な構
成をもち、下側回線の回路は、右から左へデータ信号を
伝送する場合に上記したのと同様な動作を行う。
The upper line and lower line circuits of the transmitter/receiver have symmetrical configurations, and the lower line circuit performs the same operation as described above when transmitting a data signal from right to left.

上側回線の制御プロセッサ82と下側回線の制御プロセ
ッサ93の間には1回線交換器94が設けられ、必要に
応じてデータあるいは制御信号の交換が行われる。たと
えば制御プロセッサ82が。
A single line exchanger 94 is provided between the upper line control processor 82 and the lower line control processor 93, and data or control signals are exchanged as necessary. For example, control processor 82.

前段装置へ受信可能信号を送信する場合、あるいは後段
装置から受信可能信号を受信する場合には。
When transmitting a receivable signal to a preceding device or receiving a receivable signal from a subsequent device.

回線交換器94および制御プロセッサ93を介して2回
線間での信号転送を行う。
Signal transfer between the two lines is performed via line exchanger 94 and control processor 93.

次に制御プロセ・ノサの動作を第8図のフローにしたが
って説明する。なお本実施例では、各人工衛星間のリン
クおよびデータ信号の流れる方向すなわちルーティング
は可変であり、第9図あるいは第1O図に示す空間メモ
リ制御表に基づいて決定されるものとする。
Next, the operation of the control processor will be explained according to the flowchart of FIG. In this embodiment, it is assumed that the links between the satellites and the direction in which data signals flow, that is, the routing, are variable and are determined based on the spatial memory control table shown in FIG. 9 or FIG. 1O.

第9図の空間メモリ制御表は、1つの制御プロセッサの
みでデータ信号の伝送制御を行っている場合の例であり
、これに対して第10図の空間メモリ制御表は、同一送
受信装置内の別々の系統の送受信回路の制御プロセッサ
(1と2で識別されている)がそれぞれ機能している場
合、すなわちたとえば第1図の例の人工衛星1の送受信
装置のように、2つの空間メモリをリンクするために。
The spatial memory control table in FIG. 9 is an example of a case where data signal transmission is controlled by only one control processor.On the other hand, the spatial memory control table in FIG. When the control processors (identified as 1 and 2) of the transmitting and receiving circuits of different systems are functioning, for example, as in the transmitting and receiving device of the artificial satellite 1 shown in Fig. 1, two spatial memories are used. To link.

送受信装置内の別々の系統の制御プロセッサが2個同時
に機能化されている場合の例である。各制御プロセ・ノ
サを識別する必要があるため9表中には、“1°、“2
′の2種類の数字が使用される。
This is an example in which two control processors of different systems within the transmitter/receiver are functionalized at the same time. Because it is necessary to identify each control processor, “1°”, “2°” are included in Table 9.
' Two types of numbers are used.

空間メモリ制御表を構成する空間メモリの送受信装置要
素数をKとし9表の先頭アドレスを11゜終了アドレス
を!、、そして自装置のIDすなわち相対アドレスをr
、とすれば。
Let the number of transmitting/receiving device elements of the space memory that constitutes the space memory control table be K, the start address of the 9th table is 11°, and the end address is ! , , and the ID of the own device, that is, the relative address, r
,given that.

I = I、 + I s +(n−1)  K  (
N=1.2.−、K)で与えられるアドレス■が自装置
に接続される相手側装置の情報を与える表アドレスとな
る。
I = I, + I s + (n-1) K (
N=1.2. -, K) is a table address that provides information on the other device connected to the own device.

第8図のフローにおいて。In the flow of FIG.

■ 制御プロセッサは、ループの前段の要素から送信さ
れた信号を受信し、解読して制御信号かデータかの内容
を識別する。
■ A control processor receives signals sent from earlier elements of the loop and decodes them to identify whether they are control signals or data.

■ 自装置の送信可能フラグを調べ、送信可能であれば
■へ行き、送信不可であれば■へ行く。
■ Check the transmission enable flag of the own device, and if transmission is possible, go to ■; if transmission is not possible, go to ■.

■ 送信可能であることにより、受信側装置からの受信
可能信号を調べ、受信可能であれば■へ行き、受信不可
であれば■へjテく。
■ If transmission is possible, check the receivable signal from the receiving device, and if it is receivable, go to ■; if it is not receivable, go to ■.

■ 受信可であることにより、空間メモリのデータを送
信する。
■ Send the data in the spatial memory by being able to receive it.

■ 受信不可であることにより送信可能フラグをo”に
戻し、■へ行く。
■ Since reception is not possible, return the transmittable flag to o'' and go to ■.

■ 送信可能フラグが“O”であることにより。■ Due to the transmittable flag being “O”.

T、、1.、Is、にの定数を読み出し、■へ行く。T,,1. , Is, and go to ■.

■ r=ta+rsを計算し、■へ行く。■ Calculate r=ta+rs and go to ■.

■ I:l11.を調べ、 Yesすなわち表中にあれ
ば■へ行き、 Noであれば障害とする。
■ I:l11. Check if it is Yes, that is, it is in the table, go to ■, and if No, mark it as a failure.

■ 制御表の■アドレスを読み出し、内容の有無を調べ
る。内容があれば接続相手側装置を認識して[相]へ行
き、無ければ0へ行く。
■Read the ■address of the control table and check whether the contents exist. If there is content, it recognizes the connected device and goes to [phase]; if there is no content, it goes to 0.

[相] Iアドレスの内容が“1”か否かを調べ。[Phase] Check whether the content of the I address is "1" or not.

“′1″すなわち自制部プロセッサであれば0へ行き、
否であれば他側部プロセッサの分担であるとして0へ行
く。
“'1”, that is, if it is a self-control unit processor, it goes to 0,
If not, it is assumed that the other side processor is responsible for the processing and the process goes to 0.

■ 送信可能フラグを、送信可能のl”に設定し、@へ
行く。
■ Set the sendable flag to l'', which means sendable, and go to @.

@ 受信側装置からの受信可能信号を調べ、受信可能で
あれば■へ行き、受信不可であれば障害とする。
@ Check the receivable signal from the receiving device, and if it is receivable, go to ■; if it is not receivable, it is considered a failure.

◎ T=I+にとし、制御表中をさらに探索し。◎ Set T=I+ and further search the control table.

■へ行く。Go to ■.

他方、受信可能フラグについては、受信可能であれば“
1”に設定し、同様に空間メモリ制御表から前段要素を
認識して受信可能信号を送信させる。
On the other hand, for the receivable flag, if it is receivable, “
1'', the previous stage element is similarly recognized from the spatial memory control table, and a receivable signal is transmitted.

このようにして、空間メモリを構成する各要素の送受信
装置において、空間メモリ制御表に基づきループ前後の
要素を認識し、送受信の可否の通知と、データ信号の送
受信とが行われることにより、ループ内の循環的データ
伝送が可能となる。
In this way, the transmitter/receiver of each element constituting the spatial memory recognizes the elements before and after the loop based on the spatial memory control table, and notifies whether transmission/reception is possible and transmits/receives data signals. Circular data transmission within the network is possible.

空間メモリ制御表の内容をコマンドを用いて書き替える
ことにより、単位となる空間メモリ間のリンク状態を任
意に変更することができ、たとえばある要素装置に障害
が発生した場合には、その要素装置を含む単位の空間メ
モリを多重空間メモリから切り離すことができ、あるい
は必要に応じて多重室間メモリの容量を変更することが
できる。
By rewriting the contents of the spatial memory control table using commands, it is possible to arbitrarily change the link status between the unit spatial memories.For example, if a failure occurs in a certain element device, that element device It is possible to separate the spatial memory of the unit containing the unit from the multiple spatial memory, or to change the capacity of the multiple inter-room memory as necessary.

しかし、空間メモリ制御表を用いて単位となる空間メモ
リ間の接続を変更することは本発明にとって必要の要件
ではなく、予めその接続関係は固定しておいてもよい。
However, it is not necessary for the present invention to change the connection between spatial memories as a unit using a spatial memory control table, and the connection relationship may be fixed in advance.

〔発明の効果〕〔Effect of the invention〕

以上のようにして本発明は、宇宙空間に配置された人工
衛星あるいは人工悪星などの人工星を利用した空間メモ
リを複数個結合して、大容量の多重空間メモリを形成し
、一元的な利用を図ることを可能にすることができる。
As described above, the present invention connects a plurality of spatial memories using artificial stars such as artificial satellites or artificial malign stars placed in outer space to form a large-capacity multi-spatial memory, and provides a unified It is possible to make use of the information.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の1実施例の概要図、第2図は空間メモ
リの説明図、第3図は空間メモリの具体的な使用例の説
明図、第4図は第1図の実施例におけるループ状信号経
路の線図、第5図は空間メモリ制御表の説明図、第6図
は空間メモリの動作原理を説明するための回路図、第7
図は本実施例に使用される送受信装置の1例の構成図、
第8図は第7図の送受信装置における制御プロセッサの
制御フロー図、第9図および第1θ図は本実施例に使用
される空間メモリ制御表の例の説明図である。 図中、1乃至6は人工衛星、7は地球を表す。 第4図     $521 4岬 ツ^ 1!、6[21
FIG. 1 is a schematic diagram of one embodiment of the present invention, FIG. 2 is an explanatory diagram of a spatial memory, FIG. 3 is an explanatory diagram of a specific usage example of the spatial memory, and FIG. 4 is an example of the embodiment of FIG. 1. 5 is an explanatory diagram of the spatial memory control table, FIG. 6 is a circuit diagram for explaining the operating principle of the spatial memory, and FIG.
The figure is a configuration diagram of an example of a transmitting/receiving device used in this embodiment.
FIG. 8 is a control flow diagram of the control processor in the transmitting/receiving device of FIG. 7, and FIGS. 9 and 1θ are explanatory diagrams of examples of spatial memory control tables used in this embodiment. In the figure, 1 to 6 represent artificial satellites, and 7 represents the earth. Figure 4 $521 4 Cape Tsu^ 1! , 6[21

Claims (1)

【特許請求の範囲】[Claims] それぞれ送受信装置を搭載した複数の人工星間にループ
状の信号伝送路を形成し、該ループ状の信号伝送路にお
ける信号伝播時間を利用して遅延記憶を行う空間メモリ
を単位として、該空間メモリを複数組合わせ、各空間メ
モリ内の信号伝送路を直列に連結して単一の空間メモリ
として使用することを特徴とする多重空間メモリ方式。
A loop-shaped signal transmission path is formed between a plurality of artificial stars each equipped with a transmitting/receiving device, and the spatial memory is a unit of spatial memory that performs delayed storage using the signal propagation time in the loop-shaped signal transmission path. A multiple spatial memory method characterized by combining a plurality of spatial memories and connecting the signal transmission paths in each spatial memory in series to be used as a single spatial memory.
JP60006550A 1985-01-17 1985-01-17 Multiplex space memory system Pending JPS61165889A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60006550A JPS61165889A (en) 1985-01-17 1985-01-17 Multiplex space memory system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60006550A JPS61165889A (en) 1985-01-17 1985-01-17 Multiplex space memory system

Publications (1)

Publication Number Publication Date
JPS61165889A true JPS61165889A (en) 1986-07-26

Family

ID=11641436

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60006550A Pending JPS61165889A (en) 1985-01-17 1985-01-17 Multiplex space memory system

Country Status (1)

Country Link
JP (1) JPS61165889A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011519097A (en) * 2008-04-25 2011-06-30 タジツ トランスファー リミテッド ライアビリティ カンパニー Real-time communication with data transfer framework
JP2011528141A (en) * 2008-07-10 2011-11-10 タジツ トランスファー リミテッド ライアビリティ カンパニー Ad transfer storage and retrieval network
JP2012504284A (en) * 2008-09-29 2012-02-16 タジツ トランスファー リミテッド ライアビリティ カンパニー Decomposition / reconstruction in data transfer storage
JP2012504372A (en) * 2008-09-29 2012-02-16 タジツ トランスファー リミテッド ライアビリティ カンパニー Encryption rotation in data transfer storage
US9961144B2 (en) 2008-03-20 2018-05-01 Callahan Cellular L.L.C. Data storage and retrieval
JP2019513331A (en) * 2016-03-22 2019-05-23 ライトループ・テクノロジーズ・エルエルシーLyteloop Technologies, Llc System and method for storing data in motion
CN112654899A (en) * 2018-08-02 2021-04-13 利特洛普技术有限公司 Apparatus and method for storing wave signals in a cavity

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5033744A (en) * 1973-07-26 1975-04-01
JPS54163632A (en) * 1978-06-15 1979-12-26 Fujitsu Ltd Space memory system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5033744A (en) * 1973-07-26 1975-04-01
JPS54163632A (en) * 1978-06-15 1979-12-26 Fujitsu Ltd Space memory system

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9961144B2 (en) 2008-03-20 2018-05-01 Callahan Cellular L.L.C. Data storage and retrieval
JP2011519097A (en) * 2008-04-25 2011-06-30 タジツ トランスファー リミテッド ライアビリティ カンパニー Real-time communication with data transfer framework
JP2011528141A (en) * 2008-07-10 2011-11-10 タジツ トランスファー リミテッド ライアビリティ カンパニー Ad transfer storage and retrieval network
JP2012504284A (en) * 2008-09-29 2012-02-16 タジツ トランスファー リミテッド ライアビリティ カンパニー Decomposition / reconstruction in data transfer storage
JP2012504372A (en) * 2008-09-29 2012-02-16 タジツ トランスファー リミテッド ライアビリティ カンパニー Encryption rotation in data transfer storage
JP2019513331A (en) * 2016-03-22 2019-05-23 ライトループ・テクノロジーズ・エルエルシーLyteloop Technologies, Llc System and method for storing data in motion
CN112654899A (en) * 2018-08-02 2021-04-13 利特洛普技术有限公司 Apparatus and method for storing wave signals in a cavity

Similar Documents

Publication Publication Date Title
JP2019516321A (en) Intermediate satellite network for cross strapping and local network congestion
US4019138A (en) Frequency synchronizing system for satellite communication
ATE152559T1 (en) ALTERNATING SEQUENTIAL HALF DUPLEX TRANSMISSION SYSTEM
CN107852230A (en) Satellite in satellite communication system switches to satellite
US9941967B2 (en) Satellite laser communications relay network
JPS61165889A (en) Multiplex space memory system
JPH0637687A (en) Data communication method, operating method of communication netowrk and node of communication network
CN112202656A (en) Bus communication protocol for on-orbit adjustable traveling wave tube amplifier
JPS599994B2 (en) Spatial memory method
Hofmann Satellite Communication in the Age of 5G
EP3614574B1 (en) Transmitter generating a rotating polarized wave
TODA Resources for future updates of JAXA new deep space station
JPS57152737A (en) System for satellite data transmission
JPS638657B2 (en)
RU2069936C1 (en) Land mobile control station of satellite communication system
CN117856866A (en) Ground-moon space spacecraft communication method based on antenna chain relay satellite system
Ezzat et al. Design, Implementation, and Validation of Satellite Simulator and Data Packets Analysis
Morikawa et al. Hybrid system of communication and positioning determination using two geostationary satellites
CN116260498A (en) Flexibly-expanded cellular network type digital wave beam synthesis network system
RU2236755C2 (en) Message transfer method
JPH0283759A (en) Channel control system
Dance Communication, radar, and tracking systems of the Space Shuttle
Pellegrineschi Sirio earth stations
Davis Arrayed antennas improve S/N of signals from Mariner
JPH0145785B2 (en)