JPS61139024U - - Google Patents
Info
- Publication number
- JPS61139024U JPS61139024U JP2146685U JP2146685U JPS61139024U JP S61139024 U JPS61139024 U JP S61139024U JP 2146685 U JP2146685 U JP 2146685U JP 2146685 U JP2146685 U JP 2146685U JP S61139024 U JPS61139024 U JP S61139024U
- Authority
- JP
- Japan
- Prior art keywords
- resistor
- capacitor
- phase output
- negative phase
- input terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims 3
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Pulse Circuits (AREA)
Description
第1図は本考案の一実施例を示す回路構成図。
第2図は本考案の別の実施例を示す回路構成図。
第3図および第4図は従来のパルス幅調整回路の
回路構成図。
第2図は本考案の別の実施例を示す回路構成図。
第3図および第4図は従来のパルス幅調整回路の
回路構成図。
Claims (1)
- 【実用新案登録請求の範囲】 パルス信号入力端子と、 この入力端子に第一のキヤパシタおよび第一の
抵抗器を介して接続され、少なくとも一つの逆相
出力を持つ論理回路と、 第二、第三の抵抗器および第二のキヤパシタが
T字型に接続され、第二のキヤパシタの一端が接
地された直流帰還回路を介して、上記逆相出力が
上記論理回路の入力に加算接続された パルス幅調整回路において、 上記逆相出力と上記第二の抵抗器との間に、抵
抗分圧するための第四の抵抗器を介して電源が接
続された ことを特徴とするパルス幅調整回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2146685U JPS61139024U (ja) | 1985-02-18 | 1985-02-18 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2146685U JPS61139024U (ja) | 1985-02-18 | 1985-02-18 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61139024U true JPS61139024U (ja) | 1986-08-28 |
Family
ID=30512888
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2146685U Pending JPS61139024U (ja) | 1985-02-18 | 1985-02-18 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61139024U (ja) |
-
1985
- 1985-02-18 JP JP2146685U patent/JPS61139024U/ja active Pending