JPS61107585A - Recording and reproducing device - Google Patents

Recording and reproducing device

Info

Publication number
JPS61107585A
JPS61107585A JP22929884A JP22929884A JPS61107585A JP S61107585 A JPS61107585 A JP S61107585A JP 22929884 A JP22929884 A JP 22929884A JP 22929884 A JP22929884 A JP 22929884A JP S61107585 A JPS61107585 A JP S61107585A
Authority
JP
Japan
Prior art keywords
recording
address data
signal
video signal
vtr
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22929884A
Other languages
Japanese (ja)
Inventor
Hidekazu Maeda
英一 前田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP22929884A priority Critical patent/JPS61107585A/en
Priority to US06/758,449 priority patent/US4734792A/en
Publication of JPS61107585A publication Critical patent/JPS61107585A/en
Pending legal-status Critical Current

Links

Landscapes

  • Management Or Editing Of Information On Record Carriers (AREA)

Abstract

PURPOSE:To make the titled device very convenient by writing address data for retrieval at a recording section of a required program on the recorded tape while reproducing the tape using a VTR and carrying out dubbing on another tape using the second VTR. CONSTITUTION:When a recorded video tape, is reproduced by the first VTR10 and a desired program is reproduced if address data for retrieval is inputted from the ten key, the address data for retrieval is edited by an address data inserting/recording device 20 and written in the recording position in the desired program on the video tape which is being reproduced by the first VTR10. Further, address data for retrieval is a track number, or the like. The program reproduced by the first VTR10 and address data for retrieval can be dubbed by the record VTR10 onto another video tape.

Description

【発明の詳細な説明】 技術分野 この発明はビデオテープレコーダ(以下VTR)等の記
録再生装置に関し、さらにくわしくは、再生モードにし
たままで情報の記録を可能にした記録再生装置に関する
ものである。
[Detailed Description of the Invention] Technical Field The present invention relates to a recording and reproducing device such as a video tape recorder (hereinafter referred to as VTR), and more particularly to a recording and reproducing device that can record information while in the playback mode. .

従来技術 記録済のビデオテープに所望の番組を記録しているトラ
ックのアドレスを検索する検索用データを挿入記録した
い場合がある。しかしながら従来のVTRは記録モード
と再生モードとは切換操作が必要でありζ再生モードの
ままで検索用データなどを記録するという操作は出来な
かった。それ故、たとえば記録済のビデオテープを再生
しながら、所望の番組に検索用データを書き込むような
編集操作をすることはできなかった。
BACKGROUND OF THE INVENTION There are cases where it is desired to insert and record search data for searching for the address of a track in which a desired program is recorded on a recorded video tape. However, conventional VTRs require a switching operation between the recording mode and the playback mode, and it is not possible to record search data or the like while remaining in the ζ playback mode. Therefore, for example, it is not possible to perform editing operations such as writing search data into a desired program while playing back a recorded videotape.

発明の目的 この発明の目的は記録済のビデオテープをVTRで再生
しながら、随意の画面に対して所定のデータ等を記録で
きるようにしlこ記録再生システムを提供することにあ
る。
OBJECTS OF THE INVENTION It is an object of the present invention to provide a recording and reproducing system that allows predetermined data etc. to be recorded on any screen while reproducing a recorded video tape on a VTR.

発明の構成 この発明のビデオ信号の記録・再生ンステムは記゛録済
のテープを再生するVTRからの再生ビデオ信号を受け
て同期信号を分離する同期分離回路と、挿入すべきビデ
オ信号に、同期分離回路で得られた同期信号を付加する
ビデオ信号発生手段と、挿入期間中はビデオ信号発生手
段からの信号を出力するとともに、挿入期間でないとき
は上記再生ビデオ信号を出力する切り換え手段と、切り
換え手段の出力を記録用のVTRへ送出する手段とを備
えている。
Structure of the Invention The video signal recording/playback system of the present invention includes a synchronization separation circuit that receives a playback video signal from a VTR that plays back a recorded tape and separates a synchronization signal, and a synchronization separation circuit that separates a synchronization signal from the video signal to be inserted. video signal generation means for adding the synchronization signal obtained by the separation circuit; switching means for outputting the signal from the video signal generation means during the insertion period and outputting the reproduced video signal when not in the insertion period; and means for sending the output of the means to a recording VTR.

実施例 以下にこの発明を一実施例について図面とともに説明す
る。
EXAMPLE Below, one example of the present invention will be explained with reference to the drawings.

第1図において、アドレスデータ挿入記録装置20とコ
ントローラ40はそれぞれアダプタ形式で構成され、入
力端子20aには、記録済のビデオテープを再生する第
1VTRIOが接続され、第1 VTRI Oで再生さ
れた、同期信号を含む再生ビデオ信号が入力される。
In FIG. 1, the address data insertion/recording device 20 and the controller 40 are each configured in the form of an adapter, and a first VTRIO for playing back a recorded videotape is connected to an input terminal 20a. , a playback video signal including a synchronization signal is input.

同期0分離装置20Aは再生ビデオ信号から垂直同期パ
ルスと水平同期パルスとを分離して、ビデオ信号発生装
置20Bにこの同期パルスを印加する。コントローラ4
0からはテンキー等により入力された、検索用のアドレ
スデータの信号がビデオ信号発生装置20Bに入力され
、この検索用アドレスデータ信号は標準形式のビデオ信
号に変換されるとともに、同期パルスが付加されて、コ
ンポジットビデオ信号となりビデオスイッチ20Gの端
子20CIに印加される。
The sync 0 separator 20A separates a vertical sync pulse and a horizontal sync pulse from the reproduced video signal and applies these sync pulses to the video signal generator 20B. controller 4
From 0 onwards, a search address data signal input using a numeric keypad or the like is input to the video signal generator 20B, and this search address data signal is converted into a standard format video signal and a synchronization pulse is added. The resulting composite video signal is applied to the terminal 20CI of the video switch 20G.

ビデオスイッチ20Cの端子20C2には第1VTR1
0で再生された再生ビデオ信号が印加される。
The first VTR1 is connected to the terminal 20C2 of the video switch 20C.
A reproduced video signal reproduced at 0 is applied.

ビデオスイッチ20Cはコントローラ40からの指示を
受けて、1フイールド中のたとえば20H〜24Hの挿
入期間だけ端子20CIの信号を出力端子20C3へ送
出するように切り換えられ、他の期間は端子20C2に
印加される再生ビデオ信号を出力端子20C3へ送出す
るように切り換えられる。
In response to an instruction from the controller 40, the video switch 20C is switched to send the signal of the terminal 20CI to the output terminal 20C3 only during the insertion period of, for example, 20H to 24H in one field, and the signal is applied to the terminal 20C2 during other periods. The output terminal 20C3 is switched to send the reproduced video signal to the output terminal 20C3.

ビデオスイッチ20Cの出力端子20C3の信号はビデ
オ信号出力装置20Dにおいて、VTRの記録に適した
信号に変換され、第1VTRIOに印加され、第1VT
RIOのビデオヘッドに記録電流を流して検索用データ
をビデオテープ上に書き込む。
The signal at the output terminal 20C3 of the video switch 20C is converted into a signal suitable for VTR recording in the video signal output device 20D, and is applied to the first VTRIO.
Recording current is applied to the video head of the RIO to write search data onto the video tape.

なおビデオ信号出力装置20Dに第2のVTR12を記
録モードとして接続すると、第1 VTRで再生される
ビデオ信号と検索用アドレスデータとをべっのビデオテ
ープにダビングすることができる。
When the second VTR 12 is connected to the video signal output device 20D in recording mode, the video signal reproduced by the first VTR and the search address data can be dubbed onto a video tape.

上述の構成によって、第1 VTR10によって、記録
済のビデオテープを再生し、所望のプログラムが再生さ
れているときに、検索用アドレスデータをテンキーから
入力すると、この検索用アドレスデータはアドレスデー
タ挿入記録装置20によって編集され、上記第1 VT
RI Oで再生中のビデオテープの、所望のプログラム
の記録位置に書き込まれろ。
With the above-described configuration, when a recorded videotape is played back by the first VTR 10 and search address data is input from the numeric keypad while a desired program is being played back, this search address data is stored in the address data insertion record. Edited by the device 20, the first VT
Write to the recording position of the desired program on the videotape being played back on the RIO.

なお、検索用アドレスデータは、たとえばトラック番号
などである。また第1VTRI’oで再生されたプログ
ラムと、検索用アドレスデータとは、第2VTR12に
よって、別のビデオテープにダビングすることができる
Note that the search address data is, for example, a track number. Further, the program reproduced by the first VTRI'o and the search address data can be dubbed onto another videotape by the second VTR 12.

次にアドレスデータ挿入記録装置の詳細を第2図以降の
図面を参照して説明する。
Next, details of the address data insertion and recording device will be explained with reference to FIG. 2 and subsequent drawings.

VTRl0で再生された再生ビデオ信号はアドレスデー
タ挿入記録装置20の同期分離回路21に入力されコン
ポジット同期信号が出力される。
The reproduced video signal reproduced by the VTR l0 is input to the synchronization separation circuit 21 of the address data insertion/recording device 20, and a composite synchronization signal is output.

コンポジット同期信号はそれぞれ、積分回路22、水平
ドライブ回路23へ供給され、垂直同期信号。
The composite synchronization signal is supplied to an integrating circuit 22 and a horizontal drive circuit 23, respectively, and a vertical synchronization signal.

水平同期信号が出力され、水平同期信号は、Dフリップ
フロップ回路24によりラインスイッチ信号が得られ、
この3つの同期信号が同期信号発生器25へ入力される
。同期信号発生器25は、入力同期信号に位相の合った
コンボノット同期信号を出力する。出力のコンポジット
同期信号は、コントローラ40へ入力されコントローラ
40内部で水平同期垂直同期それぞれの信号に分かれ、
カウンタ41及び単安定マルチバイブレーク42により
所定の期間のゲートパルスを発生しこのゲートパルスに
より、たとえば検索用データの挿入記録の位置と期間た
とえば20H〜24Hが決定される。
A horizontal synchronization signal is output, and a line switch signal is obtained from the horizontal synchronization signal by the D flip-flop circuit 24.
These three synchronization signals are input to the synchronization signal generator 25. The synchronization signal generator 25 outputs a combo-not synchronization signal that is in phase with the input synchronization signal. The output composite synchronization signal is input to the controller 40 and divided into horizontal and vertical synchronization signals within the controller 40.
A gate pulse of a predetermined period is generated by a counter 41 and a monostable multi-by-break 42, and this gate pulse determines, for example, the position and period of insertion recording of search data, for example, 20H to 24H.

また、コントローラ40からは、入力テンキー43から
入力された検索用のアドレスデータをCPU44で処理
したデジタル信号であるアドレスデータが出力される。
Further, the controller 40 outputs address data, which is a digital signal obtained by processing search address data input from the input numeric keypad 43 by the CPU 44.

ここで、アドレスデータ、ゲートパルスはアドレスデー
タ挿入記録装置20に入力され、このアドレスデータに
VTR10の再生ビデオ信号に同期した同期信号が加え
られ、ビデオ信号発生器25°で通常のビデオ信号と同
じ波形にレベルや同期信号を合わせ、このアドレスデー
タ信号を挿入記録するためPM変調回路26.記録アン
プ27、バッファーアンプ28.記録ドライブ回路29
を経て、VTR用の信号に変換する。この信号はVTR
l0のロータリートランス(図示せず)に入力され、ビ
デオヘッド!1に記録電流が供給されて、アドレスデー
タの挿入記録が行なわれる。
Here, the address data and gate pulse are input to the address data insertion and recording device 20, and a synchronization signal synchronized with the reproduced video signal of the VTR 10 is added to this address data, and the same signal as a normal video signal is added to the address data by the video signal generator 25°. A PM modulation circuit 26. adjusts the level and synchronization signal to the waveform and inserts and records this address data signal. Recording amplifier 27, buffer amplifier 28. Recording drive circuit 29
The signal is then converted into a signal for VTR. This signal is VTR
It is input to the rotary transformer (not shown) of l0, and the video head! 1 is supplied with a recording current, and address data is inserted and recorded.

上記の回路において、記録アンプ27.バッファ28、
記録ドライブ29は常時駆動された状態に設定されてい
る。一方記録ドライブ29の入力端子に接続されたスイ
ッチ30は、単安定マルチバイブレータ42のゲートパ
ルスがないときはオンとされ、記録ドライブ29への入
力信号はグランドヘバイパスされているとともに、ゲー
トIくルスが生じると、スイッチ30はオフとなり、記
録ドライブ29への入力信号が有効となり、上述のとお
りアドレスデータの記録を行なう。それ故記録アンプ等
の立ち上り時間の影響がなく、数H程度の短かいデータ
でも正確に記録することができろ。
In the above circuit, the recording amplifier 27. buffer 28,
The recording drive 29 is set to be constantly driven. On the other hand, the switch 30 connected to the input terminal of the recording drive 29 is turned on when there is no gate pulse of the monostable multivibrator 42, and the input signal to the recording drive 29 is bypassed to ground, and the gate I is connected to the input terminal of the recording drive 29. When a pulse occurs, the switch 30 is turned off, the input signal to the recording drive 29 becomes valid, and address data is recorded as described above. Therefore, it is not affected by the rise time of a recording amplifier, etc., and even data as short as several hours can be recorded accurately.

なお第2図の実施例においては、アドレスデータ挿入記
録装置20.コントローラ40はそれぞれアダプタ形式
で市販のVT’RIOに接続できるようにしている。こ
の構成によって、アドレスデータ挿入機構を有しないV
TRでもアドレスデータ挿入装置20.コントローラ4
0を接続することによって所望のアドレスデータを記録
済テープに挿入することができる。
In the embodiment shown in FIG. 2, the address data insertion and recording device 20. Each controller 40 can be connected to a commercially available VT'RIO in the form of an adapter. With this configuration, V
TR also has an address data insertion device 20. controller 4
By connecting 0, desired address data can be inserted into the recorded tape.

上記の装置において挿入記録時には第6図dに示すよう
にゲートパルスの立ち上りと立ち下りの前後でVTRI
 Oから得られる再生ビデオ信号には、パルス状の歪波
が生じ、これが同期信号として誤まって処理され、同期
乱れが生じる可能性がある。
In the above device, during insertion recording, the VTRI is generated before and after the rise and fall of the gate pulse as shown in Figure 6d.
A pulse-shaped distorted wave occurs in the reproduced video signal obtained from O, and this may be mistakenly processed as a synchronization signal, resulting in synchronization disturbance.

このような同期乱れを防止するために、第3図に示す回
路が設けられている。
In order to prevent such synchronization disturbances, a circuit shown in FIG. 3 is provided.

同期分離回路21と水平ドライブ23との間に設けられ
たスイッチ31は単安定マルチパイプレーク32から出
力される、第6図「に示されるスイッチングパルスを受
けて、スイッチ31はこのパルスがハイレベルの間はA
側に切り換わり、ローレベルの間はB側に切り換わる。
A switch 31 provided between the synchronous separation circuit 21 and the horizontal drive 23 receives the switching pulse shown in FIG. Between A
and while it is at low level, it switches to the B side.

そして水平ドライブ23の出力はフェイズロックループ
(以下PLLという)33の位相比較回路33aの一方
の入力端子に印加され、遅延回路33bを介して印加さ
れるPLL33の出力と比較される。vCO33cは位
相比較回路33aの出力に応じて発振し、所定のパルス
を出力し、このパルスは分周回路33bにより分周され
、スイッチ31がA側にあるときは分周回路33dから
はVTRI Oから再生される水平パルスと同期したパ
ルスが得られる。
The output of the horizontal drive 23 is applied to one input terminal of a phase comparison circuit 33a of a phase-locked loop (hereinafter referred to as PLL) 33, and compared with the output of the PLL 33 applied via a delay circuit 33b. vCO33c oscillates according to the output of phase comparison circuit 33a and outputs a predetermined pulse, and this pulse is frequency-divided by frequency divider circuit 33b, and when switch 31 is on the A side, VTRIO is output from frequency divider circuit 33d. A pulse that is synchronized with the horizontal pulse reproduced from is obtained.

一方スイッチ31がB側に切り換えられるとPLL33
の出力パルスが水平ドライブ23を通して位相比較回路
33aに帰還され、VTRI Oからの水平パルスに乱
れが生じても、PLL33の出力は正しい水平同期パル
スの位相に保たれる。
On the other hand, when the switch 31 is switched to the B side, the PLL 33
The output pulse of the PLL 33 is fed back to the phase comparison circuit 33a through the horizontal drive 23, and even if the horizontal pulse from the VTRIO is disturbed, the output of the PLL 33 is maintained at the correct phase of the horizontal synchronizing pulse.

分周回路33dの出力は合成回路33eで垂直同期信号
と合成されコンボノット同期信号とされてコントローラ
40のカウンタ41に印加される。
The output of the frequency dividing circuit 33d is combined with a vertical synchronizing signal by a combining circuit 33e to form a combo-not synchronizing signal, which is applied to the counter 41 of the controller 40.

単安定マルチパイプレーク32は挿入記録時の前後にお
いて再生ビデオ信号にノイズが生じている期間をカバー
するように、コントローラ40の単安定マルチバイブレ
ータ42からのゲートパルスを受けてこのゲートパルス
よりも長い第6図rに示すスイッチングパルスを生じる
The monostable multi-pipe rake 32 receives a gate pulse from the monostable multivibrator 42 of the controller 40 and generates a pulse longer than the gate pulse so as to cover the period in which noise occurs in the reproduced video signal before and after insertion recording. A switching pulse shown in FIG. 6r is generated.

上記の回路構成によって、挿入記録が行なわれる迄は、
単安定マルチバイブレータ32の出力はローレベルであ
り、スイッチ31はA側に切り換えられており、PLL
33はVTRl0で再生される記録済みテープからの同
期信号により、制御され、コンポジット同期信号を生じ
る。
With the above circuit configuration, until insertion recording is performed,
The output of the monostable multivibrator 32 is low level, the switch 31 is switched to the A side, and the PLL
33 is controlled by a synchronization signal from a recorded tape played by VTR10 to produce a composite synchronization signal.

一方、挿入記録が行なわれる際にはゲートパルスによっ
て単安定マルチパイプレーク32の出力パルスはハイレ
ベルとなり、スイッチ31は端子B側に切り換えられる
。これによって、PLL33の出力パルスが水平ドライ
ブ回路23に印加され、水平同期パルスが位相比較回路
33a1こ印加され、その結果PL、L33の出力パル
スは正しい水平同期パルスの位相にロックされる。
On the other hand, when insertion recording is performed, the output pulse of the monostable multipipe lake 32 becomes high level due to the gate pulse, and the switch 31 is switched to the terminal B side. As a result, the output pulse of the PLL 33 is applied to the horizontal drive circuit 23, and the horizontal synchronization pulse is applied to the phase comparator circuit 33a1, so that the output pulses of PL and L33 are locked to the correct phase of the horizontal synchronization pulse.

それ故VTRI Oから出力される水平同期I(ルスに
第6図eに示すように乱れがあっても、PLL33から
は第4図gに示す位相をもった正しい水平同期パルスが
出力される。この水平同期lくルスはコントローラ40
に印加され、挿入記録すべき信号の水平同期パルスも、
乱れのないものとなる。
Therefore, even if there is a disturbance in the horizontal synchronization pulse I output from the VTRIO as shown in FIG. 6e, the correct horizontal synchronization pulse with the phase shown in FIG. 4g is output from the PLL 33. This horizontal synchronization is controlled by the controller 40.
The horizontal sync pulse of the signal to be inserted and recorded is also applied to
It becomes undisturbed.

次に第2図に示す装置において挿入記録を行なう時挿入
するアドレスデータ等の信号がフィルタを通りさらにF
 MR7Aされることにより約2μs遅れろため挿入記
録したビデオテープをVTRで再生すると再生画面の挿
入記録期間の直後の水平同期が乱れたり、VTRの色処
理回路が誤動作し同じく挿入記録期間の直後の画像が色
ずれを起こす現象が発生する。これは挿入記録した信号
とそれ以外の部分のビデオ信号との水平同期が、挿入記
録した信号の遅延により、位相ずれを起こしているため
である。そこで、挿入記録する信号の水平同期をあらか
じめ進めておくとこのような画像の色ずれを防止できる
Next, when performing insertion recording in the device shown in Figure 2, signals such as address data to be inserted pass through a filter and are further filtered.
There is a delay of about 2 μs due to MR7A, so when a video tape with insertion recording is played back on a VTR, the horizontal synchronization immediately after the insertion recording period on the playback screen may be disrupted, or the color processing circuit of the VTR may malfunction, causing the same delay immediately after the insertion recording period. A phenomenon that causes color shift in images occurs. This is because the horizontal synchronization between the inserted and recorded signal and the video signal of the other portions causes a phase shift due to the delay of the inserted and recorded signal. Therefore, if the horizontal synchronization of the signal to be inserted and recorded is advanced in advance, such color shift of the image can be prevented.

このため、同期信号発生器25の水平同期信号出力端子
に遅延回路35を設けてあり水平同期信号を(IH−2
μ秒)だけ遅らせて、みかけ上2μ秒進んだ水平同期パ
ルスをビデオ信号発生器25に印加する。これによって
、上述のような、フィルタやI”M変調による信号の遅
れを補償して、色ずれのない画像の再生を可能にする。
For this reason, a delay circuit 35 is provided at the horizontal synchronization signal output terminal of the synchronization signal generator 25, and the horizontal synchronization signal (IH-2
A horizontal synchronizing pulse that is apparently advanced by 2 μs is applied to the video signal generator 25. This compensates for the signal delay caused by the filter and I''M modulation as described above, making it possible to reproduce an image without color shift.

なお遅延回路35としては第4図に示すように水平ドラ
イブ回路23の出力に単安定マルチバイブレータ35a
、35bをカスケード接続したしのが用いられる。この
回路において単安定マルチバイブレータ35aからは水
平ドライブ23の出力パルスの立ち上りと同期して立ち
上り、IH−2μ秒後に立ち下る第5図に示すパルスを
生じさせ、・、゛ さらにこのパルスの立ち下りによって、単安定マルチバ
イブレーク35bから所定幅の第5図に示す、2μ秒進
んだパルスを出力させ″る。
As the delay circuit 35, as shown in FIG. 4, a monostable multivibrator 35a is connected to the output of the horizontal drive circuit 23.
, 35b are connected in cascade. In this circuit, the monostable multivibrator 35a generates a pulse shown in FIG. 5 that rises in synchronization with the rise of the output pulse of the horizontal drive 23 and falls after IH-2 μ seconds, and... As a result, the monostable multi-bi break 35b outputs a pulse with a predetermined width, shown in FIG. 5, which is advanced by 2 μs.

発明の効果 以上のように、この発明によれば、記句済のテープをV
TRで再生しながら、このテープ上で所望のプログラム
の記録部分に検索用アドレスデータ等を書き込むことが
できるとともに、第2のVTRにより他のテープ上にダ
ビングできるので使用上極めて便利である。
Effects of the Invention As described above, according to the present invention, the recorded tape can be
It is extremely convenient to use because it is possible to write search address data, etc. in the recorded portion of a desired program on this tape while playing back on the TR, and it can also be dubbed onto another tape using a second VTR.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はこの発明の一実施例を示すブロック回路図、第
2図は第1図の回路の要部の詳細な回路図、第3図は第
2図の回路の同期信号発生器の詳細な回路図、第4図は
第2図の回路の同期信号発生器の一部を示す回路図、第
5図は第4図の回路の動作説明図、第6図は第2図の回
路のa−4で示した部分の出力波形図である。 10  第1VTR,l 2=−第2VTR。 20 ・アドレスデータ挿入記録装置、20A・・同期
分離装置、20B・ヒデオ信号発生装置、20C・・・
スイッチ、20D・・・ビデオ信号出力回路、40・・
コントローラ。
Fig. 1 is a block circuit diagram showing an embodiment of the present invention, Fig. 2 is a detailed circuit diagram of the main parts of the circuit shown in Fig. 1, and Fig. 3 is a detailed circuit diagram of the synchronizing signal generator of the circuit shown in Fig. 2. 4 is a circuit diagram showing a part of the synchronizing signal generator of the circuit in FIG. 2, FIG. 5 is an explanatory diagram of the operation of the circuit in FIG. It is an output waveform diagram of the part shown by a-4. 10 1st VTR, l 2=-2nd VTR. 20 - Address data insertion and recording device, 20A... Synchronization separation device, 20B - Video signal generator, 20C...
Switch, 20D... Video signal output circuit, 40...
controller.

Claims (1)

【特許請求の範囲】[Claims] 記録済のテープを再生するVTRからの再生ビデオ信号
を受けて同期信号を分離する同期分離回路と、挿入すべ
きビデオ信号に、同期分離回路で得られた同期信号を付
加するビデオ信号発生手段と、挿入期間中はビデオ信号
発生手段からの信号を出力するとともに、挿入期間でな
いときは上記再生ビデオ信号を出力する切り換え手段と
、切り換え手段の出力を記録用のVTRへ送出する手段
とを備えたことを特徴とする記録再生装置。
A sync separation circuit that receives a playback video signal from a VTR that plays back a recorded tape and separates a sync signal; and a video signal generation means that adds the sync signal obtained by the sync separation circuit to a video signal to be inserted. , switching means for outputting the signal from the video signal generating means during the insertion period and outputting the reproduced video signal when not in the insertion period, and means for sending the output of the switching means to a recording VTR. A recording/reproducing device characterized by:
JP22929884A 1984-07-24 1984-10-30 Recording and reproducing device Pending JPS61107585A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP22929884A JPS61107585A (en) 1984-10-30 1984-10-30 Recording and reproducing device
US06/758,449 US4734792A (en) 1984-07-24 1985-07-24 Record address data recording apparatus for use with a VTR or the like

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22929884A JPS61107585A (en) 1984-10-30 1984-10-30 Recording and reproducing device

Publications (1)

Publication Number Publication Date
JPS61107585A true JPS61107585A (en) 1986-05-26

Family

ID=16889940

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22929884A Pending JPS61107585A (en) 1984-07-24 1984-10-30 Recording and reproducing device

Country Status (1)

Country Link
JP (1) JPS61107585A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63121837A (en) * 1986-11-11 1988-05-25 Fuji Photo Film Co Ltd Production of photosensitive microcapsule

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63121837A (en) * 1986-11-11 1988-05-25 Fuji Photo Film Co Ltd Production of photosensitive microcapsule

Similar Documents

Publication Publication Date Title
EP0280425B1 (en) Disk player having continuous audio in fast and slow reproduction modes
JPS58194162A (en) Rotary head type magnetic recording and reproducing device
EP0176324B1 (en) System synchronizing apparatus
CA1208355A (en) Digital video tape recorder that can be used with different television systems
JPS59221854A (en) Magnetic recording and reproducing device
JPS61107585A (en) Recording and reproducing device
JPH0568151B2 (en)
KR960000445B1 (en) Magnetic recording/reproducing apparatus
US5181125A (en) Apparatus for muting noise resulting from reproducing of a PCM audio signal recorded in an extension of a slant track containing a recorded video signal
JPH0115007Y2 (en)
KR100197095B1 (en) Device for magnetic recording and reproducing digital signals
JPS60251552A (en) Recording and reproducing device
JPH0646471B2 (en) Connection control circuit
JPS6132675A (en) Recording and reproducing device
JPS59221186A (en) Time axis correcting device
KR920001145B1 (en) Automatic switching circuit for vtr
JP2644383B2 (en) Capstan phase correction device for multi-channel VTR
JP3358278B2 (en) Magnetic recording / reproducing device
JPS59139163A (en) Selecting device of rotation controlling reference signal of video tape recorder
JPH0462508B2 (en)
JPS60131662A (en) Record mode discriminating method
JPS60127571A (en) Floppy disk device
JPS60206385A (en) Recording and reproducing device of video signal
JPS59191139A (en) Video tape recorder
JPS5641566A (en) Digital signal recording and reproducing system