JPS6067993A - Color crt controller - Google Patents
Color crt controllerInfo
- Publication number
- JPS6067993A JPS6067993A JP58177714A JP17771483A JPS6067993A JP S6067993 A JPS6067993 A JP S6067993A JP 58177714 A JP58177714 A JP 58177714A JP 17771483 A JP17771483 A JP 17771483A JP S6067993 A JPS6067993 A JP S6067993A
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- color
- clock
- shift register
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.
Description
【発明の詳細な説明】
〔産業上の利用分野〕
装置
本発明は、カラーCRT制御h46、特に色の濃淡を制
御する装置に関するものである。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] Apparatus The present invention relates to a color CRT control h46, particularly to an apparatus for controlling color shading.
従来例を第1図に示して、説明する。A conventional example is shown in FIG. 1 and will be explained.
図において1は、三原色の1つ几edのドツトに対応し
た濃淡データ(Rデータ)を記憶しているメモリであシ
、同様に2はQreen の0データ、3はBlueの
Bデータを記憶しているメモリである。In the figure, 1 is a memory that stores gradation data (R data) corresponding to one of the three primary colors, 2 is a memory that stores 0 data of Green, and 3 is a memory that stores B data of Blue. memory.
さて、クロック15の立ち上がり毎に、CILTコント
ローラ14は、メモリ1〜3に対しアドレス信号を出力
する。メモリ1〜3では、該アドレス信号に対応する色
の濃淡データである几データ4、Gデータ5、Bデータ
6がアクセスされ、各々のD/A変換器7〜9に送出さ
れる。Now, every time the clock 15 rises, the CILT controller 14 outputs an address signal to the memories 1 to 3. In the memories 1 to 3, color data 4, G data 5, and B data 6, which are color density data corresponding to the address signal, are accessed and sent to the respective D/A converters 7 to 9.
このD/A変換器7〜9の出力であるアナログ信号が、
(!ILTにビデオ信号10−12として与えられ、映
像化される。The analog signals that are the outputs of these D/A converters 7 to 9 are
(!Given to ILT as video signals 10-12 and visualized.
タイムチ? −トの一例を第2図に示す。Time chi? An example of - is shown in Fig. 2.
ところで、最近はCRT自身が高精度(高分解能)化し
、その際、かかる従来例では、各デバイス、特にD/A
変換器を高速化する必要があるが、京:市ギ+ζノーy
l++宜店プく1
〔発明の目的〕
本発明は、このような事情に鑑みてなされたもので、高
速D/A変換器を用いないカラーCRT制御装置を提供
することを目的とする。By the way, recently, CRTs themselves have become more accurate (higher resolution), and in this case, in the conventional example, each device, especially D/A
It is necessary to speed up the converter, but K: city + ζ no y
1 [Object of the Invention] The present invention has been made in view of the above circumstances, and an object of the present invention is to provide a color CRT control device that does not use a high-speed D/A converter.
本発明の特長となるところは、D/A変換器のかわりに
、ctt’rコントローラのクロックの数倍のクロック
にて動作するシフトレジスタを使用し、その出力信号の
デー−ティー比を変化させることによシ色の濃淡制御を
行う点にある。The feature of the present invention is that instead of a D/A converter, a shift register that operates with a clock several times the clock of the ctt'r controller is used, and the data ratio of the output signal is changed. In particular, it is capable of controlling the shade of gray.
以下、本発明の具体的実施例を第3図及びそのタイムチ
ャートの一例を第4図に示して説明する。Hereinafter, a specific embodiment of the present invention will be described with reference to FIG. 3 and an example of its time chart shown in FIG. 4.
第3図において、17は分周器であり、クロック15を
分周して、分周クロック16を創出する。In FIG. 3, 17 is a frequency divider, which divides the frequency of the clock 15 to create a frequency-divided clock 16.
これによって、CRTコントローラ14を動作させるク
ロックは、シフトレジスタ18〜20を動作させるクロ
ックの数分の−(所定の分周率。As a result, the clock that operates the CRT controller 14 is divided by the number of clocks that operate the shift registers 18 to 20 at a predetermined frequency division ratio.
第4図の例では3分の1)となる。In the example of FIG. 4, it is 1/3).
シフトレジスタ18〜20は、分周クロック16毎にア
クセスされた几データ4、Gデータ5、Bデータ6を保
持するとともに、クロック15によってデータをシフト
(桁移動5させて出力する。The shift registers 18 to 20 hold the digital data 4, G data 5, and B data 6 accessed every frequency division clock 16, and shift (shift 5 digits) the data using the clock 15 and output the data.
この出力21〜・23は、デジタル信号であり、クロッ
ク15のパルス幅でデー−ティー比が変化することにな
る。These outputs 21 to 23 are digital signals, and the data ratio changes with the pulse width of the clock 15.
すなわち、CRT電子ビームの出力は一定にしたままで
、(ビデオ信号21〜23の出力レベル一定で)ビデオ
信号の出力時間をPWM制御で変化させて、−意中の輝
光時間を調節することにより、光量の制御を行うので、
D/A変換器が不要となる。That is, by keeping the output of the CRT electron beam constant and changing the output time of the video signal (with the output level of the video signals 21 to 23 constant) using PWM control, - by adjusting the desired brightness time. , since it controls the amount of light,
A D/A converter becomes unnecessary.
以上述べたように本発明によれば、高価な高速D/A変
換器を用いることなく、色の濃淡制御が可能となるので
、低コストのカラーCRT制御装置を得ることができる
。As described above, according to the present invention, it is possible to control the shade of color without using an expensive high-speed D/A converter, so that a low-cost color CRT control device can be obtained.
第1図は従来例、第2図は従来例のタイムチャート、第
3図は本発明の実施例、第4図は本発明のタイムチャー
ト。
7〜9 :D/A変換器
18〜20:シフトレジスタFIG. 1 is a conventional example, FIG. 2 is a time chart of the conventional example, FIG. 3 is an embodiment of the present invention, and FIG. 4 is a time chart of the present invention. 7-9: D/A converter 18-20: Shift register
Claims (1)
メモリのアドレスを指定して任意のドツトデータをアク
セスするC!ILTコントローラとを有するカラーC,
RT制御装質において、分局器と、前記メモリから読み
出されたデータを入力するシフトレジスタとを備え、該
シフトレジスタの出力をビデオ信号とするとともに、該
シフトレジスタを動作させるクロックを前記分局器によ
って所定の分局率で分周したクロックで、前記CRTコ
ントローラを動作させることを特徴とするカラーCRT
制御装置。C! A memory that stores color a/dark data for each dot, and a memory that specifies the address of the memory to access arbitrary dot data! Color C with ILT controller,
The RT control device includes a divider and a shift register into which data read from the memory is input, an output of the shift register is used as a video signal, and a clock for operating the shift register is supplied to the divider. A color CRT characterized in that the CRT controller is operated with a clock frequency divided at a predetermined division ratio by
Control device.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58177714A JPS6067993A (en) | 1983-09-24 | 1983-09-24 | Color crt controller |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58177714A JPS6067993A (en) | 1983-09-24 | 1983-09-24 | Color crt controller |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6067993A true JPS6067993A (en) | 1985-04-18 |
Family
ID=16035822
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58177714A Pending JPS6067993A (en) | 1983-09-24 | 1983-09-24 | Color crt controller |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6067993A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02306291A (en) * | 1989-05-22 | 1990-12-19 | Seiko Instr Inc | Sixteen color generating circuit for color liquid crystal display device |
JPH02311892A (en) * | 1989-05-26 | 1990-12-27 | Seiko Instr Inc | 16-color generating circuit of color liquid crystal display device |
-
1983
- 1983-09-24 JP JP58177714A patent/JPS6067993A/en active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02306291A (en) * | 1989-05-22 | 1990-12-19 | Seiko Instr Inc | Sixteen color generating circuit for color liquid crystal display device |
JPH02311892A (en) * | 1989-05-26 | 1990-12-27 | Seiko Instr Inc | 16-color generating circuit of color liquid crystal display device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5023603A (en) | Display control device | |
EP0166966A2 (en) | Video display controller | |
US5696941A (en) | Device for converting data using look-up tables | |
JP3268001B2 (en) | LED dot matrix type display device | |
CA1243138A (en) | High speed memory access circuit of crt display unit | |
US4908779A (en) | Display pattern processing apparatus | |
US4628305A (en) | Color display unit | |
US5153574A (en) | Interface for a thin display | |
JPS6067993A (en) | Color crt controller | |
JP3007745B2 (en) | Display device drive circuit | |
US5040066A (en) | Apparatus for generating control signals of a video mixer system | |
JPH02291521A (en) | Half-tone display system and half-tone display controller | |
KR100687324B1 (en) | Display signal input circuit in LCD | |
JPH0150861B2 (en) | ||
JP2609544B2 (en) | Recording device | |
JPH02709B2 (en) | ||
JPS63141451A (en) | Recorder | |
JPH0413894Y2 (en) | ||
JPH07117822B2 (en) | Display device | |
JP2572375B2 (en) | Display control circuit | |
JPH0537958A (en) | High resolution system for horizontal resolution | |
JPS60153089A (en) | Digital multicolor converter | |
JP2712452B2 (en) | Information output device | |
JPS62102286A (en) | Display unit | |
JPS62160490A (en) | Display circuit |