JPS60155221U - 電子ボリユ−ム - Google Patents
電子ボリユ−ムInfo
- Publication number
- JPS60155221U JPS60155221U JP4266384U JP4266384U JPS60155221U JP S60155221 U JPS60155221 U JP S60155221U JP 4266384 U JP4266384 U JP 4266384U JP 4266384 U JP4266384 U JP 4266384U JP S60155221 U JPS60155221 U JP S60155221U
- Authority
- JP
- Japan
- Prior art keywords
- electronic volume
- switch means
- resistors
- end connected
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のラウドネス回路の構成を示す回路図、第
2図aおよびbは従来のフエーダ回路の構成を示す回路
図、第3図は本考案の一実施例の構成を示す回路図、第
4図は本考案の一実施例におけるマルチプレクサの構成
を示す回路図、第5図aは本考案の一実施例により構成
したラウドネス回路の回路図であり、第5図bは本考案
の一実施例により構成したフエーダ回路の回路図、第6
図は本出願人が提案しているフエーダ回路の回路図、第
7図は第6図のフエーダ回路の特性図である。 1および2・・・ボリューム本体、3・・2バツファ増
幅器、4−1〜4−4・・・アナログスイッチ、5−1
および5−2・・・コンデンサ。
2図aおよびbは従来のフエーダ回路の構成を示す回路
図、第3図は本考案の一実施例の構成を示す回路図、第
4図は本考案の一実施例におけるマルチプレクサの構成
を示す回路図、第5図aは本考案の一実施例により構成
したラウドネス回路の回路図であり、第5図bは本考案
の一実施例により構成したフエーダ回路の回路図、第6
図は本出願人が提案しているフエーダ回路の回路図、第
7図は第6図のフエーダ回路の特性図である。 1および2・・・ボリューム本体、3・・2バツファ増
幅器、4−1〜4−4・・・アナログスイッチ、5−1
および5−2・・・コンデンサ。
Claims (1)
- 複数の抵抗を直列接続した分圧抵抗と、一端が複数の抵
抗の一端に接続され、他端が共通に接続されたスイッチ
手段とからなる第1のおよび第2のボリューム本体と、
2チャンネルのマルチプレクサを構成するスイッチ手段
とを同一のチップ上に集積化してなることを特徴とする
電子ボリューム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4266384U JPS60155221U (ja) | 1984-03-27 | 1984-03-27 | 電子ボリユ−ム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4266384U JPS60155221U (ja) | 1984-03-27 | 1984-03-27 | 電子ボリユ−ム |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60155221U true JPS60155221U (ja) | 1985-10-16 |
JPH0215386Y2 JPH0215386Y2 (ja) | 1990-04-25 |
Family
ID=30553627
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4266384U Granted JPS60155221U (ja) | 1984-03-27 | 1984-03-27 | 電子ボリユ−ム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60155221U (ja) |
-
1984
- 1984-03-27 JP JP4266384U patent/JPS60155221U/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH0215386Y2 (ja) | 1990-04-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS60155221U (ja) | 電子ボリユ−ム | |
JPS60160628U (ja) | 電子式ボリユ−ム | |
JPS60119140U (ja) | デイジタル信号入力回路 | |
JPS63199352U (ja) | ||
JPS60132018U (ja) | 電圧可変回路 | |
JPS6095561U (ja) | 音圧・衝撃センサ | |
JPS6059615U (ja) | 交流演算増幅器 | |
JPS5832598U (ja) | ゲイン切換回路 | |
JPS60188389U (ja) | 負荷装置 | |
JPS60188388U (ja) | 負荷装置 | |
JPS5973823U (ja) | ラウドネス・コントロ−ル回路 | |
JPS58138413U (ja) | 電圧・電流制御回路 | |
JPS5939418U (ja) | 選択回路 | |
JPS5933336U (ja) | 簡易形デジタル・アナログ変換器 | |
JPS61146022U (ja) | ||
JPS60162338U (ja) | 回路遮断器 | |
JPS6079819U (ja) | 負荷電流制限回路 | |
JPS60175436U (ja) | スイツチ装置 | |
JPS6116687U (ja) | 表示回路 | |
JPS5946014U (ja) | トランジスタ並列接続回路 | |
JPS599642U (ja) | タイマ回路 | |
JPS5982865U (ja) | デイジタルマルチメ−タ− | |
JPS61136616U (ja) | ||
JPS60181919U (ja) | 低域フイルタ | |
JPS59126547U (ja) | 信号重畳伝達装置 |