JPS60103715A - Automatic equalizer - Google Patents

Automatic equalizer

Info

Publication number
JPS60103715A
JPS60103715A JP20996283A JP20996283A JPS60103715A JP S60103715 A JPS60103715 A JP S60103715A JP 20996283 A JP20996283 A JP 20996283A JP 20996283 A JP20996283 A JP 20996283A JP S60103715 A JPS60103715 A JP S60103715A
Authority
JP
Japan
Prior art keywords
circuit
signal
weight
unit sample
sample response
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20996283A
Other languages
Japanese (ja)
Inventor
Shigeru Ono
茂 小野
Masaki Kobayashi
正樹 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP20996283A priority Critical patent/JPS60103715A/en
Publication of JPS60103715A publication Critical patent/JPS60103715A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H21/00Adaptive networks

Abstract

PURPOSE:To obtain an excellent equalizing performance with a small order number by controlling the amount giving a base of an exponential function having an exponential function unit sample response and its weight in digital transmission to improve the matching with a subscriber line. CONSTITUTION:A signal having a distortion through a transmission line is sampled at a sufficient speed without losing required information at an A/D converting circuit 2 at first and converted into a digital signal such as PCM. The digital signal is added with a signal multiplied (5) with weights W1, W2,...,WM through circuits 111, 112,...11M having an exponential function unit sample response respectively. In this case, the equalization is attained by controlling the base a1, a2,...aM of the exponential function of the unit sample response of the circuits 111, 112,...,11M and the weights W1, W2,...,WM to minimize the interference between codes at the signal of the equalizer output terminal 7 by the control circuit 13.

Description

【発明の詳細な説明】 (技術分野) 本発明は・ディノクル伝送において、伝送線路の状況に
適応して自動的に線路等化を行う自動等化器に関するも
のである。
DETAILED DESCRIPTION OF THE INVENTION (Technical Field) The present invention relates to an automatic equalizer that automatically equalizes lines in accordance with transmission line conditions in Dinocle transmission.

(従来技術) ディノタル有線伝送を行う場合、伝送線路の種類、長さ
等により異なる伝送線路の特性を可変機能を有する自動
等化器によシ等化する必要がある。
(Prior Art) When performing dinotal wired transmission, it is necessary to equalize the characteristics of the transmission line, which vary depending on the type, length, etc. of the transmission line, using an automatic equalizer having a variable function.

そして、近来のディノタル信号処理技術、LSI化技術
の進展により、自動等化器を含む伝送回路網のディノタ
ル化が盛んに検討されている。
With the recent progress in dinotal signal processing technology and LSI technology, dinotalization of transmission circuit networks including automatic equalizers is being actively studied.

第1図は、従来検nJされているこの種の自動等化器の
構成図である。第1図において、1はアナログ信号入力
端子、2はアナログ デイノタル変換回路、3は等右詰
人力り::j子、4は遅延回路、5は乗算回路、6は加
算回路、7は等右詰出力端子、8はデータ識別判定回路
、9は識別データ出力端子、10は重み制御回路であり
、WOr W+ + W2 +・・・、wMは重みであ
る。伝送線路を通り歪を生じた信号は、アナログ信号入
力端子1よシ入カされると、まず、アナログ・ディジタ
ル変換回路2により・必要な情報を失うことのない十分
な速さでサンプリングされ、たとえばPCMのようなデ
ィジタル信号に変換される。このディジタル信号が、0
からM個の遅延回路4を通シそれぞれ重みW。。
FIG. 1 is a block diagram of this type of automatic equalizer that has been conventionally tested. In Figure 1, 1 is an analog signal input terminal, 2 is an analog/digital conversion circuit, 3 is an equal right-aligned input terminal, 4 is a delay circuit, 5 is a multiplication circuit, 6 is an addition circuit, and 7 is an equal right-aligned input terminal. 8 is a data identification judgment circuit, 9 is an identification data output terminal, 10 is a weight control circuit, WOr W+ + W2 + . . . , wM is a weight. When the distorted signal that has passed through the transmission line is input to the analog signal input terminal 1, it is first sampled by the analog-to-digital conversion circuit 2 at a sufficient speed without losing necessary information. For example, it is converted into a digital signal such as PCM. This digital signal is 0
are passed through M delay circuits 4, each with a weight W. .

WI + w21・・・、 wMを乗算した後加え合わ
される。このとき重み制御回路1oで等仕儀出方端子7
の信号における符号量干渉が最小となるように重みWo
、W、 、W2.・・・l WMを制御することにょシ
等化が行われる。アナログ・ディジタル変換回路2によ
りディジタル信号に変換された後の動作は、すべてディ
ノタル演算・処理にょシ行われる。
WI + w21..., multiplied by wM and then added. At this time, the weight control circuit 1o gives equal output terminal 7.
The weight Wo is set so that the code amount interference in the signal of
,W, ,W2. ...l Equalization is performed solely to control the WM. All operations after the signal is converted into a digital signal by the analog-to-digital conversion circuit 2 are performed by digital calculations and processing.

しかし、第1図に示すような回路を用いて加入者線路の
ような比較的歪の大きい伝送線路の特性を等化する場合
、必要な次数Mすなわち遅延回路2の数が太きくなシ、
その結果、回路規模が大きくなシ消費電力の増加やT、
SI化時のチップ面積の増加を招くという欠点があった
However, when equalizing the characteristics of a transmission line with relatively large distortion, such as a subscriber line, using a circuit as shown in FIG.
As a result, the circuit scale is large, power consumption increases,
This has the disadvantage of increasing the chip area when integrated.

(発明の目的) 本発明は、これらの欠点を除去するため、加入者線路の
伝送特性によく整合した伝送関数を有し、低次数の簡単
な構成で十−分な等化性を得る自動等化器を実現するも
のである。
(Object of the Invention) In order to eliminate these drawbacks, the present invention has an automatic transmission function that has a transmission function that closely matches the transmission characteristics of the subscriber line and that obtains sufficient equalization with a simple configuration of low order. This realizes an equalizer.

(発明の構成) 本発明は、指数関数的単位サンプル応答を有する回路と
該回路の出力に重みを乗じて大きさを変える乗算回路と
からなる1つ捷たけ複数の回路網と、該1つまたは複数
の回路網の各出力と自動等化器入力を加算する加算回路
或は前記複数の回路網の各出力のみを加算する加算回路
により構成される自動等化器、および指数関数的単位サ
ンプル応答を有する回路と該回路の出力に重みを乗じて
大きさを変える乗算回路とから構成される自動等化器で
あって、前記各自動等化器の指数関数的単位サンプル応
答を有する回路の指数関数の底を与える量および前記重
みを制御するものである。
(Structure of the Invention) The present invention comprises a plurality of circuit networks each consisting of a circuit having an exponential unit sample response and a multiplier circuit that changes the size by multiplying the output of the circuit by a weight; or an automatic equalizer configured with an adder circuit that adds each output of a plurality of circuit networks and the input of the automatic equalizer, or an adder circuit that adds only each output of the plurality of circuit networks, and an exponential unit sample. An automatic equalizer comprising a circuit having a response and a multiplication circuit that changes the size by multiplying the output of the circuit by a weight, the circuit having an exponential unit sample response of each automatic equalizer. It controls the quantity that provides the base of the exponential function and the weight.

(実施例) 第2図は本発明の自動等化器の第1の実施例である。第
2図において、111+112+・・、11Mはそれぞ
れ指数関数的単位サンプル応答αけ、α2k。
(Embodiment) FIG. 2 shows a first embodiment of the automatic equalizer of the present invention. In FIG. 2, 111+112+..., 11M are exponential unit sample responses α minus α2k, respectively.

・・・、αMkを有する回路、121 + 122+・
・・、12Mは該各回路の出力端子、13は回路111
+112+・・・。
. . ., a circuit having αMk, 121 + 122+・
..., 12M is the output terminal of each circuit, 13 is the circuit 111
+112+...

11Mの単位サンプル応答の指数関数の底α1.α2゜
・・・、αMおよびWl、W2.・・・+ WM ’e
制御する制御回路であり、その他の記号は第1図におけ
るそれと同一の記号と同義である。kはサンプリングを
表す。
The base α1 of the exponential function of the unit sample response of 11M. α2°..., αM and Wl, W2. ...+ WM'e
1. Other symbols have the same meanings as those in FIG. 1. k represents sampling.

伝送線路を通シ歪を生じた信号は、まず、アナログ・デ
ィジタル変換回路2によシ、必要な情報を失うことのな
い十分な速さでサンプリングされ、たとえば、PCMの
よう々ディジタル信号に変換される。そして、このディ
ジタル信号は、それぞれ指数関数的単位サンプル応答を
有する回路111゜112+−+ 71M k通り重み
W/l lW2、−、wMi乗算された信号と加算され
る。このとき、制御回路13において、等右詰出力端子
7の信号における符号量干渉が最J−となるように回路
111,11□、・・、!IM の単位サンプル応答の
指数関数の底α1.α2.・・・、αMおよび重みW、
 、W2.・・・、 WM (!−制御することにより
等化が行われる。アナログ・ディジタル変換回路2によ
りディジタル信号に変換された後の動作は、すべてディ
ノタル演算・処理により行われる。
The signal that has caused distortion through the transmission line is first sampled by the analog-to-digital conversion circuit 2 at a sufficient speed without losing necessary information, and is converted into a digital signal such as PCM, for example. be done. This digital signal is then summed with the signal multiplied by the circuits 111°112+-+71M k-way weights W/l lW2, -, wMi, each having an exponential unit sample response. At this time, in the control circuit 13, the circuits 111, 11□, . The base α1 of the exponential function of the unit sample response of IM. α2. ..., αM and weight W,
, W2. ..., WM (!-). Equalization is performed by controlling. All operations after being converted into a digital signal by the analog-to-digital conversion circuit 2 are performed by dinotal calculations and processing.

第3図に、指数関数的単位ザンプル応答を有する回路1
11の具体的構成方法を示す。α1は指数関数的単位サ
ンプル応答の指数関数の底に対応する重みであシ、その
他の記号は第1図、第2図におけるそれと同一の記号と
同義である。第3図は代表として1段目の回路11□に
ついて示しているが、他の段の回路についても同様であ
る。第3図の回路の伝送特性は、 であるから、この回路の単位サンプル応答は、hi−α
、k (2) となシ、第3図の回路が回路1ハと等価であることが確
められる。
In Figure 3, a circuit 1 with an exponential unit sample response is shown.
11 specific configuration methods are shown below. α1 is a weight corresponding to the base of the exponential function of the exponential unit sample response, and the other symbols have the same meanings as those in FIGS. 1 and 2. Although FIG. 3 shows the circuit 11□ in the first stage as a representative, the same applies to the circuits in the other stages. Since the transmission characteristic of the circuit in Fig. 3 is, the unit sample response of this circuit is hi-α
, k (2), it is confirmed that the circuit of FIG. 3 is equivalent to circuit 1c.

第2図において、回路111 、112 、・・・、1
1Mの単位サンプル応答のJiJ数四数の底に対応する
重みα1 + α2 r ”’ r αMおよび重みW
l + W2 +−1WMO制御アルゴリズムとしては
、最大傾斜アルコlJ スムがよく用いられる。
In FIG. 2, circuits 111, 112, . . . , 1
Weight α1 + α2 r ”' r αM and weight W corresponding to the base of 4 JiJ numbers of 1M unit sample response
l + W2 +-1 As the WMO control algorithm, the maximum slope alco lJ sum is often used.

等仕儀入力信号をx(k)、各回路111.11□、・
・・。
The constant input signal is x(k), each circuit 111.11□, ・
....

11Mの出力信号をq+(k) 、qz(k) 、・・
+ qM(k)とすれば、等仕儀出力信号y (k)は
、 y(k) −x(k)十ΣWi ’ (l i (k)
 (3)−1 と表せる。ここで、 q r (k)−Σα1”−x(k−m) (4)−0 である。通常、符号量干渉を評価する量としては、デー
タ識別判定時点における二乗誤差がよく用いられる。サ
ンプリング周期’1Tc1データ識別判定周期をTとす
れば、符号量干渉量は、 kmodN=。
The output signal of 11M is q+(k), qz(k),...
+ qM(k), the uniform output signal y (k) is y(k) −x(k)+ΣWi ′ (l i (k)
It can be expressed as (3)-1. Here, q r (k)-Σα1''-x(k-m) (4)-0. Normally, the squared error at the time of data identification determination is often used as the amount for evaluating code amount interference. If the sampling period '1Tc1 data identification determination period is T, the amount of code amount interference is kmodN=.

と表せる。但し、 N=T/Tc(6) であり、式(6)が整数となるようTcを決めるものと
する。また、g(k)は識別データ信号、すなわち、送
信データ信号の推定量を表している。最大傾斜アルコ8
リズムでは、評価量Eの小さくなる方向へその変数に対
する測微係数に比例した量だけ変数を動かす。
It can be expressed as However, N=T/Tc (6) and Tc is determined so that equation (6) is an integer. Furthermore, g(k) represents the identification data signal, that is, the estimated amount of the transmission data signal. Maximum slope Arco 8
In the rhythm, a variable is moved in the direction in which the evaluation amount E becomes smaller by an amount proportional to the differential coefficient for that variable.

捷ず、重みWl、W7.・、 wMに対しては、kmo
dN=0 であるから、最大傾斜アルゴリズムは、kmodN=0 となる。但し、Wl(v)はV回目の重み更新後の電圧
重みWlの値を表している。iだ、ΔWは重み更新係数
であり、アルゴリズムが収束するためには十分小さく選
ぶ必要がある。丑た、e (k)は誤差信号であり、 e(k) −y(k) −g(k) (9)と定義し、
ている。
No selection, weight Wl, W7.・, For wM, kmo
Since dN=0, the maximum slope algorithm becomes kmodN=0. However, Wl(v) represents the value of the voltage weight Wl after the Vth weight update. i, ΔW is a weight update coefficient and must be chosen small enough for the algorithm to converge. Also, e(k) is the error signal, defined as e(k) −y(k) −g(k) (9),
ing.

一方、指数関数の底に対応する重みα1.α2゜・・・
、αMに対しては、 kmodN=0 となる。ここで、 である。したがって、最大傾斜アルゴリズムは、kmo
dN=0 となる。但し、α1(V)はV回目の重み更新後の重み
α1の値を表しており、また、Δαは重みαiの更新係
数である。Δαもまたアルゴリズムが収束するためには
十分小さく選ぶ必要がある。
On the other hand, the weight α1 corresponding to the base of the exponential function. α2゜...
, αM, kmodN=0. Here, . Therefore, the maximum slope algorithm is kmo
dN=0. However, α1(V) represents the value of weight α1 after the Vth weight update, and Δα is an update coefficient of weight αi. Δα also needs to be chosen small enough for the algorithm to converge.

第4図は制御回路13の具体的構成例を示すものである
。第4図において、14は等仕儀構成部分、15はデー
タ識別時点における値を加算する累積加算回路、16は
重み更新周期Toに対応する遅延時間をもつ遅延回路、
ΔWは重みWl、、W2 +・。
FIG. 4 shows a specific example of the configuration of the control circuit 13. In FIG. 4, 14 is a uniform component, 15 is a cumulative addition circuit that adds values at the time of data identification, 16 is a delay circuit having a delay time corresponding to the weight update period To,
ΔW is the weight Wl,, W2 +.

wMの更新係数、Δαは重みα1.α2.・・・、α2
の更新係数であり、他の記号は第1図、第2図、第3図
におけるそれと同一の記号と同義である。まず、重みw
l、w2.・、WMに関しては、式(8)を機能ブロッ
クでその″!、マ実現したものであるが、式(8)の累
積加算は一■からcoまで行うことは現実的には不可能
であるため、累積加算回路15では、重み更新周期Tc
内のT。71個のザンゾル値に対してのみ加算すること
になる。一方、重みα1.α2.・・・2αMに関して
は、まず信号γ+ (k) lγz(k)、 −,7M
(k)を得る必要がある。信号γ1(k)は、式(1]
)に示される如く、単位サンプル応答かにα、 k−1
の回路へ信号X(k)k入力したときの出力として得ら
れる。この回路の伝送関数は、 と表せる。一方、第3図の形゛の回路の伝送関数は、式
(1)に示される如<1/(1−α、z−1)であるか
ら、信号γ1(k)は第3図の形の回路を2つと単位遅
延z−1を与える回路を縦続に接続した回路へ信号x(
k)を入力したときの出力信号として得ることができる
The update coefficient of wM, Δα, is the weight α1. α2. ..., α2
, and the other symbols have the same meanings as those in FIGS. 1, 2, and 3. First, the weight lol
l, w2.・As for WM, formula (8) is realized using a functional block, but it is practically impossible to perform the cumulative addition of formula (8) from 1 to co. Therefore, in the cumulative addition circuit 15, the weight update period Tc
T inside. It will be added only to 71 Zanzol values. On the other hand, weight α1. α2. ...For 2αM, first, the signal γ+ (k) lγz(k), −,7M
It is necessary to obtain (k). The signal γ1(k) is expressed by the formula (1)
), the unit sample response is α, k−1
It is obtained as the output when the signal X(k)k is input to the circuit. The transfer function of this circuit can be expressed as. On the other hand, since the transfer function of the circuit in the form of Figure 3 is <1/(1-α, z-1) as shown in equation (1), the signal γ1(k) is The signal x(
k) can be obtained as an output signal when inputted.

すなわち、信号γ1(k)は、第3図の形の回路と単位
遅延回路を縦続接続した回路へ端子121からの信号q
 1(k)’を入力したときの出力信号となる。第4図
では、以上のようにして信号γ1(k)’fr得て、重
みWlのときと同様にして、弐〇埠に示すアルゴリズム
を実現している。但し、この場合、重みWlのときと較
べてさらにW、の乗算をする回路が必要である。
That is, the signal γ1(k) is the signal q from the terminal 121 to a circuit in which the circuit of the form shown in FIG. 3 and the unit delay circuit are connected in cascade.
This is the output signal when 1(k)' is input. In FIG. 4, the signal γ1(k)'fr is obtained as described above, and the algorithm shown in Nibo is implemented in the same manner as in the case of the weight Wl. However, in this case, a circuit for multiplication by W is required compared to when the weight is Wl.

第5図は、本発明第1の実施例の自動等化器のシミュレ
ーション結果でおる。第5図は孤立波応答を示しておシ
、点線Aは等仕儀入力信号、実線Bは第2図に示す実施
例の等化器の出力信号、一点破線Cは第1図に示す従来
の等化器の出力信号を表している。また、縦軸は効果を
見易くするためピーク値で規格化しておシ、横軸はデー
タ識別周期Tで規格化している。また、波形を見易くす
るため、サンプル点を結んで連続信号として表している
。シミュレーション条件は、第1表のとお第1表 第5図より、本実施例の自動等化器を用いれば、M=1
という小さい次数のときでさえ、大きな歪を与え孤立波
が長く尾を引くような加入者線路に対しても、良好な等
化性能金得ることかできることがわかる。これは、加入
者線路のインノ9 )レス応答が指数関数的性質を強く
有してお9、このため、本実施例の自動等化器は加入者
線路とよく整合するためである。
FIG. 5 shows simulation results of the automatic equalizer according to the first embodiment of the present invention. FIG. 5 shows the solitary wave response, where the dotted line A is the equalizer input signal, the solid line B is the output signal of the equalizer of the embodiment shown in FIG. 2, and the dashed line C is the conventional equalizer shown in FIG. It represents the output signal of the equalizer. Further, the vertical axis is normalized by the peak value to make the effect easier to see, and the horizontal axis is normalized by the data identification period T. Furthermore, in order to make the waveform easier to see, sample points are connected and represented as a continuous signal. The simulation conditions are as shown in Table 1, and from Table 1 and Figure 5, if the automatic equalizer of this embodiment is used, M = 1.
It can be seen that even when the order is small, good equalization performance can be obtained even for subscriber lines that give large distortions and have long tails of solitary waves. This is because the response response of the subscriber line has a strong exponential property9, and therefore the automatic equalizer of this embodiment matches well with the subscriber line.

第2図に示す本実施例の自動等化器について次数M=1
の場合には、等仕儀入力端子3と等仕儀出力端子7間の
等化器部分に必要な加算は2回、乗算は2回、単位遅延
z”−1は1回である。一方、第1図に示す従来方式の
自動等化器について次数3の場合には、等化器部分に必
要な加算は3回、乗算は4回、単位遅延z−1は3回で
ある。前記2つの等化器の複雑さを比較すると、本実施
例によるものの方が従来例によるものにくらべて非常に
簡単な構成であるが、第5図に示すように本実施例によ
るものの方か、符号量干渉を小さくすることができてい
る。
Regarding the automatic equalizer of this embodiment shown in FIG. 2, the order M=1
In the case of For the conventional automatic equalizer shown in Figure 1, when the order is 3, the equalizer requires 3 additions, 4 multiplications, and 3 unit delays z-1. Comparing the complexity of the equalizer, the one according to this embodiment has a much simpler structure than the one according to the conventional example, but as shown in FIG. It is possible to reduce interference.

したがって、本実施例の自動等化器を用いれば、次数が
小さくてすむため回路規模を小さくすることか可能であ
り、消費電力の低減、LSI化時のチップ面積の縮小を
計ることができる利点がある。
Therefore, if the automatic equalizer of this embodiment is used, it is possible to reduce the circuit scale because the order is small, which has the advantage of reducing power consumption and reducing the chip area when integrated into an LSI. There is.

第6図は本発明の自動等化器の第2の実施例を示してい
る。記号は第1図、第2図におけるそれと同一の記号と
同義である。第6図に示す自動等化器は、第2図に示す
自動等化器において、等仕儀入力端子3から加算回路6
へ直接信号が流れる直接経路を取り除いたものである。
FIG. 6 shows a second embodiment of the automatic equalizer of the present invention. The symbols have the same meanings as those in FIGS. 1 and 2. The automatic equalizer shown in FIG. 6 is the same as the automatic equalizer shown in FIG.
This eliminates the direct path through which signals flow directly to the

この場合においても、αl〈α2く・・・〈αMと仮定
するとき、最も小さい指数関数の底αlをもつ回路1ハ
を含む経路を直接経路の如く動作させることによシ、第
2図の自動等化器と同様の効果を得ることができる。こ
の場合、制御回路13には何ら影響を及ぼさず、第4図
の構成をそのl1用いることができる。
In this case as well, when we assume that αl<α2 . The same effect as an automatic equalizer can be obtained. In this case, the control circuit 13 is not affected in any way, and the configuration shown in FIG. 4 can be used.

(発明の効果) 本発明は1つあるいは複数の指数関数的単位サンプル応
答をもつ回路の線形和で構成したディノタル信号処理構
成の自動等化器であり、加入者線路との整合性が良く、
小さな次数で良好な等化特性を得ることができるという
利点がある。従って回路規模の小型化、低消費電力化、
LSI化時のチップ面積の低減を計ることができる。
(Effects of the Invention) The present invention is an automatic equalizer with a dinotal signal processing configuration configured by a linear sum of circuits having one or more exponential unit sample responses, and has good matching with subscriber lines.
It has the advantage that good equalization characteristics can be obtained with a small order. Therefore, the circuit size can be reduced, power consumption can be reduced,
It is possible to reduce the chip area when integrated into an LSI.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来の自動等化器の構成図、第2図は本発明の
自動等化器の第]の実施例の構成図、第3図は指数関数
的単位サンプル応答を有する回路の具体的構成図、第4
図は制御回路の具体的構成図、第5図は本発明の自動等
化器の効果を表すシミュレーション結果の図、第6図は
本発明の自動等化器の第2の実施例の構成図である。 1:アナログ信号入力端子、2:アナログ・ディノタル
変換回路、3:等仕儀入力端子、4:遅延回路、5:乗
算回路、6二加算回路、7:等仕儀出力端子、8:デー
タ識別判定回路、9:識別データ出力端子、1θ:重み
制御回路、111 + 112+・・、11M:それぞ
れ単位サンプル応答α、に、α2k。 ・−2θMkを有する回路、121+ 122 H・、
12M:出力端子、13:制御回路、14:等化器、1
5累積加算回路、16:遅延回路、WO+ Wi + 
W2 +・・・、wM:重み、αl、α2.・・、αM
二指数関数の底に対応する重み、k:サンプル時間変数
、qll(121・・+qM:信号、ΔW:重み更新係
数、Δα:重み更新係数、To二重み更新周期、Tc:
サンプリング周期、T:データ識別判定周期。 手続補正書輸発) 1.事件の表示 昭和58年 特 許 願第 209962号2、発明の
名称 自動等止器 3、補正をする者 事件との関係 特許出願人 任 所(〒105) 東京都港区虎ノ門1丁目7番12
号4代理人 住 PJT(〒105) 東京都港区虎ノ門1丁目7香
12号6、補正の内容 (1)明細書第4頁第41行目に「等化性を得る」とあ
るのを「等化性能を得る」と補正する。 (3)同書第9頁第]1行目に「・選ぶ必要がある。」
とあるあとに次の文を挿入する。 「また、7ステムが安定であるためには、O≦α1≦1
の条件の基でα1を制御する必要がある。」 (4)同書第14頁第5行目から第6行目に「α1〈α
2〈・・〈αM・・・・・ 指数関数の」とあるのを「
α1〉α2〉・・・〉αMと仮定するとき、最も大きい
すなわち最も」に近い指数関数の」と補正する。
FIG. 1 is a block diagram of a conventional automatic equalizer, FIG. 2 is a block diagram of an embodiment of the automatic equalizer of the present invention, and FIG. 3 is a concrete diagram of a circuit having an exponential unit sample response. configuration diagram, 4th
5 is a diagram showing the simulation results showing the effect of the automatic equalizer of the present invention. FIG. 6 is a diagram of the configuration of a second embodiment of the automatic equalizer of the present invention. It is. 1: Analog signal input terminal, 2: Analog-to-digital conversion circuit, 3: Equal input terminal, 4: Delay circuit, 5: Multiplier circuit, 6 Two-addition circuit, 7: Equal output terminal, 8: Data identification judgment circuit , 9: identification data output terminal, 1θ: weight control circuit, 111 + 112+..., 11M: unit sample response α, α2k, respectively.・Circuit with −2θMk, 121+122 H・,
12M: Output terminal, 13: Control circuit, 14: Equalizer, 1
5 cumulative addition circuit, 16: delay circuit, WO+ Wi +
W2 +..., wM: weight, αl, α2. ..., αM
Weight corresponding to the base of the biexponential function, k: sample time variable, qll(121...+qM: signal, ΔW: weight update coefficient, Δα: weight update coefficient, To duality update period, Tc:
Sampling period, T: data identification judgment period. Procedural amendment export) 1. Indication of the case 1982 Patent Application No. 209962 2, Name of the invention Automatic equalizer 3, Person making the amendment Relationship to the case Patent applicant office (105) 1-7-12 Toranomon, Minato-ku, Tokyo
No. 4 Agent Residence PJT (105) No. 6, 12-7 Ko, Toranomon, Minato-ku, Tokyo Contents of amendment (1) The statement “obtains equivalence” on page 4, line 41 of the specification. Correct it to "obtain equalization performance." (3) Ibid., page 9] Line 1: ``・You need to choose.''
Insert the following sentence after. “Also, in order for the 7-stem to be stable, O≦α1≦1
It is necessary to control α1 under the following conditions. ” (4) On page 14, lines 5 to 6 of the same book, “α1〈α
2〈...〈αM... of exponential function'' is changed to ``
When it is assumed that α1〉α2〉...〉αM, it is corrected to be the largest, that is, the closest exponential function.

Claims (2)

【特許請求の範囲】[Claims] (1)指数関数的単位サンプル応答を有する回路と該回
路の出力に重みを乗じて大きさを変える乗算回路とから
構成され、前記指数関数的単位サンプル応答を有する回
路の指数関数の底を与える量および前記重みを制御する
ことを特徴とする自動等化器。
(1) Consists of a circuit having an exponential unit sample response and a multiplication circuit that changes the size by multiplying the output of the circuit by a weight, and provides the base of the exponential function of the circuit having the exponential unit sample response. An automatic equalizer, characterized in that it controls the amount and said weights.
(2) 指数関数的単位サンプル応答を有する回路と該
回路の出力に重み全乗じて大きさを変える乗算回路とか
らなる1つまたは複数の回路網と、該1つまたは複数の
回路網の各出力と自動等化器の入力を加算する加算回路
或は前記複数の回路網の各出力のみを加算する加算回路
により構成され、前記指数関数的単位サンプル応答を有
する回路の指数関数の底を与える量および前記重みを制
御することを特徴とする自動等化器。
(2) one or more circuit networks consisting of a circuit having an exponential unit sample response and a multiplication circuit that changes the size by multiplying the output of the circuit by a full weight, and each of the one or more circuit networks; It is constituted by an adder circuit that adds the output and the input of the automatic equalizer, or an adder circuit that adds only each output of the plurality of circuit networks, and provides the base of the exponential function of the circuit having the exponential unit sample response. An automatic equalizer, characterized in that it controls the amount and said weights.
JP20996283A 1983-11-10 1983-11-10 Automatic equalizer Pending JPS60103715A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20996283A JPS60103715A (en) 1983-11-10 1983-11-10 Automatic equalizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20996283A JPS60103715A (en) 1983-11-10 1983-11-10 Automatic equalizer

Publications (1)

Publication Number Publication Date
JPS60103715A true JPS60103715A (en) 1985-06-08

Family

ID=16581551

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20996283A Pending JPS60103715A (en) 1983-11-10 1983-11-10 Automatic equalizer

Country Status (1)

Country Link
JP (1) JPS60103715A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5115213A (en) * 1989-06-30 1992-05-19 Sony Corporation Frequency equalizer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5115213A (en) * 1989-06-30 1992-05-19 Sony Corporation Frequency equalizer

Similar Documents

Publication Publication Date Title
US7120193B2 (en) Decision feedback equalizer with dynamic feedback control
US7203233B2 (en) Adaptive coefficient signal generator for adaptive signal equalizers with fractionally-spaced feedback
EP0500096B1 (en) Method and apparatus for controlling coefficients of adaptive filter
JP2621685B2 (en) Adaptive maximum likelihood sequence estimator
JPH05502765A (en) Wideband digital equalizer for subscriber lines
US7035330B2 (en) Decision feedback equalizer with dynamic feedback control
JPS6210932A (en) Adaptive equalizer
US6940898B2 (en) Adaptive coefficient signal generator for adaptive signal equalizers with fractionally-spaced feedback
US4377858A (en) Digital two-to-four wire converter for full duplex signals
WO1984000260A1 (en) Adaptive filter update normalization
US4145747A (en) Method for establishing a tap coefficient of an adaptive automatic equalizer
JPS60103715A (en) Automatic equalizer
EP0123315A2 (en) Transversal type equalizing method
KR850005933A (en) Digital Video Luminance Signal Processing Circuit
GB2078456A (en) Frequency sensing circuit
JPS59194537A (en) Automatic equalizer
KR100252339B1 (en) The convergence constance conversion circuit in the least men square equalizer
JPH0624397B2 (en) DC compensation circuit
JPS62172809A (en) Digital filter
Mahmood et al. An Optimized Adaptive Filtering for Speech Noise Cancellation
JP3244522B2 (en) Adaptive filtering method and adaptive filter
Hayder et al. An Optimized Adaptive Filtering for Speech Noise Cancellation
Fadhil Mahmood An Optimized Adaptive Filtering for Speech Noise Cancellation.
JPS6362134B2 (en)
Reed et al. Error and convergence properties of the fast affine projection and least mean square echo cancellation algorithms