JPS5954316A - ヒステリシス回路 - Google Patents

ヒステリシス回路

Info

Publication number
JPS5954316A
JPS5954316A JP57165576A JP16557682A JPS5954316A JP S5954316 A JPS5954316 A JP S5954316A JP 57165576 A JP57165576 A JP 57165576A JP 16557682 A JP16557682 A JP 16557682A JP S5954316 A JPS5954316 A JP S5954316A
Authority
JP
Japan
Prior art keywords
transistor
circuit
diode
hysteresis
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57165576A
Other languages
English (en)
Other versions
JPH0256850B2 (ja
Inventor
Hiroshi Enomoto
宏 榎本
Yasushi Yasuda
保田 康
Yuki Shimauchi
島内 由記
Akinori Tawara
田原 昭紀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57165576A priority Critical patent/JPS5954316A/ja
Publication of JPS5954316A publication Critical patent/JPS5954316A/ja
Publication of JPH0256850B2 publication Critical patent/JPH0256850B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • H03K3/2893Bistables with hysteresis, e.g. Schmitt trigger

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Manipulation Of Pulses (AREA)
  • Electronic Switches (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (N 発明の技術分野 本発明は、ヒステリシス回路、特にjj1方向ダイオー
ドの順方向電圧1坪下分の大小に対応せしめてヒステリ
シス特性をもたせるようにし、当該ヒステリシスのl+
J (+00差(ヒスプリシス幅)を十分に小さくとり
得るようにしたヒステリシス回路に関するものである。
(B)技術の1v頃と間;・・11点 従来から、例えは第11×目ζボす如き特性をもつヒス
プリシス回路がZoらh−rいる。しかし従来のこの鍾
のヒステリシス回路K]・・いては、図示dで示すヒス
プリシス幅が比較的大きいイ11”1をもつものであり
、当該ヒステリジス111吊の十分率さいヒステリシス
回路をイ(Iることが困1fflLであっ/で。
(C1発明の目的と構成 本弁明は、上i己の点を解決することを目的としており
、スイッチ回路V(お&i−るl、:!;I (t(+
レベルk Pめるよう構成さハ、kダイオードにおける
順方向重圧降下分を変化させるようにして、閾値レベル
9(変化を11えて、ヒステリシスIIVAの小さいヒ
ステリシス回路を(することを目的としでいる。そして
そのため、本’y(=明のヒステリシス回路は、入力ト
ランジスタをイ14成する第1のトランジスタの出力段
ニ、順方向ダイオードを弁してスイッチ・トランジスタ
を4’J JI’Wする第2のトランジスタのベースを
4d絖して、上記第1のトランジスタの入力段に接続さ
〕する入力端子が上記++a方向ダイオードの電圧降下
分が関与する1め司1−と比較されて上i【シμ2のト
ランジスタを動作ぜしめる′l゛′円ノ回路をそなえる
と共に、該′1”1゛L回路の出力1し′圧にもとづい
て制Hi+++さIjるflill ?+llI用トラ
ンジスタがもうけらノ1かつ当該制filtI 用)ラ
ンジスタの尋通’lb:流回fl+’rが上記Ml方方
間イオードのカソード側に接続さり、でいる制御611
回路を・そなえ、上MI:fbiJ仙1用トランジスタ
プハオン状態にあるときとメツ状態にあるときとで上記
第2のトランジスタが4JijJ作する14!+I (
iMを変更するようにしたことな特Gズとしている。以
−t・l<I ioi tム゛11’、’、 L、つつ
駅間する。
(111見切のき+j施例 第2図は本発明の一実施例を示す。
図中、1は入力トランジスタを構成する第1のトランジ
スタ、2はスイッチ・トランジスタを構成する第2のト
ランジスタであってショットキ・バリヤ・トランジスタ
を用いているもの、3は第3のトランジスタであって第
2のトランジスタと一緒にオン・オフさhてショットキ
、バリヤ、トランジスタを用いているもの、4は制+1
lll用トランジスタ、5は順方向ダイオードであって
順方向重圧1腎下分によって閾1旧レベルが調!(され
るもの、6はショットキ・バリヤ・ダイオード、7′?
r、いし11は夫々抵抗、vooは電韓拓圧を表わして
いる。
また100はT’l’L回路、200は制1j41回路
を構成している。
第2図において、制御101路20(Jが存在しない状
dあるいはfir!l 供回M 200 (7) ft
1J n!il用トランジスタ4がオフである状態にお
いては、TTL回路100のみの動作となる。このため
にトランジスタ2.3がオン状態からオフ状態ヘスイッ
チする際の閾値しく=) ベルvthは、 (−) vtl、 = VFI−1VIIR2−1−vups 
−VIIIN −−H])で−4jえらノ1/)。fa
llち、トランジスタ3がオン状態l#+−あるtき、
トランジスタ4dオフ状綜W維持ζノ弓ダ−(、+−ド
5のMl’:i方1’−トlj+’WIBM下分Vp 
1#i rgl 示” im l ロのみによって決定
さiLる。
トランジスタ2.3が上述の如くオフ状態にスイッチさ
)すると、トランジスタ4はオン状態を維4!゛−1−
る。この結星、図示’+ti I′Iir、 10が流
ノ]、る。
この状7.iJ’Hfおいて、l−ランジスタ2.3が
オフ状)11からオン状1.Ij’Jヘスイッチする際
σ刈+’jil f+mレベル(1,) vthは、 ’V”2 = V71+ VllE2 + Vngs 
−Vnal−f2)で与えらノ1.このときのダイオー
ド5における順方向”rl圧降下分V’l)1は、1シ
1示市’ bIt、 1 uと10との和で与えら−i
する形となる。したがって、Wp1= VFI + △
−(31 (但し△は倣小1u’i ) で与えられ、 vi = v(iA + △−(41 となり、上述のヒステリシス’l’+6 dが上dC1
値へで与えられることとなる。
()う)づろ明の効果 以上説明した如く、本発明vrよiLは、ヒスプリシス
’l’M dの十分に小さいヒステリシス回N= t 
f+t」年な形で得ることが可能となる。
な1?、上、1己ヒステリ7ス’l’ni (lの1(
(■をま、ダイオード5としてショットキ・バリヤ・タ
イオードを用いJlば、第2図図示の場合の2酷のヒス
プリシス幅を得ることができる。筐だ必要に応じて、上
記タイオード5を1反数+l!I tri列V(仲人す
ることもできる。
【図面の簡単な説明】
第1図はヒステリシス’r’j lユをhlす1する説
明1゛≦1゜第2図は本発明の一実施例を示1゜ +き+ 中、  lr、rh+iのトランジスタ、2は
スイッチ・トランジスタ、4はNj−l fatl用ト
ソンジスタ、5は順方向ダイオード、101ユ’l’i
’L回ん、2(10は制御卸回路を表わす。

Claims (1)

    【特許請求の範囲】
  1. 入力トランジスタを11′4成する第1のトランジスタ
    の出力段ニ、順方向ダイオードを介してスイッチ・トラ
    ンジスタを構成する第2のトランジスタ(7)ヘース’
    i: +2> +t’e シて、上i;己g++、 t
    のトランジスタの入力段に接続さIする入力山川が」二
    記胴方向ダイオードの霜IJ−iii?丁分か関ケーノ
    ーる閾イ1すと比較さtl−で上141f1本2のトラ
    ンジスタを動作七−しめる’L”l’I、回路をそなえ
    ると共K 、 K、? 1llTi11.回路の出力’
    II圧1(もとづいてfl:fl +i+Ilされるf
    litl 1fLl用トランジスタがもうけられかつ当
    該11rtl i)u Jll トランジスタの導ノ1
    0′riN流回路が上1i12JlltJ方同ダイオー
    ドのカソードイ1川K :J):壓光されている1li
    ll 1u11回h’2+をぞなえ、1−1尼’di!
    I j+(I用トランジスタがオン4,1ぐr、−v 
    vrあるとさとオノ状rmvrあイ)ときとで」二記第
    2のトランジスタか−・11作する+7・;・1佃を変
    更するようにしたことを特徴とするヒステリシス回路。
JP57165576A 1982-09-22 1982-09-22 ヒステリシス回路 Granted JPS5954316A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57165576A JPS5954316A (ja) 1982-09-22 1982-09-22 ヒステリシス回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57165576A JPS5954316A (ja) 1982-09-22 1982-09-22 ヒステリシス回路

Publications (2)

Publication Number Publication Date
JPS5954316A true JPS5954316A (ja) 1984-03-29
JPH0256850B2 JPH0256850B2 (ja) 1990-12-03

Family

ID=15814976

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57165576A Granted JPS5954316A (ja) 1982-09-22 1982-09-22 ヒステリシス回路

Country Status (1)

Country Link
JP (1) JPS5954316A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4921229A (en) * 1988-09-21 1990-05-01 Tokai Rubber Industries, Ltd. Fluid-filled elastic center bearing mount
DE3933515A1 (de) * 1988-10-08 1990-05-03 Tokai Rubber Ind Ltd Elastische zwischenlagerhalterung mit einer fluidfuellung

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0587261U (ja) * 1992-04-28 1993-11-26 日産ディーゼル工業株式会社 可変レゾネータ装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4921229A (en) * 1988-09-21 1990-05-01 Tokai Rubber Industries, Ltd. Fluid-filled elastic center bearing mount
DE3933515A1 (de) * 1988-10-08 1990-05-03 Tokai Rubber Ind Ltd Elastische zwischenlagerhalterung mit einer fluidfuellung
US4971456A (en) * 1988-10-08 1990-11-20 Tokai Rubber Industries, Ltd. Fluid-filled elastic center bearing mount

Also Published As

Publication number Publication date
JPH0256850B2 (ja) 1990-12-03

Similar Documents

Publication Publication Date Title
WO2006033681A3 (en) Receiver circuit using nanotube-based switches and logic
US20080297063A1 (en) Power gating of circuits
TW523746B (en) MRAM-arrangement
JPS5954316A (ja) ヒステリシス回路
US7053696B2 (en) Semiconductor device with resistor element
US6556047B2 (en) Circuit for shifting switching signals
US20060245129A1 (en) Latching solid state relay
WO2017064744A1 (en) Reconfigurable circuit
JP2002533862A (ja) 電流センスアンプ
CN111367341B (zh) 一种参考电压产生电路和nand芯片
JP2914738B2 (ja) D/a変換回路
JP2005311688A (ja) スイッチマトリックス
CN114070297A (zh) 微功耗的电平翻转电路及降低电路中瞬态电流的方法
JPS5929036B2 (ja) 半導体通話路スイツチ
JPH06177731A (ja) 電流切換回路
JPH0336097Y2 (ja)
JPH0413696Y2 (ja)
JP2828761B2 (ja) 電流ミラー回路
JPS61245617A (ja) 電界効果型トランジスタの駆動回路
JP2003005850A (ja) 基準電位発生回路
JPH029371Y2 (ja)
JPS62150927A (ja) ジヨセフソン電流極性切替型駆動回路
JPS60220617A (ja) レベルシフタ
JP2515020B2 (ja) ガリウム砒素半導体集積回路
JPH0321068A (ja) 半導体装置