JPS5945637U - マイクロ・コンピユ−タ出力信号発生回路装置 - Google Patents
マイクロ・コンピユ−タ出力信号発生回路装置Info
- Publication number
- JPS5945637U JPS5945637U JP13825282U JP13825282U JPS5945637U JP S5945637 U JPS5945637 U JP S5945637U JP 13825282 U JP13825282 U JP 13825282U JP 13825282 U JP13825282 U JP 13825282U JP S5945637 U JPS5945637 U JP S5945637U
- Authority
- JP
- Japan
- Prior art keywords
- output signal
- microcomputer
- generation circuit
- circuit device
- signal generation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Microcomputers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図はマイクロ・コンぐユータ出力信号発生回路装置
の従来例構成、第2図は本考案の一実施例構成を示す。 図中、1はCPU、 2はイニシャル・リセットタイマ
、5は出力端子、6はプルアップ抵抗、7は電源端子を
表わす。
の従来例構成、第2図は本考案の一実施例構成を示す。 図中、1はCPU、 2はイニシャル・リセットタイマ
、5は出力端子、6はプルアップ抵抗、7は電源端子を
表わす。
Claims (1)
- を源投入時にイニシャル・リセットタイマによってマイ
クロ・コンピュータをリセットし、当該マイクロ・コン
ピュータが正常な信号を出力するようにするマイクロ・
コンピュータ出力信号発生回路装置において、上記マイ
クロ・コンピュータの出力信号端子にプルアラで抵抗を
接続し、該プルアップ抵抗を介して電源電圧を印加す茗
ように構成されてなり、上記マイクロ・コンピュータの
出力信号は、上記イニシャル拳リセットタイマによるリ
セット時にハイ・レベル、リセット終了後は上記マイク
ロ・コンピュータの出力信号に対応するレベルの信号と
なるように構成されていることを特徴とするマイクロ・
コンピュータ出力信号発生回路装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13825282U JPS5945637U (ja) | 1982-09-10 | 1982-09-10 | マイクロ・コンピユ−タ出力信号発生回路装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13825282U JPS5945637U (ja) | 1982-09-10 | 1982-09-10 | マイクロ・コンピユ−タ出力信号発生回路装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5945637U true JPS5945637U (ja) | 1984-03-26 |
Family
ID=30310263
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13825282U Pending JPS5945637U (ja) | 1982-09-10 | 1982-09-10 | マイクロ・コンピユ−タ出力信号発生回路装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5945637U (ja) |
-
1982
- 1982-09-10 JP JP13825282U patent/JPS5945637U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5945637U (ja) | マイクロ・コンピユ−タ出力信号発生回路装置 | |
JPS60158233U (ja) | リセツト回路 | |
JPS61155928U (ja) | ||
JPS5935050U (ja) | 電源電圧変動検出を兼ねるリセツト回路 | |
JPS5844646U (ja) | デツトマンタイマ | |
JPS62179638U (ja) | ||
JPS6146621U (ja) | メモリバツクアツプ電源装置 | |
JPH022735U (ja) | ||
JPS59108926U (ja) | リセット回路 | |
JPS58155142U (ja) | 電源投入検出回路 | |
JPS5885220U (ja) | デ−タ読み取り回路 | |
JPS60112129U (ja) | リセツト信号発生回路 | |
JPS6052884U (ja) | ゲ−ム装置 | |
JPS5828533U (ja) | 瞬時停電検知回路 | |
JPS59118330U (ja) | デイジタル回路のオ−トリセツト回路 | |
JPS6066126U (ja) | リセツト回路 | |
JPS6043029U (ja) | マスクワンチップマイコンを用いるタイマ回路 | |
JPS58134774U (ja) | バツテリ−チエツク回路 | |
JPS5981283U (ja) | 平滑回路の発熱防止装置 | |
JPS5881633U (ja) | リセツト回路 | |
JPS59130300U (ja) | 半導体メモリのデ−タ内容保護装置 | |
JPS6052528U (ja) | イニシャル・リセット回路 | |
JPS5810194U (ja) | テレメ−タ装置の電源回路 | |
JPS58147332U (ja) | パワ−オンリセツト回路 | |
JPS603680U (ja) | サ−ジ電圧吸収装置 |