JPS5943590Y2 - ガス放電表示パネルの操作電圧発生装置 - Google Patents

ガス放電表示パネルの操作電圧発生装置

Info

Publication number
JPS5943590Y2
JPS5943590Y2 JP1978034548U JP3454878U JPS5943590Y2 JP S5943590 Y2 JPS5943590 Y2 JP S5943590Y2 JP 1978034548 U JP1978034548 U JP 1978034548U JP 3454878 U JP3454878 U JP 3454878U JP S5943590 Y2 JPS5943590 Y2 JP S5943590Y2
Authority
JP
Japan
Prior art keywords
voltage
diode
resistor
transistor
panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1978034548U
Other languages
English (en)
Other versions
JPS53136033U (ja
Inventor
レイモンド・リ−・トログドン
Original Assignee
オ−エンス・イリノイ・インコ−ポレ−テツド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by オ−エンス・イリノイ・インコ−ポレ−テツド filed Critical オ−エンス・イリノイ・インコ−ポレ−テツド
Publication of JPS53136033U publication Critical patent/JPS53136033U/ja
Application granted granted Critical
Publication of JPS5943590Y2 publication Critical patent/JPS5943590Y2/ja
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/297Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using opposed discharge type panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Description

【考案の詳細な説明】 本考案はガス放電表示パネルを作動させるための放電維
持電圧操作装置(split− sustainer systems)に関し、この
装置を改良してより経済的にガス放電表示パネルを動作
させようとするものである。
このようなパネルは、米国特許第3,499,167号
(特公昭48−561号公報)および第3,559,1
99号に開示されている。
米国特許第3,499,167号にふ・いては、前記パ
ネルは、スペーサ密封部材で離間した状態で結合された
一対のガラス板部材で構成されている。
このガラス板部材は、誘電的に被覆された多数の導体列
を有し、典型的なものは行列の導体が、導体の交叉点で
直交したマトリクスを構成するカベこのマ)IJクスは
導体列中の適切な導体にパルス電位をあたえることによ
ってアドレスすることができる。
更に、上記装置に$−いて、放電維持電圧はその半分の
電圧を行の導体に、他の半分を列の導体にそれぞれ印加
するのが普通である。
アドレス用ダイオード抵抗回路を動作させる挟在の方法
トよび方式は放電維持電圧を与える放電維持電圧供給装
置(以下、「サステイナ装置」という)の出力に直列接
続されたトランジスタと、一群のアドレス用ダイオード
とを用□いている。
この直列トランジスタは通常オンにバイアスされてパネ
ル電極と放電維持電圧源の間を低インピーダンスにする
この部分を低インピーダンスとすることの利点は米国特
許第3,513,327号(特公昭47−25729号
公報)に明らかである。
アドレスする際に、前゛記トランジスタは、選択された
パネル電極が放電維持電圧と異なる電圧レベルとなるよ
うにオフとされねばならない。
即ち例えばパネルをオンとするために所要時間の間オン
パルス電圧が放電維持電圧に代数的に加えられる。
したがって、容量負荷であるパネル充放電電流はアドレ
ス回路を流れる。
このため誤動作などが生ずるという欠点があった。
本考案は、回路パネル充放電電流がアドレス可能なシン
ク回路を通過しないようにして、簡易的確に放電パネル
の動作を制御する他の方法を提供するものである。
第1図を参照するに、ガス放電表示パネル10は米国特
許第3,499,167号(特公昭48−5615号公
報)VCより構成したも゛のであるが、1組の板体11
,12であって、それぞれが行の導体列13および列の
導体列14を支持しているもので構成されており、これ
らはそれぞれ誘電的に被覆されているが、導体の配設お
よび誘電被覆は別の方法で行うこともできる。
即ち、米国特許第3,634,719号のように、酸化
鉛の被覆を各ユニットに用いることもできる。
最終的に、前記板体ii、i2qスペーサ密封要素15
によって離間した状態に結合され、典型的には約4〜6
ミル(lミル””/1000インチ)でlOミルをこえ
ない厚さの薄い室が動作媒体でみたされる。
この媒体としては、米国特許第3,634,719号に
開示されたカスが望ましい。
な訃、行導体列13及び列導体列14の数は、それぞれ
1VIXN本あるとする。
このように構成したパネル10には、後述するように米
国特許第3,618,071号(特公昭47−4745
1号公報)に示した方法でタイミングをとった動作電圧
が印加される。
米国特許第3,618,071号に開示したように、放
電維持電圧の半分が行の導体列13Vcs他の半分が列
の導体列14にそれぞれ印加される。
この典型的な行の放電維持電圧波形が第2図aVc、同
じく列の放電維持電圧波形が第2図bKそれぞれ示され
ている。
さらに、第2図cflc行及び列の導体列13.14の
交叉点に印加される放電維持パルス成圧波形力久第2図
dに書き込み及び消去パルスが重畳された前記交叉点の
パネル間電圧波形75匁第2図eに前記交叉点で生じる
発光出力の波形へそれぞれ示されている。
第1図において、行の導体列13用の放電維持電圧操作
装置はアドレス及び放電維持回路(rowaddres
s and 5ustain circuit)
18とし、また列の導体列14用の放電維持電圧操作回
路は列アドレス及び放電維持回路 (column address and 5u
staincircuit)19としてそれぞれ示され
ている。
そして回路18と19は略同じ回路構成である。
第1図では、これらの回路18.19は、放電維持電圧
が行と列に分割されるためブロック図で示した。
第3図は本考案の実施例を示すもので、第1図中の行ア
ドレス及び放電維持回路18の概略構成図である。
なお、第1図中の回路19は回路18と略同じ回路構成
であるため、以下の説明を簡単にし、かつわかりやすく
するためにパネル10の列導体に対する回路19はこれ
を省略した。
さらに、第4図は第3図の回路主要部を詳細に示すもの
で、′#に、MxN本の行導体列13に対応する数のア
ドレス用抵抗−ダイオードマトリクスが詳細に示されて
いる。
第3図VC&いて、サステイナ装置は放電維持電圧v8
の立上がりを行わせるトランジスタQlと、立下がりを
行わせるトランジスタQ2とを具えて構成されている。
これらトランジスタQ1−Q2のベースは、第1図の制
御及びデータ源20からあたえられる制御信号に従って
制御される0行電極用のサステイナ装置に関して示した
装置に従へ放電維持電圧v8の立上りレベルは公知の可
変直流電源(図示せず)■88で形成される。
こうして、典型的な方形波サステイナ装置を動作させる
とき、第2図の時刻t、K>いて後述するトランジスタ
Q3 、Q4がオフでさらにトランジスタQ2がオフ状
態のときにトランジスタQ1がオン状態となると、この
トランジスタQ1 と後述するトランジスタQ4の接続
箇所である中間点21の電圧は放電維持電圧レベルV、
に1で上昇し、との電圧v8が典型的な抵抗−ダイオー
ドアドレス要素の節点23に結合ダイオード22を介し
て加えられる。
なか、この種のアドレス用抵抗−ダイオードマトリクス
は米国特許第3,727,102号(特公昭54−25
25号公報)にも示されている。
前記要素は抵抗24とダイオード25で構成され、定常
状態では放電維持動作に影響を与えない。
なお、行及び列の抵抗−ダイオードアドレス要素は導体
列に対応してそれぞれMXN個あり、各節点23がそれ
ぞれ行及び列の導体列13.14に接続されている。
したがって、第2図aに示すように、点21 IJ久桁
行電極用放電維持電圧曲線上の点AK対応して、維持電
圧レベルに上昇した時、特定の節点23に接続された行
導体(パネル電極)は第2図aの電圧レベルV8に上昇
し、パネル容量を充電する。
このパネル電極は、第2図の時刻t2においてトランジ
スタQ1をオフすると共に放電維持電圧の立下がりを行
わせるトランジスタQ2をオンにすれば、放電する(即
ち通常のレベルに復帰する)。
これにより、パネル電極は第2図aの点Bで示したレベ
ルとなる。
この考案によれば、放電維持電圧V8の立下がりを行わ
せるトランジスタスイッチQ2カヘ結合ダイオード50
を介しゲートダイオード25に結合され、サステイナ電
源v88が分割されているということに注意されたい。
すなわち、従来め装置にあっては、後述するトランジス
タQ4の位置にトランジスタQ2があり、このトランジ
スタQ2と前記トランジスタQ1との中間点2 i r
c、アドレス用抵抗−ダイオードマトリクス回路が接続
されている。
25飄 この考案ではダイオード22,25及び50
vcよってトランジスタQl とQ2の間が分離され
ている。
消去操作に対しては、維持電圧の立下がりを行わせるト
ランジスタQ4が点21を介してトランジスタQ1 と
直列に接続される。
このトランジスタQ4は第1図の制御及びデータ源20
からオン、オフの制御信号が与えられ、パネル10から
情報を消去するためにパネル電極を中性電圧レベル(大
地電圧レベル)Kするように制御される。
同様な動作が第2図brC示された列電極用の放電維持
電圧波形に関し時間的にずれて行なわれ、行及び列電極
の交叉点においてガス放電の起る維持電位は第2図a
、bK示した2つの放電維持電圧波形の差である。
すなわち、ガス放電のために行電極と列電極との交叉点
に印加される放電維持パルス電圧は、第2図Cのように
、第2図aの電圧波形と第2図すの反転電圧波形との合
成電圧波形となる。
書き込みパルスあ・よび消去パルスは、第2図dに示す
ように、抵抗24−ダイオード25のマルチマトリクス
を介して直流電源である書き込み及び消去供給電源30
からパネル電極に加えらへかつ第3図に示したサステイ
ナ電源v88と組合わされる(すなわち重畳される)。
ダイオード60は、N本の抵抗24□1〜24□Nとト
ランジスタQ2のコレクタ側との間に順方向に接続され
、トランジスタQ2 (通常、アドレス動作中オフであ
る)を適切な書き込み或は消去電圧レベルにさせる役目
をする。
これにより、抵抗24を介しトランジスタQ2のコレク
タキャパシタンスが充電されないようにしている。
アドレス可能な抵抗ドライバ回路31d、M個設けられ
、この各回路31ri、制御及びデータ源20から与え
られる論理信号を入力する変圧5T1と、書き込み及び
消去供給電源30と各N個の隣接する抵抗24群(24
□□〜24□8.・・・。
24M1〜24MN)の間にそれぞれ接続され前前記論
理信号によりオン、オフするトランジスタQo(Qot
−QoM) とより構成される。
そして制御及びデータ源20から出力される論理信号が
変圧器Tlを介してトランジスタQorc与えられるト
、トランジスタQoがオン、オフする。
するとトランジスタQoのオンの期間中、書き込み及び
消去供給電源30から書き込みまたは消去電圧が、抵抗
24群及び節点23群(23□□〜23MN)を介して
各行導体列(各行電極)13へ与えられる。
ここで、複数のこのような抵抗ドライバ回路31を一定
のグループの抵抗24に対し設けることができることに
注意されたい。
すなわち、N個の隣接する抵抗24□1〜241 N
t・・・、24M工〜24MNごとに抵抗ドライバ回路
31を接続するようUfれば、抵抗ドライバ回路31の
総数を減らすことができる。
なpl このような抵抗ドライバ回路31と書き込み及
び消去供給電源30とで抵抗電圧パルサを構成している
アドレス可能なシンク回路48はパネル10上の各導体
列13.14の導体の合計数をそれぞれMXNとすれば
、M個の非近接ダイオード−抵抗の組合せのどれからで
る電流をも流し込む(シンクさせる)ように用いる。
すなわち、アドレス可能なシンク回路40は第4図に示
すよ5KM個の非近接ダイオード25□1,25゜□、
・・・25M1等−抵抗2411.242□、・・・。
24M1等に対して共用されている。
この各タンク回路40は、制御及びデータ源20から与
えられる論理信号を入力する変圧器T2と、M個の非近
接ダイオード25群(25□1,252□、・・・。
25M1等)のカソードと大地間に接続され前記論理信
号によりオン、オフするトランジスタQ3(Q31〜Q
3N)と、トランジスタQ3(Q3□〜Q3N)のエミ
ッタ・コレクタ間に逆並列に接続されたダイオード41
とを具えている。
そして、今、第4図KBいて、節点23□□に接続され
たパネル電極に書き込みパルスを与えるには、第2図d
の時刻t3Vcおいて、抵抗ドライバ回M31中のトラ
ンジスタQolのみと後述するトランジスタQ4 をオ
ンにすると共に、シンク回路40中のトランジスタQ3
1のみをオフにする。
すると、節点23□2〜23□NはトランジスタQ4を
介して接地されるが、節点23.lはダイオード41v
Cよって非接地状態となるため、書き込み電圧がトラン
ジスタQo返び抵抗1411を介して節点231.[与
えられ、この節点230、に接続された行電極の電位を
上昇させる。
これと同じような動作が同じタイミングで列電極14側
でもおこり、これによって行電極と列電極の交叉点が放
電して発光する(第2図≦)。
次いで第2図dの時刻t4#/cおいてトランジスタQ
OIがオフすると共にトランジスタQ2.Q3□がオン
スルト、書き込み及び消去供給電源34)からの電源供
給が停止されると共に、節点23□1がダイオード25
□4.50及びトランジスタQ2を介して接地されるた
め、節点23□1の電位が零レベルまで降下する。
以後、維持パルス電圧が負、正を繰返すごとに時刻j5
ttsy・・・ttc+時に前記行電極と列電極の交叉
点が放電して発光する。
この発光を停止するには、第2図eの時刻tlO[i−
いて、トランジスタQoxのみと後述するトランジスタ
Q4 をオンすると共にトランジスタQ31のみをオフ
し、書き込み及び消去供給電源30から節点23□1へ
消去電圧を与えた後、書き込みパルス電圧よりも短い時
間のうちに、(時刻t□1で)トランジスタQo□のみ
をオフすると共にトランジスタQ3□vQa をオンし
、ダイオード25□□及びトランジスタQ3□IQ4を
介して節点2311へ与えた消去電圧をOレベルに引下
げる。
する、と前記行電極と列電極の交叉点内において分離し
たイオンと電子が互に中和し、以後壁電圧力彬成されず
、発光が停止する。
ここで、第2図dの時刻t3ttlOKおける書き込み
及び消去の際に、シンク回路40中の選択されないトラ
ンジスタQ32へ43Nはオンされるため、トランジス
タQo□を介して抵抗24□1以外の抵抗24□2〜2
4□Nに供給される書き込み及び消去電流が、ダイオー
ド25□2〜25□、及びトランジスタQ3□〜Q3N
#Q4を介して大地へと流れる。
このため節点23.2〜23□NK接続された行電極へ
は書き込み及び消去電圧パルスが供給されない。
またシンク回路40中の選択されたトランジスタQ3□
は時刻t 3 t t t o ノ書き込み及び消去
時にオフ状態である。
したがって、このトランジスタQ3□ には充放電電流
(変位電流)が流れない。
各トランジスタQ31〜Q3Nにそれぞれ逆並列に接続
されたダイオード41は、トランジスタQ1゜Q2が両
方オンの場合に、ダイオード22.25を流れる電流を
減少させるためのものである。
すなわち、制御及びデータ源20の制御信号によってト
ランジスタt−h とQ2は常に反対のオン、オフ動
作をする。
例えば、第2図aの時刻tlKおける維持電圧の立上り
時、トランジスタQ1はオンで、トランジスタQ2はオ
フである。
ところが、トランジスタの不均一なターン・オフ特性等
から、両トランジスタQl、Q2が同時にオンになり、
放電維持電源v、8→トランジスタQ1→結合点21→
ダイオード22→節点23→ダイオード25→ダイオー
ド50→トランジスタQ2→大地へと、放電維持電流が
流れることがある。
しかし、両トランジスタQl−Q2が同時にオンになっ
ている時間が短かく、シかもダイオード41の働きによ
り、回路の安全性は確保される。
トランジスタQ4は、消去期間中、トランジスタQ2の
代りに立下がりを行う維持電圧信号の通路として用いら
れる。
以上説明したように、本考案の実施例は、ガス放電表示
パネル10の導体電極列13.14Vc。
書き込み及び消去供給電源30とアドレス可能な抵抗ド
ライバ回路31とによって作られる放電条件操作電圧と
、周期的な放電維持電圧v8 とを含む、電気的操作電
圧を供給するための装置であって、前記導体列13,1
4のうちの少なくとも一方の導体列中の選択された導体
をアドレスするための抵抗−ダイオードマトリクス手段
と、一対の出力端子を有し直流放電維持電源をV。
を含む前記周期的放電維持電圧v8を供給するための手
段とを備えている。
そして前記抵抗−ダイオードマトリクス手段は、各抵抗
24−タ゛イオード25素子の間に節点23を有する複
数の抵抗−ダイオードのゲート素子と、前記各節点23
を前記電極列13,14の導体電極vcll続する手段
と、変圧5T、及びトランジスタQ。
からなるアドレス可能な抵抗ドライバ回路31を持った
複数の抵抗電圧パルサと、選択されたN群の前記抵抗2
4の反対端を、前記抵抗電圧パルサのうちの選択された
1つに接続する手段と、複数のアドレス可能なシンク回
路40とを具えている。
ここで前記各シンク回路40Vi、変圧器T2及びトラ
ンジスタQ3を有し、このトランジスタQ3ば、例えば
非隣接ダイオード−抵抗素子のいずれからでる電流をも
流し込む等、大電流をバイパスするために論理入力によ
ってターン・オンされる。
そして前記各シンク回路40は前記抵抗−ダイオード素
子の選択された群のダイオード25の反対端に接続され
、M個の非近接ダイオード−抵抗素子のいずれからでる
電流をもシンクさせるように前記パネル10へ情報をあ
たえ或いは取り去る際に制御される。
ここでMXNは前記パネル10の行及び列のそれぞれの
導体の合計数である。
さらに、前記放電維持電圧V8を供給するための手段は
、前記直流放電維持電源vs8 の1つの出力端子と中
間点21との間に接続された放電維持電圧v8の立上が
りヲ行わせるトランジスタQ1と、前記中間点21を前
記すべての抵抗−ダイオード素子の節点23に結合する
ダイオード22と、放電維持電圧v8の立下がりを行わ
せるトランジスタQ2 と、このトランジスタQ2を前
記節点23に対向した前記ダイオード25の側に結合す
るダイオード50とを具えている。
この考案は以上のような構成としたことにより、従来技
術に比較して次のような利点をそなえている。
(1) アドレス可能なシンク回路40ば、通常はオ
フであるため、このシンク回路(例えばQ3)をオフと
するためのバイアス電源を必要としない。
(2) アドレス可能なシンク回路40が通常オフで
あるので、抵抗−ダイオードマトリクスからなるアドレ
ス回路は、オンのトランジスタQoから蓄積電荷を除去
するための電力を用意する必要がない。
(3) アドレス可能なシンク回路40が通常オフで
あるので、種々の電極へ到るアドレス信号の前縁は不均
一なトランジスタ蓄積特性による遅延およびリセット時
間の差の影響をうけない。
(4) アドレス可能なシンク用トランジスタQ3は
、通常オフであり、行と列の電極間に流れるパネル放電
電流を通過させないので、このトランジスタQ3は電流
容量の小さなもので良く、シた75F)で、安価にして
よりよい性能の装置が得られる。
(5)図示した装置の書き込み及び消去パルスの後縁は
希望の時間に、すべてのシンク回路40をオンとするこ
とにより制御される。
したがって、書き込み及び消去パルスの前縁および後縁
はトランジスタQO,Q2.Q4をオンとすることによ
って制御され、トランジスタ制師上の困難性や、トラン
ジスタをオフとする際の不均一なプロセスは、アドレス
信号を選択した電極にあたえるためのプロセスに対し妨
害とならない。
本考案は一定の実施例について説明したが、この実症例
のみに限定されるものではなく、その要旨を変更しない
範囲の改良変形は本考案の要旨範囲に入るものとする。
本考案の実施の態様を要約すれば下記の通りである。
1 前記パネル10から情報を消去するために前記中間
点21を中性電圧レベルにするため前記中間点21rc
接続されたトランジスタスイッチQ4を更にそなえた特
許請求の範囲記載の装置。
2 前記中間点21を前記節点23Vc結合する前記手
段がダイオード22を含む特許請求の範囲トよび上記第
1項記載の装置。
3 前記維持電圧v8の立下がりを行わせるトランジス
タスイッチQ2を前記節点23 K対向した前記ダイオ
ード25の側に接続する前記手段がダイオード50を含
む上記第2項記載の装置。
4 前記維持電圧v8の立下がりを行わせるトランジス
タスイッチQ2を前記節点23に対向した前記ダイオー
ド25の側に結合する前記手段のべ更に他のダイオード
で構成された特許請求の範囲記載の装置。
【図面の簡単な説明】
第1図はこの考案を適用するガス放電表示パネル、及び
駆動装置の概念図、第2図a t b t e td、
eK各電極に加える一般的な電圧波形の説明図、第3図
はこの考案の実施例の説明図、第4図は第3図の主要部
分の詳細図である。 10・・・・・・パネル、11,12・・・・・・板体
、13・・・・・・行の導体列、14・・・・・・列の
導体列、15・−・・・・スペーサ密封要素、18・・
・・・・行アドレス及び放電維持回路、19・・・・・
・列アドレス及び放電維持回路、20・・・・・・制御
及びデータ源、21・・・・・・中間点、22.25,
50.60・・・・・・ダイオード、 23・・・・・
・節点、24・・・・・□・抵抗、30・・・・・・書
き込み及び消去供給電源、31・・・・・・抵抗ドライ
バ回路、40・・・・・・シンク回路、Ql、Q2.Q
3.Ql・・・・・ トランジスタ、T1.T2・・・
・・・入力変圧器。

Claims (1)

  1. 【実用新案登録請求の範囲】 ガス放電表示パネル10の導体電極列13.14に、放
    電条件操作電圧40と周期的放電維持電圧v8 とを含
    む電気的操作電圧を供給するための装置であって、前記
    導体列13.14のうちの少なくとも一方の導体列中の
    選択された導体をアドレスするための抵抗−ダイオード
    マトリクス手段と一対の出力端子を有し直流放電維持電
    源を含む前記周期的放電維持電圧vlsを供給するため
    の手段とを備え、 前記抵抗−ダイオードマトリクス手段は、各抵抗24−
    ダイオード25素子の間に節点23を有する複数の抵抗
    −ダイオードのゲート素子と、前記各節点23を前記電
    極列13.14の導体電極に接続する手段と、複数の抵
    抗電圧パルサ31と、選択されたN群の前記抵抗24の
    反対端を、前記抵抗電圧パルサ31のうちの選択された
    1つに接続する手段と、複数のアドレス可能なシンク回
    路40とを具え、前記各シンク回路40は前記抵抗−ダ
    イオード素子の選択された群のダイオード250反対端
    に接続され、かつM個の非近接ダイオード−抵抗素子の
    いずれからでる電流をもシンクさせるようVC@記パネ
    ル10へ情報をあたえ或は取り去る際に制御され、ここ
    でMXNは前記パネル10の導体の合計数であり、 前記放電維持電圧v8を供給するための手段は、前記直
    流放電維持電源の1つの出力端子と中間点21との間に
    接続された放電維持電圧v8の立上がりを行わせるトラ
    ンジスタスイッチQl (!:、M記中間点21を前
    記すべての抵抗−ダイオード素子の節点23に結合する
    手段22と、放電維持電圧V、の立下がりを行わせるト
    ランジスタスイッチQ2と、このトランジスタスイッチ
    Q2を前記節点23に対向した前記ダイオード25の側
    に結合する手段50とを具えたガス放電表示パネルの維
    持電圧操作装置。
JP1978034548U 1972-06-07 1978-03-17 ガス放電表示パネルの操作電圧発生装置 Expired JPS5943590Y2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US26068772A 1972-06-07 1972-06-07
US000000260687 1972-06-07

Publications (2)

Publication Number Publication Date
JPS53136033U JPS53136033U (ja) 1978-10-27
JPS5943590Y2 true JPS5943590Y2 (ja) 1984-12-25

Family

ID=22990190

Family Applications (2)

Application Number Title Priority Date Filing Date
JP48063429A Pending JPS4963333A (ja) 1972-06-07 1973-06-07
JP1978034548U Expired JPS5943590Y2 (ja) 1972-06-07 1978-03-17 ガス放電表示パネルの操作電圧発生装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP48063429A Pending JPS4963333A (ja) 1972-06-07 1973-06-07

Country Status (7)

Country Link
US (1) US3792311A (ja)
JP (2) JPS4963333A (ja)
CA (1) CA1003074A (ja)
DE (1) DE2328434A1 (ja)
FR (1) FR2188297B1 (ja)
GB (1) GB1436451A (ja)
IT (1) IT985311B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3851210A (en) * 1973-06-22 1974-11-26 Owens Illinois Inc Method of driving and addressing gas discharge panels by inversion techniques
US4027195A (en) * 1974-08-23 1977-05-31 Nippon Electric Company Ltd. Voltage switching device comprising a gas discharge panel
DE2621538C3 (de) * 1975-05-28 1985-06-20 Fujitsu Ltd., Kawasaki, Kanagawa Gasentladungsanzeigevorrichtung

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3665400A (en) * 1971-04-19 1972-05-23 Owens Illinois Inc Switching circuits and method for diode elements in conductor selection matrices

Also Published As

Publication number Publication date
DE2328434A1 (de) 1973-12-20
US3792311A (en) 1974-02-12
FR2188297A1 (ja) 1974-01-18
GB1436451A (en) 1976-05-19
CA1003074A (en) 1977-01-04
FR2188297B1 (ja) 1977-05-06
IT985311B (it) 1974-11-30
JPS53136033U (ja) 1978-10-27
JPS4963333A (ja) 1974-06-19

Similar Documents

Publication Publication Date Title
US3990068A (en) Plasma display panel drive system
US4349816A (en) Drive circuit for matrix displays
EP0160455B1 (en) Driving a gas discharge display device
EP0004700B1 (en) Gaseous discharge display system
US4140945A (en) Sustainer wave form having enhancement pulse for increased brightness in a gas discharge device
EP0043277B1 (en) Driving a matrix type display device
EP0106550A2 (en) Method of driving a matrix type display
US3973253A (en) Floating addressing system for gas panel
US4200822A (en) MOS Circuit for generating a square wave form
US4550274A (en) MOSFET Sustainer circuit for an AC plasma display panel
US3848247A (en) Multi-dimensional liquid crystal assembly addressing system
JPS5943590Y2 (ja) ガス放電表示パネルの操作電圧発生装置
US3959669A (en) Control apparatus for supplying operating potentials
US3958151A (en) Method and apparatus for driving a plasma display panel with application of opposite phase suppression pulses to selection electrodes
US3749970A (en) Method of operating gas discharge panel
US4097856A (en) Gas panel single ended drive systems
US4130779A (en) Slow rise time write pulse for gas discharge device
US3840779A (en) Circuits for driving and addressing gas discharge panels by inversion techniques
US3821596A (en) Sustainer voltage generator
US4099097A (en) Driving and addressing circuitry for gas discharge display/memory panels
US3609746A (en) Apparatus for driving plasma panels
US3976993A (en) Gas discharge panel self shift drive system and method of driving
JPH0736101B2 (ja) 交流プラズマ表示パネル用制御回路
JPS5935030B2 (ja) ガス放電表示パネルに動作電圧を給する装置
US3908151A (en) Method of and system for introducing logic into display/memory gaseous discharge devices by spatial discharge transfer