JPS593385U - 信号処理回路 - Google Patents
信号処理回路Info
- Publication number
- JPS593385U JPS593385U JP9719182U JP9719182U JPS593385U JP S593385 U JPS593385 U JP S593385U JP 9719182 U JP9719182 U JP 9719182U JP 9719182 U JP9719182 U JP 9719182U JP S593385 U JPS593385 U JP S593385U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- memories
- calculates
- controls
- signal processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Measurement Of Velocity Or Position Using Acoustic Or Ultrasonic Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は、従来の信号処理回路を示すブロック図、第2
図は、本考案実施例を示すブロック回路図、および第3
図は、該実施例回路の動作を説明するための信号波形図
である。 1・・・アナログディジクル変換回路、2・・・書込制
御回路、3・・・第1メモリ、4・・・第2メモリ、5
・・・タイミング回路、6・・・アドレスカウンタ、7
.8・・・AND回路、9・・・OR回路、10・・・
入力信号端子、11・・・タイミングパルス端子、12
・・・出力信号端子、13・・・出力タイミングパルス
。
図は、本考案実施例を示すブロック回路図、および第3
図は、該実施例回路の動作を説明するための信号波形図
である。 1・・・アナログディジクル変換回路、2・・・書込制
御回路、3・・・第1メモリ、4・・・第2メモリ、5
・・・タイミング回路、6・・・アドレスカウンタ、7
.8・・・AND回路、9・・・OR回路、10・・・
入力信号端子、11・・・タイミングパルス端子、12
・・・出力信号端子、13・・・出力タイミングパルス
。
Claims (1)
- 入力信号をディジタル信号に変換するアナログディジタ
ル変換回路と、該アナログディジタル変換回路にそれぞ
れ接続された第1〜第3メモリと、前記第1および第2
メモリの記憶データの論理積を求める第1AND回路と
、前記第2および第3メモリの記憶データの論理積を求
める第2AND回路と、前記第1および第2AND回路
の出力の論理和を求めるOR回路と、前記第1〜第3メ
モリへのデータ書込順序を制御する書込制御回路と、前
記第1〜第3メモリのアドレスを制御するアドレスカウ
ンタと、前記書込制御回路と前記アドレスカウンタのタ
イミングを制御し、出力タイミングパルスを発生するタ
イミング回路とを備え、入力使信号から相関性のないノ
イズおよび干渉波信号を除去する一方、変動のある信号
を除去しないようにしたことを特徴とする信号処理回路
。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9719182U JPS593385U (ja) | 1982-06-28 | 1982-06-28 | 信号処理回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9719182U JPS593385U (ja) | 1982-06-28 | 1982-06-28 | 信号処理回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS593385U true JPS593385U (ja) | 1984-01-10 |
JPH0112218Y2 JPH0112218Y2 (ja) | 1989-04-10 |
Family
ID=30231294
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9719182U Granted JPS593385U (ja) | 1982-06-28 | 1982-06-28 | 信号処理回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS593385U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6245729U (ja) * | 1985-09-06 | 1987-03-19 |
-
1982
- 1982-06-28 JP JP9719182U patent/JPS593385U/ja active Granted
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6245729U (ja) * | 1985-09-06 | 1987-03-19 | ||
JPH0437307Y2 (ja) * | 1985-09-06 | 1992-09-02 |
Also Published As
Publication number | Publication date |
---|---|
JPH0112218Y2 (ja) | 1989-04-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS593385U (ja) | 信号処理回路 | |
JPS591114U (ja) | ピツチ変換装置 | |
JPS6040171U (ja) | ビデオ信号記憶装置 | |
JPS5938500U (ja) | 記録再生回路 | |
JPS59161185U (ja) | デジタル画像表示回路 | |
JPS59108938U (ja) | デ−タ収集回路 | |
JPS6027905U (ja) | 心電図信号記録装置 | |
JPS5996610U (ja) | バス異常検出回路 | |
JPS6074200U (ja) | ピツチ変換回路 | |
JPS58109898U (ja) | P−romライタ | |
JPS5847945U (ja) | 要求信号処理回路 | |
JPS6331454U (ja) | ||
JPS6093200U (ja) | ダイナミツクメモリアクセス回路 | |
JPS5821200U (ja) | 音声合成回路 | |
JPS6271747U (ja) | ||
JPS59187850U (ja) | 記憶回路アドレス装置 | |
JPS63103151U (ja) | ||
JPS5882039U (ja) | 位相比較回路 | |
JPS5823433U (ja) | 雑音抑圧回路 | |
JPS6039161U (ja) | 記憶保護手段を有する記憶装置 | |
JPS5872798U (ja) | Prom書込み確認装置 | |
JPS59192755U (ja) | エラステイツク・ストア回路 | |
JPS60169983U (ja) | 画面記憶装置 | |
JPS5823432U (ja) | 雑音抑圧回路 | |
JPS5837229U (ja) | 論理回路 |