JPS5932211A - Slice circuit - Google Patents
Slice circuitInfo
- Publication number
- JPS5932211A JPS5932211A JP57142529A JP14252982A JPS5932211A JP S5932211 A JPS5932211 A JP S5932211A JP 57142529 A JP57142529 A JP 57142529A JP 14252982 A JP14252982 A JP 14252982A JP S5932211 A JPS5932211 A JP S5932211A
- Authority
- JP
- Japan
- Prior art keywords
- amplifier
- amplifiers
- output
- slice
- differential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G11/00—Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general
- H03G11/002—Limiting amplitude; Limiting rate of change of amplitude ; Clipping in general without controlling loop
Landscapes
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
Abstract
Description
【発明の詳細な説明】
本発明はスライス回路に関し、特に差動−ノ′ンブにて
構成した電流スライス回路に関する。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a slicing circuit, and more particularly to a current slicing circuit configured with a differential knob.
スライス回路の代表的な例としてダイオ−トスライザが
あり、第1図にその具体的回路か7J%されている。ス
ライスされるべき入力信号は直流阻11用コンテンサC
を介して抵抗R,へ印加される。この抵抗R,による両
端電圧が、ダイオ−ドDI、D2からなるダイオード並
列回路と抵抗へとの直列接続構成へ印加され、抵抗R2
の両端にスライス出力が得られるようになっている。A typical example of a slice circuit is a diode slicer, and a specific circuit thereof is shown in FIG. The input signal to be sliced is connected to the capacitor C for DC blocking 11.
is applied to the resistor R, via the resistor R. The voltage across this resistor R is applied to a diode parallel circuit consisting of diodes DI and D2 and a series connection configuration of the resistor R2.
Slice output can be obtained at both ends.
この回路において、抵抗R,に現われる電圧が−0,7
V(ダイオードの順方向電圧)から十g、7Vの範囲内
では、両ダイオードD1.D2は共にオフ状態にあり、
それ以外の範囲ではオン状態となる。従って、第2図(
A)に示す如き入力信号波形の場合、±0.7Vのスラ
イスレベルをもってスライスされて同図(B)に示す如
き出力波形となる。In this circuit, the voltage appearing across the resistor R, is -0,7
V (forward voltage of the diode) to 10 g and 7V, both diodes D1. D2 are both in the off state,
In other ranges, it is in the on state. Therefore, Fig. 2 (
In the case of an input signal waveform as shown in A), it is sliced with a slice level of ±0.7V to obtain an output waveform as shown in FIG. 2B.
第1図の回路では、スライスレベルが±0.7Vト一定
に固定されており、そのために人力信号が微小な場合に
はそれをスライスレベル以上まで電圧増幅する必要があ
る。電圧増幅されてレベルが増大した信号は、回路の浮
遊容量や不要輻射等によって他の回路へ悪影響を及ばず
欠点がある。In the circuit shown in FIG. 1, the slice level is fixed at a constant value of ±0.7 V, and therefore, if the human input signal is minute, it is necessary to amplify the voltage to the slice level or higher. A signal whose level has been increased by voltage amplification has a disadvantage in that it does not adversely affect other circuits due to stray capacitance or unnecessary radiation in the circuit.
本発明は」二記の如き従来欠点を除去するためになされ
たものであって、その目的とするところは、スライスレ
ベルが自由に調整−自在なスライス回路を提供すること
にある。The present invention has been made to eliminate the above-mentioned drawbacks of the prior art, and its purpose is to provide a slicing circuit whose slicing level can be freely adjusted.
本発明の他の目的は、信号の電流変化のま\でスライス
を行うことができ電圧増幅を要しない電流スライス回路
を提供することである。Another object of the present invention is to provide a current slicing circuit that can perform slicing while changing the current of a signal and does not require voltage amplification.
本発明によるスライス回路は、人力信号に対し夫々同相
及び逆相でかつレベルが相等しい1対の出力を発生する
第1及び第2のアンプを備え、第1のアンプと第2のア
ンプの飽和レベルを異なるよう構成し、両アンプの出力
を共通としてスライス出力としたことを特徴としている
。The slicing circuit according to the present invention includes first and second amplifiers that generate a pair of outputs that are in phase and opposite phase with respect to a human input signal and have the same level, and saturation of the first amplifier and the second amplifier is provided. It is characterized by having different levels, and the output of both amplifiers is a common slice output.
好ましくは、第1及び第2のアンプを差動アンプ構成と
して電流増幅処理をなせば、電圧増幅を必要とすること
なく電流スライサが可能となって他回路への悪影響を防
ぐことができるのである。Preferably, if the first and second amplifiers are configured as differential amplifiers to perform current amplification processing, a current slicer can be performed without requiring voltage amplification, and an adverse effect on other circuits can be prevented. .
以下に図面を用いて本発明につき説明する。The present invention will be explained below using the drawings.
第3図は本発明の一実施例の回路図であり、差動アンプ
構成の例である。第1アンプである第1の差動アンプl
は、定電流理工Is差動トラノジスタQI r Q2及
びカスコードトランジスタQ3 + ”4からなってお
り、トランジスタQ1と93及びトランジスタQ2とQ
4は夫々抵抗R3,R4を弁上てカスコード接続されて
いる。カスコードトランジスタQ3 + Q4の各ベー
スは基準電圧が印加され、両トランジスタQ3 + Q
4のコレクタには、能動負荷であるカレントミラー回路
が接続されている。カレントミラー回路は、トランジス
タQ5 + Q6及び抵抗R5+ R6からなっている
。FIG. 3 is a circuit diagram of an embodiment of the present invention, and is an example of a differential amplifier configuration. The first differential amplifier l which is the first amplifier
consists of a constant current differential transistor QI r Q2 and a cascode transistor Q3 + "4, and transistors Q1 and 93 and transistors Q2 and Q
4 are connected in cascode above the resistors R3 and R4, respectively. A reference voltage is applied to each base of the cascode transistors Q3 + Q4, and both transistors Q3 + Q
A current mirror circuit, which is an active load, is connected to the collector of No. 4. The current mirror circuit consists of transistors Q5 + Q6 and resistors R5 + R6.
第2のアンプである第2の差動アンプ2 t;I:差動
トランジスタQ7 + Q8と定電流源■2とからなり
、その入力は第1の差動アンプの抵抗R3+ R4の両
端に′得られる信号である。そして、両アンプの出力は
共通とされで、トランジスタQ4とQ8のコレクタ共通
出力がスライス出力OUTとして導出されている0
か\る構成において、トランジスタQ3とトランジスタ
Q7とのコレクタに得られる両信号は互いに逆相であり
、捷たi・ランジスタQ4とトランジスタQ8とのコレ
クタに得られる両信号も同じく互いに逆相である。従っ
て、両アンプ出力のレベルが共に相等しくなるように各
アンプのゲインが設定されていれは、回路出力OUTで
は、互いの逆相出力により信号が打消されて側管信号は
生じない。The second differential amplifier 2 t;I: consists of differential transistors Q7 + Q8 and a constant current source 2, and its input is connected to both ends of the resistors R3 + R4 of the first differential amplifier. This is the signal obtained. In a configuration in which the outputs of both amplifiers are common and the common output of the collectors of transistors Q4 and Q8 is derived as the slice output OUT, both signals obtained at the collectors of transistors Q3 and Q7 are They are out of phase with each other, and both signals obtained at the collectors of the switched i-transistor Q4 and transistor Q8 are also out of phase with each other. Therefore, if the gain of each amplifier is set so that the levels of both amplifier outputs are equal, no side tube signal is generated at the circuit output OUT because the signals are canceled by the mutually opposite phase outputs.
第1のアンプの電流源の電流IIよりも第2のアンプの
電流源電流I2をノ1\としかつ抵抗R3,IZ4を適
当な値に設定すれdj、人力1g号レベルが大きくなっ
て行く場合第2のアンプ2の出力が早く飽和することに
なり、それ以」二人力信号レベルが増大すれば、第1の
アンプ1の出力が第2のアンプの出力によシ打消される
ことなく回路出力OLl Tに導出されることになる。If the current source current I2 of the second amplifier is set to 1\\ than the current II of the current source of the first amplifier, and the resistors R3 and IZ4 are set to appropriate values, dj, when the level of human power 1g increases. The output of the second amplifier 2 will saturate quickly, and if the signal level increases from then on, the output of the first amplifier 1 will not be canceled by the output of the second amplifier, and the circuit It will be derived to the output OLlT.
すなわち、人力信号レベルがある値以−ににならないと
出力は何等11じA:い31゜うにすることができ、ス
ライス回路としt 1lilJ (’+する。That is, unless the human input signal level becomes below a certain value, the output can be made to be 11 A: 31 degrees, and as a slice circuit, t 1 lil J ('+).
いま、第1の差動アンプ1の入力端子に利する出力電流
の変換ゲインgユは、
!11n、”” 旨、”” ”/ 26X10 ”
・−−−illとして表わされる。こ\に、reは差
動トランジスタの等価エミッタ抵抗である。従で〕で、
このアンプの電圧ゲインAは、
h=1.、R3/26X10−” ・ ・・
(2)となる。こ\で、l・ランジスタQ1のベースに
、△E (V)の入力信号が印加されたとすると、]・
ランジスタQ、のコレクタ電流の変化分△IC+は、△
lC,==1.・△E/26X10−3 ・・・・
・・・−(3)となり、そのコレクタ電圧の変化分△v
cli:l:、△VC,=1.・△E 、 R3/26
X10−3 ・・・・ (4)となる。この変化分が
トランジスタQ7のベースへ印加されているから、トラ
ンジスタQ7のコレクタ電流の変化分へIC,は、
△IC7= (I、−△)ニーR3−12/26×1O
−3)26X 1O−3−=1..12・△E−R31
0,676X10= −+51で表わされる。Now, the conversion gain g of the output current benefiting the input terminal of the first differential amplifier 1 is ! 11n, "" to, """/26X10"
・---ill is expressed. Here, re is the equivalent emitter resistance of the differential transistor. in]
The voltage gain A of this amplifier is h=1. , R3/26X10-” ・・
(2) becomes. Now, if an input signal of △E (V) is applied to the base of l transistor Q1, then ]
The change in collector current of transistor Q, △IC+, is △
lC,==1.・△E/26X10-3 ・・・・
...-(3), and the change in collector voltage △v
cli:l:, ΔVC,=1.・△E, R3/26
X10-3... (4). Since this change is applied to the base of the transistor Q7, the change in the collector current of the transistor Q7, IC, is: △IC7= (I, -△) knee R3 - 12/26 x 1O
-3) 26X 1O-3-=1. .. 12・△E-R31
It is expressed as 0,676X10=-+51.
こ\で、トランジスタQ1とQ3のコレクタ電流ICI
+Ie3は共に等し7いと考えることができるので、
△ICI=ΔIc3−△■c7雫・川・・・・(6)と
おくと、次式が成立する。Here, the collector current ICI of transistors Q1 and Q3
+Ie3 can both be considered to be equal and equal to 7, so by setting △ICI=∆Ic3-△■c7 Shizuku・kawa (6), the following equation holds true.
△E・’I/ 26X10−3
:’: I+ φ12 ”ΔB @R3/ 0.676
X 10−3”’(7)よって、(7)式より次式が
得られる。△E・'I/ 26X10-3 :': I+ φ12 "ΔB @R3/ 0.676
X 10-3"' (7) Therefore, the following equation is obtained from equation (7).
n3=、、−o、 026/12 ・・・・
・・・・ (8)当該(8)式を満足するようにR1と
12との値を選定すれば、スライサとして動作させるこ
とができる。n3=,,-o, 026/12...
(8) If the values of R1 and 12 are selected so as to satisfy the equation (8), it can be operated as a slicer.
第2の差動アンプ2が飽和した時のコレクタ電流の変化
分△■c7は、△Ic7−12と考えることができるの
で、これを(5)式へ代入すると、△E=0.676X
IQ−3/I、、R3・・・・・・(9)となる。この
△Eがスライスレベルルであり、11とR3との値によ
りスライスレベルの調整がIIJ能である。The change in collector current △■c7 when the second differential amplifier 2 is saturated can be considered as △Ic7-12, so if this is substituted into equation (5), △E=0.676X
IQ-3/I, , R3 (9). This ΔE is the slice level, and the slice level can be adjusted by the values of 11 and R3.
また、(8)式を(9)へ代入すると、△E=0.02
6・12/11 ・・・・(10)となシ、
■1と12との値によってもスライスレベルの調整が可
能である。Also, by substituting equation (8) into (9), △E=0.02
6.12/11 ...(10) Tonashi,
(2) The slice level can also be adjusted by the values 1 and 12.
第4図は入力電圧対出力電流の関係を/にず図であり、
図中の±VTがスライスレベルであり、自由な設定がで
きることは上述の如くである。)尚、第3図の回路構成
に限定されることQよなく、要は飽和レベルの異なる2
つのアンプを用い、互いに逆相でかつ同一レベルを発生
するよう構成しておき、これらアンプの各出力を共通と
し7てこの共通出力をスライス出力とするようにすれば
よい。Figure 4 is a diagram showing the relationship between input voltage and output current.
As mentioned above, ±VT in the figure is the slice level and can be set freely. ) Note that the circuit configuration is not limited to the one shown in Figure 3, and the point is that two circuits with different saturation levels
Two amplifiers may be used to generate the same level and opposite phases, and the outputs of these amplifiers may be made common, and this common output may be used as a slice output.
そして、飽和レベルの小なる方のアンプの飽和レベルを
調整すれはスライスレベルの自由な設定が可能となり、
よって微小レベルの信号をもスライス処理が01能とな
り、特別に電圧増幅する必要もない0斗だ、両アンプを
差動アンプ等の電流アンプとすれば、電流スライス処理
が0」能となり、他回路への悪影響を防ぐことができる
。Then, by adjusting the saturation level of the amplifier with the smaller saturation level, you can freely set the slice level.
Therefore, it is possible to slice even minute level signals, and there is no need for special voltage amplification.If both amplifiers are current amplifiers such as differential amplifiers, current slicing processing is possible, and other This can prevent adverse effects on the circuit.
第1図は従来のダイオードスライス回路を示す図、第2
図は第1図の回路の入出力波形を示す図、第3図は本発
明の実施例の回路図、第4図は第3図の回路のスライス
特性を示す図である。
′主要部分の彷号の説明
l・・・・・・・・第1のアンプ 2・・・・・・
・・第2のアンプQI r Q2・・・・・・・第1の
差動アンプの差動トランジスタQ3.Q4・・・・・・
・・・カスコードトランジスタQ71Q8・・・・・・
・・・第2の差動アンプの差動l・ランジスタ出願人
パイオニア株式会社
代理人 弁理士 籐材 元彦
63
為/関
り。
菓3図
裏2図
來4 図
GFigure 1 shows a conventional diode slice circuit, Figure 2 shows a conventional diode slice circuit.
3 is a diagram showing input and output waveforms of the circuit of FIG. 1, FIG. 3 is a circuit diagram of an embodiment of the present invention, and FIG. 4 is a diagram showing slice characteristics of the circuit of FIG. 3. 'Explanation of the names of the main parts... 1st amplifier 2...
. . . Second amplifier QI r Q2 . . . Differential transistor Q3 of the first differential amplifier. Q4...
...Cascode transistor Q71Q8...
...Differential L transistor of second differential amplifier Applicant
Pioneer Co., Ltd. Agent Patent Attorney Motohiko Rattan 63 Tame/Seki. Figure 3 Back side 2 Figure 4 Figure G
Claims (3)
及び逆相でかつレベルが相等しい1対の出力を発生ずる
第1及び第2のアンプをイm1え、前記第1のアンプと
前記第2のアンプの飽和レベルを互いに異なるように構
成し、前記第1及び第2のアンプの各出力を共通として
スライス出力としたことを特徴とするスライス回路。(1) Im1 is a first and second amplifier that generates a pair of outputs that are in-phase and anti-phase with respect to an input signal to be sliced and have the same level, and 1. A slice circuit characterized in that two amplifiers are configured to have different saturation levels, and each output of the first and second amplifiers is a common slice output.
であり、前記第1のアンプを構成する差動アンプの電流
源電流と前記第2のアンプを構成する差動アンプの電流
源電流とを異なるように設定したことを特徴とする特許
請求の範囲第1項記載のスライス回路。(2) The first and second amplifiers have a differential amplifier configuration, and the current source current of the differential amplifier constituting the first amplifier and the current source current of the differential amplifier constituting the second amplifier 2. The slice circuit according to claim 1, wherein:
の差動トランジスタの各々と抵抗を介してカスコード接
続されたカスコードトランジスタとからなる第1の差動
アンプであり、前記第2の一ノ′ンブは前記抵抗に夫々
発生する信号人力とする第20差動アンプであることを
特徴とする特旧、請求の範囲第2項記載のスライス回路
。(3) The first amplifier is a first differential amplifier including a differential transistor and a cascode transistor connected in cascode via a resistor to each of the differential transistors, and 3. The slice circuit according to claim 2, wherein the knob is a 20th differential amplifier that uses the signal power generated in each of the resistors.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57142529A JPS5932211A (en) | 1982-08-17 | 1982-08-17 | Slice circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57142529A JPS5932211A (en) | 1982-08-17 | 1982-08-17 | Slice circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5932211A true JPS5932211A (en) | 1984-02-21 |
Family
ID=15317474
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57142529A Pending JPS5932211A (en) | 1982-08-17 | 1982-08-17 | Slice circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5932211A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5846545A (en) * | 1981-09-14 | 1983-03-18 | Hitachi Ltd | Manufacture of mask supporting element |
KR20170039067A (en) * | 2015-09-30 | 2017-04-10 | 삼성디스플레이 주식회사 | Low-latency high-gain slicer |
US11589063B2 (en) | 2015-12-08 | 2023-02-21 | Samsung Display Co., Ltd. | System and method for temporal differencing with variable complexity |
-
1982
- 1982-08-17 JP JP57142529A patent/JPS5932211A/en active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5846545A (en) * | 1981-09-14 | 1983-03-18 | Hitachi Ltd | Manufacture of mask supporting element |
KR20170039067A (en) * | 2015-09-30 | 2017-04-10 | 삼성디스플레이 주식회사 | Low-latency high-gain slicer |
US11589063B2 (en) | 2015-12-08 | 2023-02-21 | Samsung Display Co., Ltd. | System and method for temporal differencing with variable complexity |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3444476A (en) | Direct coupled amplifier with feedback for d.c. error correction | |
JPH0414525B2 (en) | ||
JPH07147523A (en) | Variable gain amplifier | |
US4468628A (en) | Differential amplifier with high common-mode rejection | |
JPH0143485B2 (en) | ||
JPS5932211A (en) | Slice circuit | |
JPH0141045B2 (en) | ||
GB2060301A (en) | Signal converting circuits | |
JPH0527282B2 (en) | ||
JPH07176004A (en) | Low-noise preamplifier stage especially for magnetic head | |
JPH0310244B2 (en) | ||
EP0583815B1 (en) | Common-mode signal sensor | |
JPS6161568B2 (en) | ||
JPH0198307A (en) | Transistor amplifier | |
JP3360911B2 (en) | Differential amplifier circuit | |
KR910001831Y1 (en) | Color noise decreasing circuit | |
JPH0630425B2 (en) | Wideband variable gain amplifier circuit | |
JPH0219648B2 (en) | ||
JPH0474887B2 (en) | ||
JPH07183763A (en) | Filter circuit | |
JPH0746763B2 (en) | Multi-stage signal transmission device | |
SU1713083A1 (en) | Power amplifier output stage | |
JPH0777333B2 (en) | Limiter circuit | |
JPH01126566A (en) | Electric field detection circuit | |
JPS60146507A (en) | Mixing circuit |