JPS5923390A - パネル表示装置のアドレス指定構造体 - Google Patents

パネル表示装置のアドレス指定構造体

Info

Publication number
JPS5923390A
JPS5923390A JP58124899A JP12489983A JPS5923390A JP S5923390 A JPS5923390 A JP S5923390A JP 58124899 A JP58124899 A JP 58124899A JP 12489983 A JP12489983 A JP 12489983A JP S5923390 A JPS5923390 A JP S5923390A
Authority
JP
Japan
Prior art keywords
conductive
conductors
light source
photoresistors
photoresistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58124899A
Other languages
English (en)
Inventor
クラウド・デビツド・ラスチグ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sperry Corp
Original Assignee
Sperry Rand Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sperry Rand Corp filed Critical Sperry Rand Corp
Publication of JPS5923390A publication Critical patent/JPS5923390A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)発明の背景 fa)  発明の分野 本発明はフラットパネル形表示装置の分野に関するもの
であり、さらに明確にいえば、必要なアドレス指定回路
を最小にする電気光学技術を用いるフラットパネル形表
示装置に関するものである。
(t))先行技術の説明 フラットパネル形表示装置は、計算機読出し装装置1作
図表示装置及び追跡表示装置等を含む用途での英数字及
び図形情報の表示に有用である。このような表示装置は
、ブラウン管表示装置より軽くて、それらがフラットパ
ネル構成をもっているために、ブラウン管に必要な深さ
よりもつと浅い操作盤に設置できる。
大抵の表示装置は、電気信号に応答して光を発するかま
たは光を反射する画素として知られている小さな不連続
な電気感応性領域の配列を用いている。画素は、交流ま
たは直流の電界発光(EL)材料1発光ダイオード、液
晶などからなっていてもよく5個別にまたはマ) IJ
ソックス列ではハーフ・セレクト技術でアドレス指定を
できる。
しかし、実用寸法の表示装置は、マトリックス配列に構
成したときでも非常に多数のアドレス指定回路を必要と
し、それによって結果的に生ずる表示装置の値段と複雑
さが著しく増大する。例えば100x100の行列形状
になっている10,000画素を含むフラットパネル形
表示装置が直接アドレス指定装置内の各画素に対して最
大io、oooの個別回路を必要することになろう。し
かし多くのマトリックスで構成されたフラットパネル形
表示装置は、各行の画素が共通定一つのリードをもち。
また各列の画素が共通なリードをもっている行列アドレ
ス指定装置を用いている。従って適当な列と行をアドレ
ス指定するこ、とによって、個々のピクセルを付勢でき
る。100x100のマトリックス表示の前述の例につ
いては1行に対して100そして列に対して100の合
計200のアドレス指定回路を必要とするだろう。しか
し、こあ数をさらに減らすことが望ましい。
本願の譲受人に譲渡された昭和57年特許願第1920
16号には1例えば電界発光材料などの急峻な輝度電圧
しきい値を有する表示媒体と一緒に用いる非常に数ヲ減
らしたアドレス指定回路を提供する装置が記載されてい
る。このアドレス指定構造では、表示パネルはパネルの
二つの隣接エツジに沿って付着させたホトレジスタの配
列に接続され、別々のエンベロープに入っている走査形
気体放電光源によって照らされる。この方式には。
比較的小数の駆動回路が必要なだけであるから、著しい
費用節約をもたらす。しかし、同じ基板上に付着させら
れた電界発光材料と光導電材料とからなる表示パネルそ
のものの価格は、電界発光材料と光導電材料の製作に対
する歩留りが低ければ、可成り高くなる可能性がある。
この装置におけるすべてのホトレジスタは、一つの欠陥
素子がマ) IJツクス表示装置の1本の表示線全体、
すなわち1列または1行のいずれか、を機能を果せなく
する可能性があるということが重要である。製作技術次
第で、すべての要素が作動しているホロ/ラスタ配列の
歩留は、低いことがある。光導電素子が電界発光パネル
基板上に直接に加工されれば、多数の基板が捨てられる
が、または再使用のためにきれいにされるので、完全に
機能を果すホトレジスタ配列の歩留りの低いこともまた
高価につく。また、光導電体材料と電界発光材料の両方
に用いられる処理技術には相いれない点がある可能性が
あり、さらに電界発光材料と光導電材料の両方を含まね
ばならない基板は比較的手法が大きくなるので、蒸着装
置または熱処理炉の処理量を少なくさせて、製作費を高
めることになる可能性がある。
本発明は、電界発光層と光導電層を異なる基板上で処理
して、あとで相互接続することのできる構造体を提供す
る。従って、製作されるホトレジスタの歩留りが低くて
も電界発光パネルの使用をやめる必要はなくなる。なお
、各要素を分離することによって、製作効率を大きくで
きる可能性があり、電界発光層と光導電体の製作に用い
られる処理技術とがうまく調和しなくなる可能性がない
(2)発明の要約 本発明の原理を具体化するフラットパネル形表示装置が
第1の基板上にあるホトレジスタ分圧器回路網を備え、
その分圧器は、前記第1の基板上に複数の導電出力導線
を持っている。個々のホトレジスタ分圧器は、光を適当
なホトレジスタに当てるとアドレス指定パルスを接続す
る導電導線に接続されている。ホトレジスタ分圧器の導
電導線は、第2の基板上の光学表示パネルの導電導線に
接続されて、アドレス指定パルスを光学表示パネルの選
択された導線に接続する。
(つ)好ましい実施例の説明 第1図を参照すると、本発明を用いている基本的フラッ
トパネル形アドレス指定装置の略図が電界発光パネル1
0を含んだものとして示されている。電界発光パネル1
0は、水平平行格子12゜14および16と交さする垂
直平行格子11.13および15からなっており、格子
交さ点は1画素20ないし2gを形成して適当な垂直格
子と水平格子を同時に付勢すると選択された画素が明る
くなるようになっている。例えば、格子13と111を
付勢すれば、画素211が明るくなる。垂直格子11は
、結合ホトレジスタう1と減結合ホトレジスタI11と
の接合点に接続されている。同様に、残りの垂直格子1
うおよび15は、それぞれホトレジスタう5と143の
接合点およびホトレジスタ35と115の接合点に接続
されている。同様にして、水平格子12は、結合ホトレ
ジスタ52と減結合ホトレジスタ142との接合点に接
続され、残シの格子illおよび16は、ホトレジスタ
311と44の接合点およびホトレジスタ36と116
の接合点にそれぞれ接続されている。減結合ホトレジス
タI11ないし116の残りの端子は、接地に接続され
ている導線55に接続され、一方、結合ホトレジスタ3
1.33および35の残シの導線は、それぞれ、一端子
55で終端している垂直アドレス指定溝#51に接続さ
れている。結合ホトレジスタ52.う4および56の残
シの端子は、それぞれ端子51Iで終端している水平ア
ドレス指定導線52に接続されている。結合光源61.
63および65は、それぞれ、垂直結合ホトレジスタ3
1゜33および55を照らすのに用いられ、一方、垂直
減結合光源71.73および75は、垂直減結合ホトレ
ジスタ111.113およびl15’i照らすのに用い
られる。同様にして、水平結合光源62.61Iおよび
66は、それぞれ水平結合ホトレジスタう2.511お
よび56を照らすのに用・ハられる。
光源72.714および76は、それぞれ水平減結合ホ
トレジスタ42.4IIおよびli6を照らすのに用い
られる。
本発明の動作は1画素21+を明るくすることを望むと
仮定することによって理解できる。そのような場合には
、垂直結合ホトレジスタ33が光源6うによって照らさ
れ、同時に、水平結合ホトレジスタう4が光源611に
よって照らされる。光導電体311および55を照らす
のと同時に、アドレス指定パルスが端子55および51
1に加えられる。
端子53に接続されたアドレス指定パルスは5ホトレジ
スタ35が光源6うによって照らされるとホトレジスタ
5うの伝導度が太きくなるので導線51によって線13
に接続される。同様にして、端子5■に加えられたアド
レス指定パルスは、結合ホトレジスタ311の伝導度が
照らされて大きくなるので、導線52によって表示線i
llに接続される。電界発光パネル10の画素を走査す
る仁とを望むと仮定すると、画素25が次にアドレス指
定される画素であり1表示したいと思う情報次第で明る
くされたりされなかったりする。適当なホトレジスタ3
5と511が画素25金付勢するために照らされるとき
、光源65は消されて、ホトレジスタ33の伝導度を下
げさせる。しかし、一般に、ホトレジスタは、有限の伝
導度減衰時間を持っているので、光源の消えた直後はな
お事実上伝導性をもっている。従って、画素25を画素
21+がアドレス指定された後十分長い時間アドレス指
定する必要がなければ、導線55に加えられたアドレス
指定パルスはまだ表示線15に接続されて。
結果として画素21+を付勢する。しかし、減結合ホト
レジスタが光源75によって照らされるとき。
減結合ホトレジスタ115は、導線1うに現れるどの電
圧をも接地に本質的に短絡するのに用いることができる
。そのような具合にして、この形式の電界発光パネルを
従来よりずっと高速で走査できる。
光源61ないし66および71ないし76は、市販の小
形なパッケージになっている最小限の駆動回路で隣接ホ
トレジスタを逐次に照明する自己走査気体放電管力・ら
得ることができる。走査原理で動作する一つの放電形光
源は、ノく一ローズ・コーポレーション(Burrou
ghs Corporation)製のバーローズBG
16101−2デュアル・リニア・バーグラフ・ディス
プレイである。これらの自己走査気体放電管においては
、グロー転送機構を用いて明るいグローを小さな陰極要
素の配列に沿って繰返し移動させる。これらの放電管は
、四つのドライバしか必要とせず、それらの一つは、走
査開始機能のために用いられる。
第2A図は、前述のような表示線12.111および1
6をアドレス指定するのに用いられるアドレス指定回路
の物理的実施例を示している。不透明絶縁体100が基
板101の上に付着させである。不透明絶縁体100に
は、ホトレジスタ用の領域を形成する窓1021.10
バ foll、105.106および107がある。窓
105.105および107の領域まで伸びている部分
を有する接地導体110を基板101に付着させてもよ
い。
図示のように接地導体110の領域を覆って絶縁請電体
111を付着させてもよい。次に、共通金属電極112
および電極11う、till、115を付着させること
ができ、あとの5電極は、望むなら、金属であってもよ
い。最後に、光導電材料116をスクリーン印刷して構
成を完成できる。
望むなら、最後の保護被膜(図示なし)を追加してもよ
い。第2B図は、第2A図の構成を断面2−2を通して
取った断面図で示している。領域120.121および
122は、このアセレプリと併せて用いられる走査放電
管の陰極を表している。動作時には、窓102.101
1および106によって区画された領域は、結合ホトレ
ジスタを形成し、一方、窓105.105および107
によって区画された領域は、減結合ホトレジスタを示す
。第2B図に見られるように、窓6の領域においては、
このように形成されたホトレジスタは、その中の伝導が
主に単一平面内に生ずるのでインプレーン(in−pl
ane)・ホトレジスタである。両ホトレジスタの寸法
は、相互に対して相対的に変えて抵抗性分圧器内のホト
レジスタの抵抗値を最適比するよう((結合ホトレジス
タ抵抗を減結合ホトレジスタに対して調節できる。構造
は、一つの線の減結合ホトレジスタ、例えば、窓103
によって区画されているホトレジスタが次の線の結合ホ
トレジスタ2すなわち窓1011によって区画されたホ
トレジスタと同時に同じ陰極によって照らされる。別の
やり方として、第1図に示した第1の陰極セントと同期
して作動される第2の陰極セットを並べた形で用いても
よく、その配置では結合ホトレジスタを照らすのに用い
る陰極が減結合ホトレジスタを照らすのに用いる陰極よ
り1陰極光行して走査を開始する。明らかに、そのよう
な手法は、マトリックス配列方式に拡張できる。さらに
、水平導体11う、1111および115は、第1図に
示した表示線12.1粍および1Gに相当することも明
らかなはずである。
本願出願人の米国特許願第327,688号には、第2
図のような構造が、電界発光材料をそれがなじむ基板1
01に付着させるものとして記載されている。
本発明においては、第2図の光導電体アセンブリと電界
発光パネル10との間に第う図に示すようにエラストマ
接続体130が用いられている。
導線115.114および115は1例えば、導線12
.111および16に対応する表示要素の導線である導
体131.132および1ううとともにサンドインチを
形成するようにエラストマ接続体130と接して置かれ
ている。導体131.132および153を上述の電界
発光パネル10の一部分である電界発光パネル基板11
JOに付着させる。
エラストマ接続体150は、導電性炭素入りシリコンゴ
ムと非導電性シリコンゴムの交互に並んだ千行履からな
っている。この種の接続体は、テクヤーシー州クランフ
ォード・ダーヤデイ・ストリ−)127)で市販してい
る。例えば1層1ヰ1゜LMおよび1145は5炭素入
りで、そのために導電性であり、一方、層1112.1
1111および146は、非導電性である。導電層例え
ば141と1112の間の間隔は1表示パネルと光導電
体パネルとの導線間1例えば、113と1111との間
および151と132との間の間隔より著しく小さくな
ければならない。そうでなければ、光導電体パネル導線
と電界発光パネル導線の所定の対を結合できないことが
ある。次に第n図を参照すると、第う図の構造を用いる
表示パネルの一部分が断面で示されており、光源122
と例えば、第1図の垂直導電導線11および15に対応
する追加の導電導線150および151を含んでいる。
そのほかの表示媒体152が導電導線131と導電層g
!150および151との間に示されている。。
基板101の表面だ形成され、第2図で説明した光導電
体が1例えば図示のように光源122によって照らされ
る。エラストマ接続体150は光導電体基板101と電
界発光パネル基板1110との導線115と151との
間に挾まれて、前述のように両導線を接続する。別のや
り方として、光源122を基板1019下に置き、その
基板に付着させる若干の層の順序を逆にすることによっ
てもつとコンパクトな構造を構成できる。
他の形式の電気的接続をも用い得ることは、当業者には
明らかであろう。エラストマ接続体は、それらを適当な
導線間を接続するのに比較的簡単かつ容易に使用できる
ので望ましい1.エラストマ接続体の弾性のために、適
当な表示の線と光導電体の線との間に確実な接続点を作
ることができる。
使用してもよい他の方法は、例えば、適当な導線をつな
ぎ合せて2本の導線のつなぎ目の上にマスクを通して導
体を蒸着または塗布することを含んでいる。
次に第5図を参照すると1表示線が交互に重なってパネ
ルの4送金部に大体対称に頭を出している照明ホトレジ
スタによるアドレス指定方式が表示線に用いられている
。電界発光形であろうと交流プラズマ形であろうと市販
のフラットパネル形表示装置のほとんどは、この形状で
ある。第5図に示されているそのような構造においては
、電界発光パネル10が適当なエラストマ接続体210
゜211.212および215を介して光導電体アセン
ブリ200,201.202および203につなぎ合さ
れる。この構造によって低価格アドレス指定方式を市販
の表示パネルのつのた個別基板構成において用いること
ができて、2辺だけから、!4線が出ている高価な注文
設計パネルの必要をなくす。4辺構成はまた、突出形導
線パターンの分解能は、2辺構成に必要とされるものの
半分にすぎないという利点を持っている。図示の実施例
ておいては、光(原220,221,222および22
3が光導電体、アセンブリ200,201゜202およ
び205をそれぞれ照らすのに用いられる。
第5図を再び参照すると、4辺構成に対しては、2辺構
成に対するものの2倍のホトレジスタ・アセンブリと走
査光源管を必要とするが、追加の駆動回路は必要でない
。例えば、9×7文字配列に使用できる7表示行をアド
レス指定するために、行表示線の中の4本が表示装置の
上部に沿って、5本が底部に沿って突出るであろう。走
査光源管は、同一駆動回路から駆動されることになるの
で。
与えられた文字に対する7行は、すべて同時に7駆動回
路に接続されることになる。表示線の中の4本がホトレ
ジスタを介して上部に突出ている4行に接続された4本
の母線に接続され、5本が表示装置の底部に沿ってろ本
の母線に接続される。
従って、駆動回路の総数は、7つの表示行すべてが表示
装置の上部に突出ている場合と同じである。
電界発光パネル10を5辺だけにアドレス指定できるこ
とも当業者には明らかであろう。従って。
例えば、光源222および光導電体アセンブリ202を
無くてすませる。
【図面の簡単な説明】
第1図は1本発明の詳細な説明するのに有用なアドレス
指定方式の概略図。 第2A図および第2B図は5本発明に関連して有用なホ
トレジスタ配列の実施例の平面図と断面図。 第5図は1本発明の好ましい実施例の構成を示す図・ 第4図は1本発明の好ましい実施例の構成を示す図・ 第5図は、本発明の好ましい実施例の構成を示す図であ
る。 101−−(第1の)基板、102,1011.106
−−結合ホトレジスタ用窓、10う、105,107−
−減結合ホトレジスタ用窓、110−一接地導体、11
2−−共通導体、llう〜115−−導線、116一−
光導電体(ホトレジスタ)、120,121,122−
一放電管の陰極、130−一エラストマ接続体、131
〜133−−導線、1110−−(第2の)基板。

Claims (1)

  1. 【特許請求の範囲】 1、 光源と。 第1の基板上にあって、その第1の基板上に複数の導電
    出力導線を備えるとともに、さらにアドレス指定信号を
    受けるように構成された少なくとも−っの端子を備え、
    前記光源によって選択的に照らされたとき前記アドレス
    指定信号を前記複数の導電出力導線の選択されたものに
    接続するホトレジスタ分圧器手段と。 前記第1の複数の導電出力導線に接続された複数の導電
    入力導線を有する第2の基板上にあって、前記アドレス
    指定信号に応じて光学信号を与える光学表示手段と。 全具備するフラットパネル形表示装置。 2、 光源と。 第1の基板上にあって、その第1の基板上に複数の導電
    出力導線を備えるとともに、さらにアドレス指定信号を
    受けるように構成された少なくとも一つの端子を備え、
    前記光源によって選択的に照らされたとき前記アドレス
    指定信号を前記複数の導電出力導線の選択されたものに
    接続するホトレジスタ分圧器手段と。 前記第1の複数の導電出力導線に接続された複数の導電
    入力導線を有する第2の基板上にあって前記アドレス指
    定信号に応じて光学信号を与える光学表示手段と。 前記複数の導電出力導線を前記複数の導電入力導線に接
    続するエラストマの接続手段と、を具備するフラットパ
    ネル形表示装置。 う 前記ホトレジスタ分圧器は、前記アドレス指定パル
    ス端子手段に接続された複数の結合ホトレジスタと、接
    地電位と前記複数の結合ホトレジスタの対応する一つと
    の間に各々が接続されている複数の減結合ホトレジスタ
    とからなり、前記第1の複数の導電出力導線が前記結合
    ホトレジスタと減結合ホトレジスタとの接合点に接続さ
    れ、 前記光源は、前記複数の結合ホトレジスタを前記アドレ
    ス指定パルスと事実上同期して逐次に照らす結合光源と
    、前記複数の減結合ホトレジスタを逐次に照らす減結合
    光源とからなる。 特許請求の範囲第2項に記載の装置。 4、 前記光学表示手段が電界発光パネルからなる特許
    請求の範囲第う項に記載の装置。 5 前記光学表示手段が交流プラズマ・パネルからなる
    特許請求の範囲第5項に記載の装置。 6、 前記結合光源と減結合光源が走査放電管からなる
    特許請求の範囲第2項または第5項に記載の装置。 7 前記導電出力導線と導電入力導線とが前記複数の前
    記導電出力導線と導電入力導線の対応する導線を橋絡す
    る蒸着導体によって接続されている特許請求の範囲第1
    項に記載の装置。
JP58124899A 1982-07-12 1983-07-11 パネル表示装置のアドレス指定構造体 Pending JPS5923390A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/397,657 US4553143A (en) 1982-07-12 1982-07-12 Low cost panel display addressing structure
US397657 1982-07-12

Publications (1)

Publication Number Publication Date
JPS5923390A true JPS5923390A (ja) 1984-02-06

Family

ID=23572100

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58124899A Pending JPS5923390A (ja) 1982-07-12 1983-07-11 パネル表示装置のアドレス指定構造体

Country Status (2)

Country Link
US (1) US4553143A (ja)
JP (1) JPS5923390A (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2644920B1 (fr) * 1989-03-21 1993-09-24 France Etat Dispositif d'affichage polychrome a memoire du type photoconducteur-electroluminescent
US5189549A (en) * 1990-02-26 1993-02-23 Molecular Displays, Inc. Electrochromic, electroluminescent and electrochemiluminescent displays
FR2704966B1 (fr) * 1993-04-02 1995-09-15 Perez Joaquin Appareil a systeme de signalisations lumineuses ou sonores commandees par des photorecepteurs electroniques.
US5504497A (en) * 1994-04-18 1996-04-02 Li; Weicheng Method and device using electron beam to scan for matrix panel display
US6040846A (en) * 1998-02-16 2000-03-21 Motorola, Inc. Impact resistant display apparatus
KR100891585B1 (ko) * 2000-08-18 2009-04-03 파나소닉 주식회사 가스방전패널
FR2907957B1 (fr) * 2006-10-27 2009-03-06 Valeo Systemes Thermiques Tableau de commande comprenant un ecran d'affichage muni d'elements de connexion places en bordure laterale de l'ecran d'affichage.

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3078373A (en) * 1960-04-21 1963-02-19 Bell Telephone Labor Inc Electroluminescent matrix and access device
US3940757A (en) * 1975-02-05 1976-02-24 Autotelic Industries, Ltd. Method and apparatus for creating optical displays
US4189729A (en) * 1978-04-14 1980-02-19 Owens-Illinois, Inc. MOS addressing circuits for display/memory panels
DE2939235A1 (de) * 1979-09-27 1981-04-09 Siemens AG, 1000 Berlin und 8000 München Integrierbarer ansteuerbaustein fuer passive elektrooptische displays
US4367467A (en) * 1981-01-30 1983-01-04 Sangamo Weston, Inc. LCD Display mount window

Also Published As

Publication number Publication date
US4553143A (en) 1985-11-12

Similar Documents

Publication Publication Date Title
US4114070A (en) Display panel with simplified thin film interconnect system
US6930442B2 (en) Display device
US4819038A (en) TFT array for liquid crystal displays allowing in-process testing
US5304895A (en) Electroluminescent display panel
EP0325387B1 (en) Addressing structure using ionizable gaseous medium
US4467325A (en) Electro-optically addressed flat panel display
US4829213A (en) Flat electroluminescent screen
US5844531A (en) Fluorescent display device and driving method thereof
JPH10508120A (ja) 電界エミッタ液晶表示装置
KR20010041001A (ko) 타일형 전자 디스플레이 장치
JPS598108B2 (ja) 走査ドライブ回路
JP2003197380A (ja) 有機elデバイスのパネルとその製造方法
JPS62119574A (ja) 制御トランジスタを使用する電気光学表示スクリ−ン
US5532550A (en) Organic based led display matrix
JPS5923390A (ja) パネル表示装置のアドレス指定構造体
GB1585394A (en) Display arrangements
US3848247A (en) Multi-dimensional liquid crystal assembly addressing system
KR19990014878A (ko) 플라즈마-어드레스 디스플레이
US5359260A (en) Displays
US3940757A (en) Method and apparatus for creating optical displays
JPH0247751B2 (ja)
US4342945A (en) Electroluminescent thin film device
JPH02298984A (ja) 記憶を伴った電子発光表示スクリーンおよび電極群の特殊な形態
EP0827617B1 (en) Plasma-addressed colour display
US4322720A (en) Display devices