JPS59164331U - 電圧シンセサイザ選局装置 - Google Patents
電圧シンセサイザ選局装置Info
- Publication number
- JPS59164331U JPS59164331U JP5710483U JP5710483U JPS59164331U JP S59164331 U JPS59164331 U JP S59164331U JP 5710483 U JP5710483 U JP 5710483U JP 5710483 U JP5710483 U JP 5710483U JP S59164331 U JPS59164331 U JP S59164331U
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- tuning device
- tuning
- output
- converter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Analogue/Digital Conversion (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は本考案の電圧シンセサイザ選局装置の一実施例
を示す回路図、第2図は電圧重畳を説明するための部分
回路図である。 1・・・コントロール、2・・・メモIJ、3・・・パ
ルス幅変調方式のD/A変換器、4・・・ロー・パス・
フィルタ、5・・・電圧重畳回路、6・・・電子チュー
ナ、7・・・スイッチ。
を示す回路図、第2図は電圧重畳を説明するための部分
回路図である。 1・・・コントロール、2・・・メモIJ、3・・・パ
ルス幅変調方式のD/A変換器、4・・・ロー・パス・
フィルタ、5・・・電圧重畳回路、6・・・電子チュー
ナ、7・・・スイッチ。
Claims (3)
- (1)同調電圧に対応するデータをメモリから取り出し
てデジタル値で出力するコントローラと、該コントロー
ラからの1ビツトを除くデジタル信号の値により出力方
形波のデユーティ・サイクルを決めるパルス幅変調方式
のD/A変換器と、該D/A変換器の出力を積分するロ
ー・パス・フィルタと、上記コントローラからの上記1
ビツトの信号を該ロー・パス・フィルタからの出力電圧
に重畳する重畳回路と、該重畳回路からの出力電圧を同
調電圧として入力する電子チューナとで成ることを特徴
とする電圧シンセサイザ選局装置。 - (2)上記1ビツトの信号が、上記同調電圧に対応する
上記デジタル信号の最下位ビット信号であることを特徴
とする実用新案登録請求の範囲第1項記載の電圧シンセ
サイザ選局装置。 - (3) 上記重畳回路において重畳する上記最下位ビ
ットの電圧が、上記D/A変換器で得られる電圧を積分
した電圧の分解能の%の電圧であることを特徴とする実
用新案登録請求の範囲第2項記載の電圧シンセサイザ選
局装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP5710483U JPS59164331U (ja) | 1983-04-16 | 1983-04-16 | 電圧シンセサイザ選局装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP5710483U JPS59164331U (ja) | 1983-04-16 | 1983-04-16 | 電圧シンセサイザ選局装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS59164331U true JPS59164331U (ja) | 1984-11-05 |
Family
ID=30187415
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP5710483U Pending JPS59164331U (ja) | 1983-04-16 | 1983-04-16 | 電圧シンセサイザ選局装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS59164331U (ja) |
-
1983
- 1983-04-16 JP JP5710483U patent/JPS59164331U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS59164331U (ja) | 電圧シンセサイザ選局装置 | |
| JPS59127318U (ja) | 位相制御回路 | |
| JPS58134038U (ja) | モ−タ保護継電器 | |
| JPS6025281U (ja) | ミキシング回路 | |
| JPS58124345U (ja) | ウインカ−キヤンセラ− | |
| JPH03125518U (ja) | ||
| JPS58173021U (ja) | ドロツプアウト検出回路 | |
| JPS588213U (ja) | 高周波切換回路 | |
| JPS63269831A (ja) | デイジタル/アナログ変換装置 | |
| JPS6090943U (ja) | 時計付ラジオ受信機 | |
| JPS5986742U (ja) | プログラマブルタイミング発生回路 | |
| JPS58129755U (ja) | 受信装置 | |
| JPS6059632U (ja) | 位相比較器 | |
| JPS59164490U (ja) | インバ−タ用短絡保護回路 | |
| JPH02101283U (ja) | ||
| JPS593612U (ja) | パルス幅変調回路 | |
| JPS5972037U (ja) | Pll | |
| JPS5923855U (ja) | デイジタル制御装置のプログラム暴走対策回路 | |
| JPS6022072U (ja) | テレビジヨン信号遅延装置 | |
| JPS58131138U (ja) | リプルフイルタ− | |
| JPS63181037U (ja) | ||
| JPS5854149U (ja) | Fmステレオチユ−ナ | |
| JPS60108197U (ja) | インバ−タのドライブ回路 | |
| JPS58131494U (ja) | インタ−フエ−ス回路 | |
| JPS5917015U (ja) | 信号切換回路 |