JPS59161733U - コンパレ−タ回路 - Google Patents
コンパレ−タ回路Info
- Publication number
- JPS59161733U JPS59161733U JP5487283U JP5487283U JPS59161733U JP S59161733 U JPS59161733 U JP S59161733U JP 5487283 U JP5487283 U JP 5487283U JP 5487283 U JP5487283 U JP 5487283U JP S59161733 U JPS59161733 U JP S59161733U
- Authority
- JP
- Japan
- Prior art keywords
- comparator circuit
- operational amplifier
- input
- input signal
- amplifier circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
- Manipulation Of Pulses (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は本考案に係るコンパレータ回路を示す図、第2
図はその動作波形図、第3図は本考案に係るコンパレー
タ回路を採用したピックアップ制御回路を示す図である
。 1.2は演算増幅回路、R,、R2は分圧用抵抗。
図はその動作波形図、第3図は本考案に係るコンパレー
タ回路を採用したピックアップ制御回路を示す図である
。 1.2は演算増幅回路、R,、R2は分圧用抵抗。
Claims (1)
- 第1入力端に入力信号が印加され、第2入力端が接地さ
れた第1演算増幅回路と、第1入力端に前記第1演算増
幅回路の出力信号を分圧した信号が印加され、第2入力
端に前記入力信号が印加された第2演算増幅回路とを有
し、前記第1及び第2演算増幅回路の出力を組合せるこ
とにより、前記入力信号の4段階のレベル判定信号を得
る構成としたコンパレータ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5487283U JPS59161733U (ja) | 1983-04-12 | 1983-04-12 | コンパレ−タ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5487283U JPS59161733U (ja) | 1983-04-12 | 1983-04-12 | コンパレ−タ回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59161733U true JPS59161733U (ja) | 1984-10-30 |
Family
ID=30185211
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5487283U Pending JPS59161733U (ja) | 1983-04-12 | 1983-04-12 | コンパレ−タ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59161733U (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5327749B1 (ja) * | 1970-09-14 | 1978-08-10 |
-
1983
- 1983-04-12 JP JP5487283U patent/JPS59161733U/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5327749B1 (ja) * | 1970-09-14 | 1978-08-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59161733U (ja) | コンパレ−タ回路 | |
JPS6070969U (ja) | ドロツプアウト検出装置 | |
JPS6040132U (ja) | 位相切換回路 | |
JPS6042096U (ja) | モ−タ制御回路 | |
JPS6056278U (ja) | 入力レベル信号の比較回路 | |
JPS60116716U (ja) | ミキサ−回路 | |
JPS59157360U (ja) | ピン歪補正回路 | |
JPS59144916U (ja) | ト−ンコントロ−ル回路 | |
JPS58127894U (ja) | 波形整形回路 | |
JPS60134174U (ja) | トリガ回路 | |
JPS618313U (ja) | 定電圧回路 | |
JPS6145707U (ja) | 信号切換回路 | |
JPS5939418U (ja) | 選択回路 | |
JPS60174869U (ja) | ピ−ク検出回路 | |
JPS6093331U (ja) | スイツチ回路 | |
JPS5963538U (ja) | 保持回路 | |
JPS5848154U (ja) | 分離度調整回路 | |
JPS58191715U (ja) | 絶縁増幅器 | |
JPS5946033U (ja) | アナログスイツチ回路 | |
JPS591235U (ja) | 信号入力回路 | |
JPS5811332U (ja) | 波形整形回路 | |
JPS60163817U (ja) | 差動増幅器 | |
JPS5892677U (ja) | 電圧弁別回路 | |
JPS5961619U (ja) | ミユ−テイング信号作成用トリガ回路 | |
JPS601024U (ja) | 音質調整装置 |