JPS5872191A - 液晶表示装置の駆動方式 - Google Patents

液晶表示装置の駆動方式

Info

Publication number
JPS5872191A
JPS5872191A JP17112481A JP17112481A JPS5872191A JP S5872191 A JPS5872191 A JP S5872191A JP 17112481 A JP17112481 A JP 17112481A JP 17112481 A JP17112481 A JP 17112481A JP S5872191 A JPS5872191 A JP S5872191A
Authority
JP
Japan
Prior art keywords
line
data
liquid crystal
voltage
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP17112481A
Other languages
English (en)
Other versions
JPH0363077B2 (ja
Inventor
両角 伸治
富雄 曽根原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suwa Seikosha KK
Original Assignee
Suwa Seikosha KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suwa Seikosha KK filed Critical Suwa Seikosha KK
Priority to JP17112481A priority Critical patent/JPS5872191A/ja
Publication of JPS5872191A publication Critical patent/JPS5872191A/ja
Publication of JPH0363077B2 publication Critical patent/JPH0363077B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は高デユーティ化管可能にする液晶表示装置の駆
動方式に関するものである。
従来液晶表示装置iIは、卓上型電子引算器や電子時計
に多く用いら1てき穴が、近年マイクロコンピュータの
低コスト化、高性能化が進むにつ1て小型薄型で低消費
電力の液晶ディスプレイのマイクロコンピュータやボー
タプル端末への応用が考えらnる工うになつ次。このよ
うな用途は、パネル面積も大きく、同時に多くの文字や
絵を表示する層重がある。例えばワードプロセッサ用と
してはアルファベット文字でも64文字の20行が同時
に表示することが必要である。この時マルチプレックス
駆動が不可欠であるが、この時の駆動デユーティFit
7160となる。一方液晶そのものは応答スピードが遅
く、又そ1由駆動できるデユーティは現状では通常の電
圧平均化法では1/16が限界であり、要求よりも一桁
悪くなっている。
そごて、この駆動デユーティを改善する手段として液晶
を非線形素子やスイッチング素子を介して駆動し、駆動
マージンを大きくする方法が提案さnて1!几。非線形
素子とは金属−絶縁物−金属(M2M)素子や、バリス
タ素子、ダイオード素子等が考えられ、又スイッチング
素子としては化合物手導体やアモルファスシリコンによ
る薄腓トランジスタ等である。第1図は非線形素子の典
型的な電気特性を示し、使用付近での電流の立ち上がり
電圧管シャイ値vthという。第2図はこの非線形素子
を柑いたマトリックスディスプレイの概要図である。タ
イミング線と呼ばnる時分割駆動時の書込み選択信号T
1〜Tmと被選択セルに表示データを書き込む友めのデ
ータ信号D1〜Dn K各々接続さnたnXmの表示ド
ツトよりなる。ここで非線形素子1と液晶素子2Fiタ
イミ・ング鱒とデータ線の間に直列に配列さn表示セル
5を構成する。w43図(a)titセルの構成、(b
)はその等価回路である。ここでRLO、Ra1−はそ
nぞnの等価抵抗。
CLO、C11Lは夫々の等価容量であり非#形素子は
不変抵抗R)ILとして表現しである。第4図は動作原
理を説明するために従来の電圧平均化法に準じた駆動波
形を印加した各々の波形管示す。選択時間即ち書き込み
時間twの間にデータ#D1がら書き込み信号がONと
OFFに応じて夫々液晶に書き込まnる。ONの場合は
DlとTi間の電位差は大きく、OFFは場合は小さく
印加さn1非線形素子の等価抵抗を介して液晶の等価’
fun CLOK電圧が印加さnる。この選択時にはR
NL (RIICIとなっている。次に4@込みが終了
すると、Di−Tj間の電位はより小さくなり、従って
、RNII (RLOとなり、書き込まnた電圧はcL
OK電荷として保存さn%RIIO−QLOの時足数に
従って放電するがこの時足aは通常t o m5pc以
上あり、従って10m5!lc以内に再び書き込み動作
が行なゎnると液晶は非選択期間であっても常にある電
位が印加さnていると同等の動作をする。この時液晶の
電極間に印加さnている電圧VLOの実効値が、ON同
時DMRが液晶の点灯電圧以上、又VOFPRが非点灯
電圧以下であnばうまく液晶の0N−OFFコントロー
ルが行なえ、目的にあった表示がなさnる。
一般に行なわnているこのような素子を用いないマ) 
IJツクス表示では選択時のみ電圧が印加さnていたが
、この工うに非線型素子ケ用いることにより非選択時で
も、選択時に印加さf′L几電圧電圧持できることが、
駆動ジューティを向上できる原理である。こfLはスイ
ッチング素子も動作原理はほぼ同じである。第5図はこ
のようなマトリックス表示に従来の電圧平均化法による
駆動波形を印加した場合の動作の実例を示すものである
。液晶を交流駆動するためフレーム周N、Q Tνの半
分つつ極性が反転する。又、A、B区間は選択さf′し
たセルと非選択セルが点灯と非点灯の関係が逆の場合、
又C,D区間では同じ場合である。駆動ll1v−sv
万式(選択時ON時5V’L、非選択時VL  が印加
さILる方式]で示しである。1ずA、B区間ではDi
(ON)  では自分のみ点灯、他のセルは非点灯であ
る。選択時の書き込み電圧VWは点灯@号であるので印
加電圧5VL工りvth下がった電圧よりややlトさい
。即ちVW:5vL−vthの次に非選択に切り替わる
と同時にデータ侍の信号は非点灯信号にかわるので、第
4図VMの電位とデータ線の電圧即ち非線形素子に印加
さする電圧は(VW+VL)即ち(6VL−Vth)と
なり、コf′Lは、非線形素子のvth工9大きいので
、非線形素子は低抵抗となり図中Eの如く簡単に非線形
素子側へ放電してしまう。このため自分のみ点灯、他の
セルは非点灯信号の時は図の如く、ONの実効値’TJ
ONRはかなりtJ−i (なる。一方自分のみ非点灯
、他のセルFi点灯の場合、データ線にはDi(OFF
)が印加さnると、書き込み電圧Vνは1.7y=5v
L−vthとなる。この後非選択に切り替わると、非線
形素子に印加される電圧はVP−VL即ち(2VL−V
th)となり、こf′Lけvthより低いので、非線形
素子は高抵抗となり、腋部側の放電のみとなり図の如く
書き込み電圧は維持さ1、従って実効値は^い。この結
果A、B区間ではVONR/VOνIRが1より小さい
という逆転現像、即ち点灯させるべき時につかず、非点
灯の時つくという結果になり誠に具合が悪い。
一方C9D区間ではどのセルも点灯又は非点灯せ態の時
である。まず漬灯時は先はどと同じようにVMまで書き
込まfLるが、非選択に切り替っても、データ線は点灯
伯−@が維付さnているので、非線形素子に加わる電圧
は< 5VL−vth−vTJ=avL−Vth )と
なり、この電圧はvthより低いので、非線形素子は高
抵抗を維持し、従ってVLO(ON)は半フレーム間高
い電圧のまま保圧する。
−万非点灯時は、A、B区間と大差ない。従ってこの場
合の連灯時の実効@ v o y Rと非点灯時のVO
FPRの比は1よりずっと大きく、点灯と非点灯/fi
、風合よくコントロールさnる。このように表示パター
ン、即ちデータ線の信号の波形(点灯と非点灯の存在数
の比)により%にON側の実効値が変化し、こnにより
表示がうまくコントロールできないこともあるという重
大な欠点がある。こr nは、スイッチング素子でも、0FFQのリークが完全
に0でないので同様の結果となる。
従って本発明の目的は、表示のさせ方によらず常に安定
した、点灯と非点灯のコントロールf可能とする液晶パ
ネルの駆動方法を提供することにある。
不発明では、データqの信号の平均電圧が、半フレーム
、或いは1フレ一ム胡間内で、どんな信号に工っても(
非点灯と点灯の′割合がどんな比率であっても)−足に
なる駆動力法會基本とする。
例えば第5図において区用AとC,BとDとで液晶のあ
るセルに印加される実効値を比較してみると、例えばA
とCとで比較すると、全セルが非点灯の時が一番実効値
が低く、全セルが点灯の時一番笑効値が高く、データ線
の半フレーム中の点灯と非点灯信号の割合に応じて実効
値が変化する。
こ1は言いかえnはデータ線電位の平均値が、点灯と非
点灯信号の割合に応じて賓わり、こ1により液晶セルに
印加さnる実効値で変化するということになる。即ち、
A、C!の区間で言えばデータ線の平均電圧は非点灯信
号゛が多い程Ovに近づき又逆に点灯信号が多い程2V
Lに近づく。従ってデータ線の信号の平均電圧が、演灯
、非点灯信号の割合によらず一定、或いは−ずに近けf
Lばよい。
第6図はデータ線の平均電圧全一定による駆動波形の−
’[4J ?示す。駆動レベルはV−SV方式であるが
、V−SVでもいいし、V−MV方式に共通している。
従来の第5図の場合タイミングラインに工りあるライン
が選択さn、その期間が終了するとすぐ次のラインの選
択区間に移動する。第6図に示す本発明の方式では1つ
のラインが選択さn終るとどのラインも選択さfLない
期間が挿入さnる。一応ここでは便宜上、選択プnてい
る期間ケライトサイクル(W c ) % どのライン
も選択さ几ていない期間をダミーサイクル(DC)と呼
ぶ。1ずti(j−1)期間のうちの始めの半分の間、
タイミング信MTj−1によりj−1ラインが選択さn
1画素しくj−1)にはデータ@Diの信号により連灯
信号が印加さILる。この闇に非線形素子ケ介して冷部
画素〜を比較的高い電圧が印加さ1、画素は点灯する。
次に同じ期間内の後半はタイミング信号Tj−tはもと
に復起し、この時とこのラインも選択さnていない状態
が生じる。
この「■にデータ#D1の信岩會前半と反対(創生が点
灯信号であ几は後半は非点灯イS号)にする。
この期間のタイミング信号が選択側電位4保っている時
即ち前半分ライトサイクル、どのラインも選択さnてい
ない時ケダミーサイクルという。このようにライトサイ
クルの後にダミーサイクルを入nて、ダミーサイクルに
おけるデータ線の信号t、ライトサイクルに対し逆転さ
せる。この結果ライトサイクルとダミーサイクルが同じ
時間であnば、どこのデータ線をとっても半フレーム内
での電圧の平均値は、表示パターンによらず一足であり
、第6図のV−SV方式で言えば、AフレームでFi、
Vr、に、BフレームではayI、値で一定となる。こ
の結果、従来表示パターンによりデータ線の平均値電位
が異なるため、液晶表示体にががる実効電位か影響さn
1不完全な表示状態となっていたことが回避さn、どの
ような表示パターンに対して本、各画素に誓き込まfし
た実効電圧は−だとなシ、安定で完全な表示パターンが
得らnる。
この方法はダミーサイクルとライトサイクルの配列は逆
でもよく、又ラインを幾つかのブロックに分割L、各7
’ロック単位でダミーサイクルとライトサイクルを!1
1 、?あてても(ブロック内ノラインを連続して書き
込み、その後ダミーサイクルを設ける)よい。又データ
線側の平均値を必ず一足にするのではなく、例えばライ
トサイクルとダミーサイクルの期間の比が2:1という
ようにずnても、各画素への表示パターンの影14MF
iわずか生じるが実用上杵゛谷できる範囲内なら当然、
差し支えない。
更に駆動電圧は従来の電圧平均化法による駆動レベルで
もできることはV−SV方式として第6図に例示しであ
るが、実験に工ILげ、データ9911の平均値はタイ
ミングm月の非・声時のレベルと必ずしも一致しなくて
もよいことがわかつ友。w46図てばAフレームでは、
データ場の平均値はタイミング線の非選択時のレベルV
l−と等しく、BフレームでFi+司様に4VLである
。しかしむしろデータ線の平均値をAフレームでは0か
らVLの間に来るようにした方がより同一電圧で実効値
を稼げる。このためには−例としてデータ線の連灯レベ
ルを0、非連灯レベルを2VLといるのに対しデータで
使用するレベル全体をマイナス側へΔVオフセットさせ
るか、又点灯レベルをOVのま1非や灯レベルをマイナ
ス側へオフセットさせる(即ちデータ線の撮動を2VL
工りすらす)、或いは両者を同時に用いる等の手段が考
えられる。
本発明に示した駆動方式はスイッチング素子を利用した
液晶表示体にも応用可能である。
w47図はスイッチング素子としてMOS)ランジスタ
10を用いて、g晶%1を駆動するセルの一例である。
通常の素子は薄眸トランジスタ(TPT)がしげしげ利
用さnる。TPTは077時のリークが火車<、この時
やはシ表示パターン即ちデータ線の平均値電圧の大小に
より、液晶セルに保持さfしている電荷の放電のさn7
yが異なシそn故非線形素子同様、表示パターンにより
、液晶セルに印加さnる実効値電圧が変動する。
第8図は本発明°の応用してこの影響をなくす駆動方法
を示している。タイミングmはゲートを常にONさせて
ラインの選択を行なうので、この場合はどのフレームで
も同極性の信号である。ライトサイクル間にデータ線に
よりデータが書き込まTL、その後ダミーサイクルによ
り反転した信号を印加する。この結果データ婦の電位は
表示パターンによらず平均値は常にOvとなる。又この
場合データ層の平均1直は必すしも図の如(OVでなく
てもよい。こ几はトランジスタのOFFリークの特性と
ON%性によシ最適値を選択することになる。その他の
バリエーションは非線形素子と同様に可能なことは明ら
かである。
第9図は不発明〃ミーサイクルを挿入し次駆動方法実現
のための回路例である。nビットのシフトレジスタ20
はクロックφ、に工りn個の入力データ])Dの信号を
シリアルに転送し、表示したnラインの一選択前に、表
示データをシフトレジスタに格納する。選択時と恭にラ
ンチクロックLによりnビットのラッチ21にパラレル
に転送さする。エクスクル−シブオア22はダミーサイ
クル期間、データ響の信号を反転させる機能をもつ。
選択ゲート25は出力E1〜Enに応じてdlをd。
のレベルのどちらかを選択してり、〜Dnラインに出力
する。d、とd、のレベルは半フレーム毎に図に示すよ
うに入fL替わる。一方mビットシフトレジスタ24は
タイミング線により1@次ラインを1つづつ選択するた
め、入力データDTにはスタートパルスが印加享1、そ
の後クロックφ、によりl1m次°1″のデータが転送
さnてゆく。この結果s、 −−am K Fi順次゛
1°が出力式nる。アンドゲート25#iダミーサイク
ル期間中、非選択信号とスルため、クロックφ室により
ゲートをかける。選択ゲート26Fi出力Al〜Amに
従ってdlがd、のレベルを選択しT、〜Tnoに出力
しこf′Lは半フレーム毎に入rL替わる。
第10図は選択ゲート23.26の一例を示【7Pチャ
ネルトランジスタMl、33とNチャネルトランジスタ
52,547jsらなる2つのトランスミッションゲー
トから構成式rEる。
第11□□□は第9図の動作タイミングを示す。第5図
に示す従来の回路に比し、第9図の回路はエクスクル−
シブオア22とアンドゲート25が追加さnるのみで、
比較的簡単に本発明によるダミーサイクル挿入駆動が実
現できることがわかる。
尚第9図において、TPTを用いた第8図の波形実現に
は、選択ゲート25をインバータに書き換え1ばよく、
又選択ゲート22はエクスクル−シブオアゲートで實き
換えてもよい。
このように不発明は、どのような表示形轢であっても、
データ線側の平均値がさに一定となるのである選択さr
L次点での実効値が、他の点の実効値に左右さnずに、
常に安定しているので、単なる”1°@0″゛表示即ち
グラフインク表示のみでなく、画偉表示、即ち階調表示
も可能である。従来ノマルチ・ブレツ゛クス駆動法では
、駆動回路の簡単な振幅変調方式では前述の如くある点
での実効値が、他の点の実効値により影響をうけるので
微妙な実効値コントロールによる階調表示は無理であっ
たが、不発明の如く平均値を、どんな波形でも一足にす
る。1駆動力式を用いる。と、隔置表示が、横幅変調方
式によシ実現可能となる。
第12図は不発明に用いる振幅変調方式による非線形素
子を用いた階調表示の風体的な駆@波形を、半フレーム
のみ抜き出して示す。基不的には第6図に示すデー、夕
線の信号D1を、階調に対応し7t1jL圧のレベルを
゛与えるように、振幅変調した信+:DN’1lirき
換えるこ−とにより実現さILる。まずM−1番目の選
択ラインについて考えると、選に応じた電圧S鴫VSに
対して−VKの信号を印加し、ダミー期間DM−,にお
いて優き込み時に印加した電圧と正反−の振幅+VEを
印加する。選択期間PMePM+I  においても同様
であり、V ICの大きさが階調を決足する。
第15図は階調信号の対応を示すダ)7であり横軸が印
加電圧(VT−VK)% この電圧に対応したコントラ
ストCをプロットしである。コントラス、トが0チ〜1
00チのt甲の必要な階調に応じた電圧をvlとして印
加すnばよい。
この結果第12図に表わすような駆動法によりデータ線
の平均値は常に一定の電圧に保たfLるので、微妙な電
圧を操作する階調表示を振幅変調方式にて安定に行なう
ことが可曲VCなり、例えばテレビ画像表示の場合、通
常のCRTで行なわfてい・る工うに映像信号の振幅を
その筐1コントラスト信号として印加するので、映像信
号処理に特別の回路を用いなくて実現できるという゛大
きな′メリットかある。¥12図に示すチャートは、単
なる一部分を取り出しただけで、フレーム毎に極性反転
を行なう場合は印加信号の極性も逆になる。又データ〜
の平均仙゛レベルは、12図ではVLKなっているが、
ここからずIしていても、効果は変わらずに駆動可能で
ある。又第8図に示す工うlスイッチング素子を月1い
た形式であっても、本発明のタミーサイクルを挿入した
振幅変調力式による階調表示は不可能である。
第14図は本発明に用いる4−幅変調方式による階調表
示のための駆乙回路例を、又第15図はその・動作波形
をそrtぞ11示すものである。シフトレジスタ35、
及びシフトレジスタ36、及びアンド・ゲート46は第
9図と同じ世」きをする。第9図と異なるのはデータ1
τ4DNにのせる信号、及び駆動(ロ)路である。映像
信号VBOはtEアンプ30の出力と、−走倉慢分のデ
ィレィライン32、負アンプ31を介したg3号とを−
4き込みサイクルφに工りO’Nスイッチ33とダミー
サイクルφによりONするスイッチ54を介して正置の
ミキシングした映イ老信号として、ビデオ伯月7dVS
にのせらβる。こtNは第15、図にVSの信号ノへタ
ーンを一例を示している。デ′−タスキャン用のシフト
レジスタ35ON番目の出力Q、 NがONさnると、
QNがONするタイミン゛グでの映像信号、がトランジ
スタ37により、コンデンサ38にサンプル・ホールド
される。このように一番始めから最後まで、各々のサン
プルホールド回路によりデータがホールドさnると次に
侶号工によりコンデンサ40の電荷が放電さf’した後
にラッチパルスLにより、サンプルホールドさnたデー
タはト・ランジスタS9を介して次のサンプルホールド
コンデンサ40に転送さnる。この後トランジスタ41
,42工りなるアンプに1リデータ轡DNにデータが乗
せらnて非想形素子4−1液晶4′5よりなる液晶セル
43を駆動する。@15図上で説明すると映像信号Vs
−,は実際にT)NK乗せられるデータの半サイクル前
の信号である。即ち書込みサイクルWMにおいて、サン
プルホールドさrtfc信月はダミーサイクルDMにお
いてDNライン出1力、さ4Lる。
同時にダミーサイクルDyIにてサンプルホールドさn
−ttm号は次の書込みサイクルWM +1においてD
Nラインに出力さnる。1ず書込みサイクルW M 7
15においてシフトレジスタの出力Q、〜Q、Eにより
映儂信ぢVaを各々サンプルホールドする。
次に放電パルスエによりコンデンサ40に定まったチャ
ージを放電してから、ランチパルスLにニジ改めてコン
デンサ404C新しいデータを保持さfL、この直後か
ら、次のラッチパルス人力まての期間バッファを介して
DNラインにデータが出力さfL保持さnる。第14図
、に示す方式は、映イ象入力信号v8ラインにそもそも
タミーサイクル用の反転信号をミックスして用いるが、
他に映像入力信号v8は同極性のものを用いて、各ライ
ン毎別々に書き込みサイクルとダミーサイクル用の極性
反転しt信号を作成する方式がある。
416図にこの方式の一例を示す。トランジスタ52と
54からなるバッファ60とトランジスタ53と55か
らなる増幅′41のバッファ61を持ち、書き込みサイ
クル時はφによりトランジスタ57がONし、映像信号
vB Oと同極性の信号が父ダミーサイクル時FiJK
よりトランジスタ56がONし、映像信号VsOと逆極
性の信号がDNラインに印加さnる。
第14図、第16図の方式はダミー・サイクル時にデー
タラインに印加する信号を直前の書き込みサイクルと逆
極性の信号となっている。こnに対し、データ線の平均
値を表示パターンに無関係に一定にするためには、ダミ
ーサイクル時は、書き込みサイクル時のタイミングライ
ン(第9図t′1〜Tm ) )−タルの平均1直を出
し、ダミーサイクルではどのタイミングラインが選択さ
rしていても無関係に、書き込みサイクル時のトータル
の平均11iifの逆電圧を印加することも可能である
第17図はこの具体的(ロ)路を示している。トランジ
スタ75.77とコンデンサ76.80、オペアンプ7
9にエシスイッチド・キャパシタ積分鮨が構tB、<n
ており、オペアンプ79の出力は映像信号入力の各タイ
ミング碕のトータル平均値が常に出力さするようになっ
ている。従って書き込みサイクル期間はφによりトラン
ジスタ82がONしてオペアングア8の出力がラインに
印加さnる。この出力データは選択式rtfcタイミン
グ線により書き込む対象となる表示セルにより当然異な
る。一方φによりダミー・サイクル期間中にトランジス
タ81がONして出力さ几るデータは、積分した出力で
あるので、−フレーム分程変の期間内ではどのダミー・
サイクルで出力さILるデータはほぼ同じとなる。
不発明は以上に述べ友如く、書き込みサイクルの前、或
いは後にダミーサイクルを加えることにr より、データ線の印加重圧平均値を一定にすることが可
能となる。この結果、いかなる表示パターンであっても
、ある画素の実効値が、他の画素の実効値の影響を受け
ることなく安定するので、どんな表示パターンに対して
も、同一のコントラストが得ら几る。
【図面の簡単な説明】
第1図は非線形素子の特性、第3図はその等価回路であ
り、第4図は基本的動作を示す。第2図は非鍔形素子を
配列したマトリックス液晶ディスプレイを、w45図は
その動作波形を示す。第6′図は本発明によるダミーサ
イクルを挿入し駆動する方式の一例である。第7図はス
イッチング素子を用いた表示セルを示し、第8(9)は
その本発明のダミーサイクル挿入駆動法を応用した際の
駆動波形を示す。第9図は非線形素子によるダミーサイ
クル挿入部@を実現する駆動(ロ)路例を示し、第10
因は選択ゲート23又は26の域体例、第11図はその
動作波形である。 20−データ転送用シフトレジスタ 24−タイミングライン選択相シフトレジスタ21−ラ
ッチ 側12図はスイッチング素子による階調表示を行う場合
のダミーサイクル挿入枢動波形の一例である。又第13
図は印加電圧に対する液晶セルのコントラスト血書であ
る。第14図は階調表示のためのダミーサイクル挿入駆
動の定めの駆動回路例第15図はその動作波形である。 第1多・図、第17図は、ダミーサイクル時に印加する
データの信号発生回路例である。 以   上 出願人 株式会社諏訪精工舎 代理人 弁理士 最 上  務 第1図 第2図 ””−’  Pn  Ps+1 第12@ s 第17.L図 芋 IN 多 ぎ 1.c図

Claims (1)

    【特許請求の範囲】
  1. スイッチング素子又は、非線形素子と、液晶体からなる
    画素をマトリックス状に配列し、前記傾動の画素中から
    タクシング線により、めるーライン會選択し、前lピ被
    選択画素ラインにデータ線により各々の画素に必要なデ
    ーノ會書き込む時分割駆動方式において、被選択期間中
    に書き込みサイクルとダミーサイクルを設けることによ
    り、前記データ線に印加さnる電圧データの時間平均値
    を一定にすることを特命とする液晶表示装置の駆動方式
JP17112481A 1981-10-26 1981-10-26 液晶表示装置の駆動方式 Granted JPS5872191A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17112481A JPS5872191A (ja) 1981-10-26 1981-10-26 液晶表示装置の駆動方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17112481A JPS5872191A (ja) 1981-10-26 1981-10-26 液晶表示装置の駆動方式

Publications (2)

Publication Number Publication Date
JPS5872191A true JPS5872191A (ja) 1983-04-30
JPH0363077B2 JPH0363077B2 (ja) 1991-09-27

Family

ID=15917423

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17112481A Granted JPS5872191A (ja) 1981-10-26 1981-10-26 液晶表示装置の駆動方式

Country Status (1)

Country Link
JP (1) JPS5872191A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6248125A (ja) * 1985-08-27 1987-03-02 Oki Electric Ind Co Ltd 駆動回路
JPS6327894A (ja) * 1986-07-10 1988-02-05 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 表示装置
JPS6456423A (en) * 1987-06-01 1989-03-03 Gen Electric Method and system for removing crosstalk in thin film transistor matrix address type liquid crystal display
WO2001039165A1 (fr) * 1999-11-19 2001-05-31 Seiko Epson Corporation Technique de commande d'affichage et de circuit d'affichage ; affichage et dispositif electronique
WO2001039166A1 (fr) * 1999-11-19 2001-05-31 Seiko Epson Corporation Methode de commande d'affichage et de circuit d'affichage: affichage et dispositif electronique

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5821793A (ja) * 1981-07-31 1983-02-08 セイコーエプソン株式会社 液晶表示装置
JPS626210A (ja) * 1985-07-02 1987-01-13 Matsushita Electric Ind Co Ltd 光分波器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5821793A (ja) * 1981-07-31 1983-02-08 セイコーエプソン株式会社 液晶表示装置
JPS626210A (ja) * 1985-07-02 1987-01-13 Matsushita Electric Ind Co Ltd 光分波器

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6248125A (ja) * 1985-08-27 1987-03-02 Oki Electric Ind Co Ltd 駆動回路
JPS6327894A (ja) * 1986-07-10 1988-02-05 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 表示装置
JP2529696B2 (ja) * 1986-07-10 1996-08-28 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 表示装置
JPS6456423A (en) * 1987-06-01 1989-03-03 Gen Electric Method and system for removing crosstalk in thin film transistor matrix address type liquid crystal display
WO2001039165A1 (fr) * 1999-11-19 2001-05-31 Seiko Epson Corporation Technique de commande d'affichage et de circuit d'affichage ; affichage et dispositif electronique
WO2001039166A1 (fr) * 1999-11-19 2001-05-31 Seiko Epson Corporation Methode de commande d'affichage et de circuit d'affichage: affichage et dispositif electronique
US6636206B1 (en) 1999-11-19 2003-10-21 Seiko Epson Corporation System and method of driving a display device
KR100431385B1 (ko) * 1999-11-19 2004-05-14 세이코 엡슨 가부시키가이샤 표시 장치의 구동 방법, 그 구동 회로, 표시 장치 및 전자기기
US6822631B1 (en) 1999-11-19 2004-11-23 Seiko Epson Corporation Systems and methods for driving a display device

Also Published As

Publication number Publication date
JPH0363077B2 (ja) 1991-09-27

Similar Documents

Publication Publication Date Title
KR100654824B1 (ko) 전기 광학 장치의 구동 방법, 전기 광학 장치 및 전자 기기
US8542178B2 (en) Display driving circuit gate driver with shift register stages
US7190342B2 (en) Shift register and display apparatus using same
US8305321B2 (en) Apparatus for driving source lines and display apparatus having the same
US20080100603A1 (en) Driving method of liquid crystal display apparatus and driving circuit of the same
US9437150B2 (en) Liquid crystal display (LCD) device
KR101258900B1 (ko) 액정표시장치 및 데이터 구동회로
KR101157972B1 (ko) 액정 표시장치의 구동장치 및 구동방법
CN103293729A (zh) 液晶显示装置、驱动液晶显示装置的方法以及电子设备
US7352314B2 (en) Digital-to-analog converter circuit
JPS63198097A (ja) 非線形2端子型アクテイブマトリクス表示装置
US10748465B2 (en) Gate drive circuit, display device and method for driving gate drive circuit
KR100864495B1 (ko) 액정 표시 장치
JPS62218943A (ja) 液晶表示装置
KR100341068B1 (ko) 디지탈-아날로그 변환기, 이를 이용한 액티브 매트릭스 액정 디스플레이 장치, 및 디지탈-아날로그 변환 방법
KR20090002994A (ko) 표시 장치의 구동 장치 및 구동 방법과 표시 장치
CN100476932C (zh) 显示设备的驱动方法
US8115757B2 (en) Display device, it's driving circuit, and driving method
JP3661324B2 (ja) 画像表示装置、画像表示方法及び表示駆動装置並びにそれを用いた電子機器
US5790089A (en) Method of driving an active matrix type liquid crystal display
US7675499B2 (en) Display device
JPS5872191A (ja) 液晶表示装置の駆動方式
JP4049192B2 (ja) 電気光学装置の駆動方法、電気光学装置および電子機器
US6271817B1 (en) Method of driving liquid crystal display device that reduces afterimages
JP3812263B2 (ja) 電気光学装置の駆動回路、電気光学装置および電子機器