JPH11509664A - 圧縮された命令フォーマットを処理するvliwプロセッサ - Google Patents
圧縮された命令フォーマットを処理するvliwプロセッサInfo
- Publication number
- JPH11509664A JPH11509664A JP9540698A JP54069897A JPH11509664A JP H11509664 A JPH11509664 A JP H11509664A JP 9540698 A JP9540698 A JP 9540698A JP 54069897 A JP54069897 A JP 54069897A JP H11509664 A JPH11509664 A JP H11509664A
- Authority
- JP
- Japan
- Prior art keywords
- instruction
- compressed
- format
- instructions
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012545 processing Methods 0.000 title description 9
- 238000000034 method Methods 0.000 claims description 48
- 230000006835 compression Effects 0.000 claims description 32
- 238000007906 compression Methods 0.000 claims description 30
- 230000006837 decompression Effects 0.000 claims description 24
- 230000001419 dependent effect Effects 0.000 claims 1
- 239000000284 extract Substances 0.000 claims 1
- 230000002194 synthesizing effect Effects 0.000 claims 1
- 230000006870 function Effects 0.000 description 7
- 101100534231 Xenopus laevis src-b gene Proteins 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 238000013461 design Methods 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 238000005192 partition Methods 0.000 description 3
- 238000013459 approach Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 210000001072 colon Anatomy 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000012634 fragment Substances 0.000 description 1
- 238000010348 incorporation Methods 0.000 description 1
- 230000008450 motivation Effects 0.000 description 1
- 238000012856 packing Methods 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3818—Decoding for concurrent execution
- G06F9/3822—Parallel decoding, e.g. parallel decode units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/30072—Arrangements for executing specific machine instructions to perform conditional operations, e.g. using predicates or guards
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30145—Instruction analysis, e.g. decoding, instruction word fields
- G06F9/30156—Special purpose encoding of instructions, e.g. Gray coding
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30145—Instruction analysis, e.g. decoding, instruction word fields
- G06F9/3016—Decoding the operand specifier, e.g. specifier format
- G06F9/30167—Decoding the operand specifier, e.g. specifier format of immediate specifier, e.g. constants
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline or look ahead
- G06F9/3885—Concurrent instruction execution, e.g. pipeline or look ahead using a plurality of independent parallel functional units
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Executing Machine-Instructions (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Abstract
Description
Claims (1)
- 【特許請求の範囲】 1.圧縮された命令を使用するVLIWプロセッサであって、当該プロセッサが 、 − 複数のイシュースロットを有する命令イシューレジスタであって、各イシュ ースロットが各々の命令部を記憶するためのものであり、これら命令部の全てが 同一のクロックサイクル内で実行を開始するような命令イシューレジスタと、 − 前記命令イシューレジスタに記憶された前記各命令部を実行するための複数 の機能ユニットと、 − 伸張された命令を前記命令イシューレジスタに供給する伸張ユニットであっ て、当該伸張ユニットが圧縮命令記憶媒体から圧縮された命令を取り出すと共に 該圧縮された命令を伸張し、前記圧縮された命令は各々が各圧縮命令部長さに圧 縮されている少なくとも2個の命令部を含むような伸張ユニットと、 を有するようなVLIWプロセッサにおいて、 前記伸張ユニットは複数の有限長さから選択された各圧縮命令部長さで各々 の命令部を伸張するように構成され、上記有限長さが少なくとも2個の非零長さ を含んでいることを特徴とするVLIWプロセッサ。 2.請求項1に記載のプロセッサにおいて、前記伸張ユニットは前記圧縮命令記 憶媒体からフォーマットフィールドを取り出すように構成され、該フォーマット フィールドは前記圧縮された命令の各命令部に対する各々の圧縮命令部長さを特 定し、前記伸張ユニットが前記圧縮された命令の各命令部を上記フォーマットフ ィールドに従って伸張することを特徴とするVLIWプロセッサ。 3.請求項2に記載のプロセッサであって、前記フォーマットフィールドがN個 の副フィールドを有し、Nがイシュースロットの数であり、各副フィールドが各 イシュースロットに対する圧縮された命令部の長さを特定するようなプロセッサ において、 前記副フィールドの各々が少なくとも2ビットを含むことを特徴とするVL IWプロセッサ。 4.請求項2又は3に記載のプロセッサにおいて、前記伸張ユニットが、 − 前記圧縮命令記憶媒体から、先行する圧縮された命令を前記フォーマットフ ィールドと共に取り出し、 − 前記先行する圧縮された命令の伸張を開始し、次いで、 − 前記圧縮命令記憶媒体から前記圧縮された命令を取り出すと共に、該圧縮さ れた命令の伸張を、前記圧縮命令記憶媒体から前記先行する圧縮された命令と一 緒に取り出された前記フォーマットフィールドに従って開始する、 ように構成されていることを特徴とするVLIWプロセッサ。 5.請求項2、3又は4に記載のプロセッサにおいて、前記圧縮ユニットはメモ リアクセスユニット内の前記圧縮命令記憶媒体から前記フォーマットフィールド を取り出し、該メモリアクセスユニットは少なくとも1個の命令部副フィールド も有し、前記伸張ユニットは前記伸張された命令の前記命令部の少なくとも1つ における前記命令部副フィールドを合成することを特徴とするVLIWプロセッ サ。 6.圧縮された命令を使用するVLIWプロセッサであって、当該プロセッサが 、 − 複数のイシュースロットを有する命令イシューレジスタであって、各イシュ ースロットが各々の命令部を記憶するためのものであり、これら命令部の全てが 同一のクロックサイクル内で実行を開始するような命令イシューレジスタと、 − 前記命令イシューレジスタに記憶された前記各命令部を実行するための複数 の機能ユニットと、 − 伸張された命令を前記命令イシューレジスタに供給する伸張ユニットであっ て、当該伸張ユニットが圧縮命令記憶媒体から圧縮された命令の流れを取り出す と共にこれら圧縮された命令を伸張し、前記命令の流れが命令圧縮フォーマット を特定するフォーマットフィールドを含む第1の命令を有しているような伸張ユ ニットと、 を有するようなVLIWプロセッサにおいて、 前記命令の流れは前記第1の命令に続いて前記圧縮命令記憶媒体から取り出 される第2の命令を有し、前記伸張ユニットは前記第1の命令の前記フォーマッ トフィールドに従って前記第2の命令を伸張するように構成されていることを特 徴とするVLIWプロセッサ。 7.VLIWプロセッサ上で実行するための圧縮されたコードを生成する方法で あって、当該方法が、 − 複数の命令部を有する命令を入力し、 − 前記命令の各命令部を、対応する圧縮命令部長さを当該命令部に割当てるよ うな各圧縮方策に従って圧縮する、 ような各過程を有する方法において、 前記圧縮命令部長さが複数の有限の長さから選択され、これら有限の長さは 少なくとも2つの非零長さを含み、これら有限長さの何れが選択されるかが当該 命令部の少なくとも1つの特徴に依存することを特徴とする圧縮されたコードを 生成する方法。 8.前記命令を含む命令の流れに適用される請求項7に記載の方法において、当 該方法が、各命令に関して当該命令が前記命令の流れにおける他の命令からの分 岐の分岐目標であるか否かを判定し、分岐目標でない命令のみを圧縮するような 過程を有することを特徴とする圧縮されたコードを生成する方法。 9.請求項7又は8に記載の方法において、当該方法が、フォーマットフィール ドを生成し、当該フォーマットフィールドが前記命令の各命令部に対する各フォ ーマットを当該命令部のために選択された前記圧縮命令部長さに従って特定する ような過程を有していることを特徴とする圧縮されたコードを生成する方法。 10.請求項9に記載の方法であって、前記フォーマットフィールドがN個の副 フィールドを有し、Nはイシュースロットの数であり、各副フィールドが各イシ ュースロット用の圧縮命令部長さを特定するするような方法において、前記副フ ィールドの各々が少なくとも2ビットを含むことを特徴とする圧縮されたコード を生成する方法。 11.請求項7、8、9又は10に記載の方法において、前記圧縮された命令部 を含む圧縮された命令を、電子計算機により読み取ることのできる圧縮命令記憶 媒体に記憶する過程を有していることを特徴とする圧縮コードを生成する方法。 12.請求項11に記載の方法において、当該命令の実行に先立って実行するた めの他の命令を圧縮し、当該命令用の前記フォーマットが前記他の命令と共に 取り出すために記憶されることを特徴とする圧縮されたコードを生成する方法。 13.請求項11又は12に記載の方法において、前記圧縮命令記憶媒体はメモ リアクセスユニットを有し、前記フォーマットフィールドは前記命令の少なくと も1個の命令部の少なくとも1個の命令部副フィールドと共に同一のメモリに記 憶されることを特徴とする圧縮されたコードを生成する方法。 14.VLIWプロセッサ上で実行するための圧縮されたコードを生成する方法 であって、当該方法が、 − 各々が複数の命令部を有する命令の流れを入力し、 − 前記命令の各命令部を、対応する圧縮命令部長さを当該命令部に割当てるよ うな各圧縮方策に従って圧縮し、 − 各命令に対してフォーマットフィールドを生成し、該フォーマットフィール ドは当該命令の各命令部用の各フォーマットを当該命令部用に選択された前記圧 縮命令部長さに従って特定し、 − 前記フォーマットフィールド及び命令を圧縮された形で記憶し、これらフォ ーマットフィールド及び命令の各々は各命令からの前記圧縮された命令部を電子 計算機により読み取ることのできる圧縮命令記憶媒体中に含む、 ような各過程を有するような圧縮されたコードを生成する方法において、 前記命令の流れは当該流れからの第2の命令に先立って実行する第1の命令 を有し、前記第2の命令に対応する前記フォーマットフィールドと前記第1の命 令に対応する前記圧縮された命令は、前記第2の命令に対応する前記圧縮された 命令の取り出しに先立ち、前記命令の流れの実行中に組み合わせて取り出される ように前記圧縮命令記憶媒体に記憶されることを特徴とする圧縮されたコードを 生成する方法。 15.請求項14に記載の方法において、各命令に関して当該命令が前記命令の 流れにおける他の命令からの分岐の分岐目標であるか否かを判定し、分岐目標で ない命令のみを圧縮するような過程を有することを特徴とする圧縮されたコード を生成する方法。 16.VLIWプロセッサ上で実行するための圧縮されたコードを生成する方法 であって、当該方法が、 − 各々が複数の命令部を有する命令の流れを入力し、 − 前記命令の各命令部を、対応する圧縮命令部長さを当該命令部に割当てるよ うな各圧縮方策に従って圧縮し、 − 前記フォーマットフィールド及び命令を圧縮された形で記憶し、これらフォ ーマットフィールド及び命令の各々は各命令からの前記圧縮された命令部を電子 計算機により読み取ることのできる圧縮命令記憶媒体中に含む、 ような各過程を有するような圧縮されたコードを生成する方法において、 当該方法は、各命令に関して当該命令が前記命令の流れにおける他の命令か らの分岐の分岐目標であるか否かを判定し、分岐目標である各命令は圧縮されて いない形で記憶し、分岐目標でない命令は圧縮された形で記憶するような過程を 有することを特徴とする圧縮されたコードを生成する方法。 17.請求項7ないし16の何れか一項に記載の方法を実施するようにプログラ ムされた電子計算機。
Applications Claiming Priority (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/648,359 | 1996-05-15 | ||
US08/649,733 US5826054A (en) | 1996-05-15 | 1996-05-15 | Compressed Instruction format for use in a VLIW processor |
US08/648,359 US5852741A (en) | 1996-05-15 | 1996-05-15 | VLIW processor which processes compressed instruction format |
US08/649,731 | 1996-05-15 | ||
US08/649,731 US5787302A (en) | 1996-05-15 | 1996-05-15 | Software for producing instructions in a compressed format for a VLIW processor |
US08/649,733 | 1996-05-15 | ||
PCT/IB1997/000558 WO1997043710A2 (en) | 1996-05-15 | 1997-05-15 | Vliw processor which processes compressed instruction format |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH11509664A true JPH11509664A (ja) | 1999-08-24 |
JP3750821B2 JP3750821B2 (ja) | 2006-03-01 |
Family
ID=27417811
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP54069897A Expired - Fee Related JP3750821B2 (ja) | 1996-05-15 | 1997-05-15 | 圧縮された命令フォーマットを処理するvliwプロセッサ |
Country Status (4)
Country | Link |
---|---|
EP (1) | EP0843848B1 (ja) |
JP (1) | JP3750821B2 (ja) |
DE (1) | DE69728495T2 (ja) |
WO (1) | WO1997043710A2 (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006524859A (ja) * | 2003-04-28 | 2006-11-02 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 並列処理システム |
WO2010024162A1 (ja) * | 2008-08-29 | 2010-03-04 | 日本電気株式会社 | 情報処理装置および情報処理方法 |
JP2012074046A (ja) * | 2005-07-29 | 2012-04-12 | Qualcomm Inc | 可変長命令の固定数を持つ命令キャッシュ |
JP2013504115A (ja) * | 2009-09-04 | 2013-02-04 | インテル ベネラックス ビー.ブィー. | 方法および装置および記録されたキャリア |
US8583895B2 (en) | 1996-05-15 | 2013-11-12 | Nytell Software LLC | Compressed instruction format for use in a VLIW processor |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5819058A (en) * | 1997-02-28 | 1998-10-06 | Vm Labs, Inc. | Instruction compression and decompression system and method for a processor |
US6076154A (en) * | 1998-01-16 | 2000-06-13 | U.S. Philips Corporation | VLIW processor has different functional units operating on commands of different widths |
EP1358551B1 (en) | 2001-01-30 | 2011-08-17 | Silicon Hive B.V. | Computer instruction with instruction fetch control bits |
ITMI20022003A1 (it) * | 2002-09-20 | 2004-03-21 | Atmel Corp | Apparecchio e metodo per la decompressione dinamica di programmi. |
KR101545701B1 (ko) * | 2008-10-07 | 2015-08-19 | 삼성전자 주식회사 | 프로세서 및 그 명령어 번들 복원 방법 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5179680A (en) * | 1987-04-20 | 1993-01-12 | Digital Equipment Corporation | Instruction storage and cache miss recovery in a high speed multiprocessing parallel processing apparatus |
WO1995019006A1 (en) * | 1994-01-10 | 1995-07-13 | The Dow Chemical Company | A massively miltiplexed superscalar harvard architecture computer |
-
1997
- 1997-05-15 DE DE69728495T patent/DE69728495T2/de not_active Expired - Lifetime
- 1997-05-15 JP JP54069897A patent/JP3750821B2/ja not_active Expired - Fee Related
- 1997-05-15 EP EP97918307A patent/EP0843848B1/en not_active Expired - Lifetime
- 1997-05-15 WO PCT/IB1997/000558 patent/WO1997043710A2/en active IP Right Grant
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8583895B2 (en) | 1996-05-15 | 2013-11-12 | Nytell Software LLC | Compressed instruction format for use in a VLIW processor |
JP2006524859A (ja) * | 2003-04-28 | 2006-11-02 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 並列処理システム |
JP2012074046A (ja) * | 2005-07-29 | 2012-04-12 | Qualcomm Inc | 可変長命令の固定数を持つ命令キャッシュ |
WO2010024162A1 (ja) * | 2008-08-29 | 2010-03-04 | 日本電気株式会社 | 情報処理装置および情報処理方法 |
JP2010055550A (ja) * | 2008-08-29 | 2010-03-11 | Nec Corp | 情報処理装置および情報処理方法 |
US8386693B2 (en) | 2008-08-29 | 2013-02-26 | Nec Corporation | Information processing device and information processing method |
JP2013504115A (ja) * | 2009-09-04 | 2013-02-04 | インテル ベネラックス ビー.ブィー. | 方法および装置および記録されたキャリア |
Also Published As
Publication number | Publication date |
---|---|
EP0843848B1 (en) | 2004-04-07 |
DE69728495D1 (de) | 2004-05-13 |
DE69728495T2 (de) | 2005-02-24 |
EP0843848A2 (en) | 1998-05-27 |
WO1997043710A2 (en) | 1997-11-20 |
JP3750821B2 (ja) | 2006-03-01 |
WO1997043710A3 (en) | 1998-01-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5878267A (en) | Compressed instruction format for use in a VLIW processor and processor for processing such instructions | |
US5826054A (en) | Compressed Instruction format for use in a VLIW processor | |
US8583895B2 (en) | Compressed instruction format for use in a VLIW processor | |
US6131152A (en) | Planar cache layout and instruction stream therefor | |
US5852741A (en) | VLIW processor which processes compressed instruction format | |
JP3833269B2 (ja) | プロセッサのための命令圧縮、解凍のシステム及び方法 | |
US4502111A (en) | Token generator | |
US7191318B2 (en) | Native copy instruction for file-access processor with copy-rule-based validation | |
EP3093758B1 (en) | Run length instruction for single instruction multiple data processors | |
US7028286B2 (en) | Methods and apparatus for automated generation of abbreviated instruction set and configurable processor architecture | |
JP2002007211A (ja) | 圧縮された命令を有するプロセッサ及びプロセッサのための命令を圧縮するための方法 | |
US7962727B2 (en) | Method and apparatus for decompression of block compressed data | |
JP3750821B2 (ja) | 圧縮された命令フォーマットを処理するvliwプロセッサ | |
KR20120062856A (ko) | 방법 및 장치 및 기록 매체 | |
US20240028338A1 (en) | Histogram operation | |
US20030221089A1 (en) | Microprocessor data manipulation matrix module | |
JPH1153187A (ja) | プロセッサ | |
US5862398A (en) | Compiler generating swizzled instructions usable in a simplified cache layout | |
US9804853B2 (en) | Apparatus and method for compressing instruction for VLIW processor, and apparatus and method for fetching instruction | |
JP4955149B2 (ja) | ビットfifoを有するディジタル信号プロセッサ | |
EP1195674A1 (en) | Instruction sets for processors | |
CN114968369A (zh) | 用于采取vliw处理器中的相同执行数据包中的常数扩展槽指定或扩展常数位数的方法 | |
JP3706633B2 (ja) | 命令キャッシュを備えたプロセッサ | |
US20160246543A1 (en) | Tracing the data processing activities of a data processing apparatus | |
JPS61214029A (ja) | 命令先取りバツフア |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040512 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050614 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050913 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20051101 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20051201 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091216 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101216 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101216 Year of fee payment: 5 |
|
S303 | Written request for registration of pledge or change of pledge |
Free format text: JAPANESE INTERMEDIATE CODE: R316304 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101216 Year of fee payment: 5 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S303 | Written request for registration of pledge or change of pledge |
Free format text: JAPANESE INTERMEDIATE CODE: R316304 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101216 Year of fee payment: 5 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101216 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111216 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111216 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111216 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111216 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111216 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111216 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111216 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111216 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111216 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121216 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131216 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131216 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131216 Year of fee payment: 8 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |