JPH11282791A - Pciデバイスのコンフィギュレーションレジスタの変更・設定方法及び装置 - Google Patents

Pciデバイスのコンフィギュレーションレジスタの変更・設定方法及び装置

Info

Publication number
JPH11282791A
JPH11282791A JP10100476A JP10047698A JPH11282791A JP H11282791 A JPH11282791 A JP H11282791A JP 10100476 A JP10100476 A JP 10100476A JP 10047698 A JP10047698 A JP 10047698A JP H11282791 A JPH11282791 A JP H11282791A
Authority
JP
Japan
Prior art keywords
setting
configuration register
pci
pci device
changing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10100476A
Other languages
English (en)
Other versions
JP3334602B2 (ja
Inventor
Kazuhiro Ogawa
和宏 小川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP10047698A priority Critical patent/JP3334602B2/ja
Publication of JPH11282791A publication Critical patent/JPH11282791A/ja
Application granted granted Critical
Publication of JP3334602B2 publication Critical patent/JP3334602B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】PCIバスを備えた情報処理装置において、O
S起動後にPCIデバイスのコンフィギュレーションレ
ジスタを任意の設定可能とする方法の提供。 【解決手段】オペレーティングシステム(OS)動作環
境下でPCIデバイスのコンフィギュレーションレジス
タを所望の設定内容に変更し、設定後、その設定内容を
記憶装置に記憶しておき、これ以降のOS起動時、前記
記憶装置から設定内容を読み込み前記PCIデバイスの
コンフィギュレーションレジスタへ書き込み設定を行
う。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、情報処理装置に関
し、特にバス接続したデバイスのコンフィギュレーショ
ンレジスタの変更・設定方法及び装置に関する。
【0002】
【従来の技術】PCI(Peripheral Component In
terconnect)バスに接続するデバイス(「PCIデバイ
ス」という)の特性、種類、動作方式は、デバイスのコ
ンフィギュレーションレジスタ(Configuration Regi
ster)に値を設定することで設定される。
【0003】すなわち、PCIデバイスのコンフィギュ
レーションレジスタは、そのデバイスが使用するシステ
ムのハードウエアリソース(メモリアドレス、IOアド
レス、割り込み等)、デバイス特性や種類、動作方式の
決定、現在のステータス、その他デバイス固有の特性の
初期設定を行うために使用される。なお、PCIバスに
おいてコンフィギュレーションレジスタへアクセスでき
るのは一般にホストCPUであり、ホストCPUがコン
フィギュレーションレジスタへのアクセスの操作を行っ
た際、ホストブリッジはコンフィギュレーション・サイ
クルを実行し、PCIデバイスのコンフィギュレーショ
ンレジスタへのリード/ライトアクセスが行われる。
【0004】
【発明が解決しようとする課題】しかしながら、OS
(オペレーティングシステム)起動後にPCIデバイス
のコンフィギュレーションレジスタを任意の設定にする
方法は無いというのが現状である。
【0005】また、BIOS(Basic Input/Outpu
t System)などの設定、もしくはOS起動時の設定か
ら変更する方法はなく、任意の設定にする事が出来な
い。
【0006】このため、PCIデバイスのコンフィギュ
レーションレジスタの設定で割り当てる資源を有効利用
することが出来ない。
【0007】したがって、本発明は、上記問題点に鑑み
てなされたものであって、その目的は、PCIバスを備
えた情報処理装置において、OS起動後にPCIデバイ
スのコンフィギュレーションレジスタを任意の設定可能
とする方法を提供することにある。
【0008】
【課題を解決するための手段】前記目的を達成するた
め、本発明は、オペレーティングシステム動作環境下で
PCIデバイスのコンフィギュレーションレジスタを所
望の設定内容に変更し、設定後、その設定内容を記憶装
置に記憶しておき、これ以降のオペレーティングシステ
ム起動時、前記記憶装置から設定内容を読み込み前記P
CIデバイスのコンフィギュレーションレジスタへ書き
込み設定を行うようにしたものである。
【0009】
【発明の実施の形態】本発明の実施の形態について以下
に説明する。図1は、本発明の実施の形態を説明するた
めの図である。
【0010】図1を参照すると、本発明は、その好まし
い実施の形態において、OS(オペレーティングシステ
ム)(2)上で動作するプログラム(1)により、PC
Iデバイス(4)のコンフィギュレーションレジスタ
(Configuration Register)(41)を任意の設定
値に変更し、その内容を記憶装置(3)に記憶させてお
き、これ以降、OS(2)は起動時に、記録装置(3)
に記憶されている内容でPCIデバイス(4)のコンフ
ィギュレーションレジスタ(41)の設定を行う。以下
実施例に即して詳説する。
【0011】
【実施例】本発明の実施例について図面を参照して以下
に説明する。図2は、本発明の一実施例の構成を示す図
である。
【0012】図2を参照すると、本発明の一実施例にお
いて、プログラム1は、OS2上で動作し、PCIデバ
イス4のコンフィギュレーションレジスタ41を任意の
設定値に変更する。設定時に必要となるPCIデバイス
の情報5は、OS2から入手し、その情報からコンフィ
ギュレーションレジスタ41の読み込み(72)、書き
込みを行う(71)。そしてコンフィギュレーションレ
ジスタ41の設定変更後、その設定内容を記憶装置3に
書き込んで記憶する(61)。
【0013】これ以降の起動時にOS2は、記憶装置3
から設定内容を読み込み(62)、コンフィギュレーシ
ョンレジスタ41へ書き込みを行う(73)。なお、記
憶装置3は、OS2のシャットダウン等電源断時にもそ
の記憶内容を保つ不揮発性のメモリ等からなる。
【0014】図3は、本発明の一実施例の詳細な動作の
説明する為の図である。
【0015】図3を参照すると、入出力装置10より設
定を行うPCIデバイス4のバス番号、スロット番号な
どPCIデバイスの情報13をコンフィギュレーション
レジスタ設定プログラム1に通知する(11)。
【0016】情報を受け取ったコンフィギュレーション
レジスタ設定プログラム1は、その情報をOS2に通知
する(22)。
【0017】OS2は、受け取ったPCIデバイスの情
報13に対応するPCIデバイス4のベンダーID、デ
バイスID、I/Oベースアドレス、メモリベースアド
レスなどのコンフィギュレーションレジスタ41の内容
を読み込み(25)、コンフィギュレーションレジスタ
設定プログラム1に通知する(21)。
【0018】コンフィギュレーションレジスタ設定プロ
グラム1は、その内容を入出力装置10に通知する(1
2)。
【0019】その内容の中で、変更対象とする内容を設
定内容42として、入出力装置10からコンフィギュレ
ーションレジスタ設定プログラム1に通知する(1
1)。
【0020】コンフィギュレーションレジスタ設定プロ
グラム1は、受け取った設定内容42をOS2に通知す
る(22)。
【0021】OS2は、受け取った設定内容42をPC
Iデバイス4のコンフィギュレーションレジスタ41に
書き込む(26)。
【0022】また、OS2は、PCIデバイス4のコン
フィギュレーションレジスタ41の設定内容42と、書
き込み(26)を行ったPCIデバイス4のPCIデバ
イスの情報13を記憶装置3に設定内容31として書き
込みを行う(23)。
【0023】OS2は起動時に、記憶装置3に書き込ま
れている設定内容31を参照し(24)、PCIデバイ
ス4のコンフィギュレーションレジスタ41の設定とし
て、設定内容31を設定することにより、設定変更後の
設定内容41が再起動後も有効となる
【0024】上記した実施例では、OS上で動作するプ
ログラムによりコンフィギュレーションレジスタの設定
を変更を行っているが、OSが起動する以前に動作する
BIOS(Basic Input/Output System)などの
上で動作するプログラムで設定の変更を行い、OS起動
時にその変更した内容で設定するようにしてもよい。
【0025】
【発明の効果】以上説明したように、PCIデバイスの
コンフィギュレーションレジスタには、そのPCIデバ
イスで使用する資源の割り当てに関する設定があり、本
発明によれば、コンフィギュレーションレジスタを任意
に設定することが出来るため、資源を有効に利用する事
が出来る、という効果を奏する。
【図面の簡単な説明】
【図1】本発明の実施の形態の構成を示す図である。
【図2】本発明の一実施例の構成を示す図である。
【図3】本発明の一実施例の動作を説明するための図で
ある。
【符号の説明】
1 プログラム(コンフィギュレーション設定プログラ
ム) 2 OS 3 記憶装置 4 PCIデバイス 10 入出力装置 13 PCIデバイスの情報 41 コンフィギュレーションレジスタ 42 設定内容

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】オペレーティングシステム動作環境下で動
    作するコンフィギュレーションレジスタ設定手段により
    PCI(Peripheral Component Interconnect)デ
    バイスのコンフィギュレーションレジスタを所望の設定
    内容に変更し、該PCIデバイスのコンフィギュレーシ
    ョンレジスタの設定後その設定内容を記憶装置に記憶し
    ておき、これ以降のオペレーティングシステム起動時、
    前記記憶装置から設定内容を読み込んで前記PCIデバ
    イスのコンフィギュレーションレジスタへ書き込むこと
    でその設定を行う、ことを特徴とするPCIデバイスの
    コンフィギュレーションレジスタの変更・設定方法。
  2. 【請求項2】前記コンフィギュレーションレジスタ設定
    手段は、前記PCIデバイスのコンフィギュレーション
    レジスタを任意の設定に変更する際に、設定時に必要と
    なるPCIデバイスに関する情報を、オペレーティング
    システムから取得し、前記情報に基づき変更対象のPC
    Iデバイスのコンフィギュレーションレジスタの読み込
    み、変更内容を設定内容としての前記コンフィギュレー
    ションレジスタに書き込みを行う、ことを特徴とする、
    請求項1記載のPCIデバイスのコンフィギュレーショ
    ンレジスタの変更・設定方法。
  3. 【請求項3】前記記憶装置には、前記PCIデバイスの
    コンフィギュレーションレジスタの設定内容と、前記P
    CIデバイスに関する所用情報が格納される、請求項1
    記載のPCIデバイスのコンフィギュレーションレジス
    タの変更・設定方法。
  4. 【請求項4】オペレーティングシステム立ち上げ前に動
    作するBIOS(Basic Input/Output System)
    上で動作するコンフィギュレーションレジスタ設定手段
    によりPCI(Peripheral Component Interconne
    ct)デバイスのコンフィギュレーションレジスタを所望
    の設定内容に変更し、該PCIデバイスのコンフィギュ
    レーションレジスタの設定後その設定内容を記憶装置に
    記憶しておき、オペレーティングシステム起動時、前記
    記憶装置から設定内容を読み込んで前記PCIデバイス
    のコンフィギュレーションレジスタへ書き込むことでそ
    の設定を行う、ことを特徴とするPCIデバイスのコン
    フィギュレーションレジスタの変更・設定方法。
  5. 【請求項5】PCI(Peripheral Component Inte
    rconnect)バスに接続したPCIデバイスを備えた情報
    処理装置において、 ホストのオペレーティングシステム動作環境下で動作
    し、PCIデバイスのコンフィギュレーションレジスタ
    を所望の設定内容に変更するコンフィギュレーションレ
    ジスタ設定手段と、 前記PCIデバイスのコンフィギュレーションレジスタ
    の設定後、その設定内容を記憶装置に書き込む手段と、 を備え、 前記PCIデバイスのコンフィギュレーションレジスタ
    の設定変更後以降のオペレーティングシステム起動時、
    前記記憶装置から設定内容を読み込んで前記PCIデバ
    イスのコンフィギュレーションレジスタへ書き込むこと
    でその設定を行う、ことを特徴とする、情報処理装置。
JP10047698A 1998-03-27 1998-03-27 Pciデバイスのコンフィギュレーションレジスタの変更・設定方法 Expired - Fee Related JP3334602B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10047698A JP3334602B2 (ja) 1998-03-27 1998-03-27 Pciデバイスのコンフィギュレーションレジスタの変更・設定方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10047698A JP3334602B2 (ja) 1998-03-27 1998-03-27 Pciデバイスのコンフィギュレーションレジスタの変更・設定方法

Publications (2)

Publication Number Publication Date
JPH11282791A true JPH11282791A (ja) 1999-10-15
JP3334602B2 JP3334602B2 (ja) 2002-10-15

Family

ID=14274978

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10047698A Expired - Fee Related JP3334602B2 (ja) 1998-03-27 1998-03-27 Pciデバイスのコンフィギュレーションレジスタの変更・設定方法

Country Status (1)

Country Link
JP (1) JP3334602B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009205195A (ja) * 2008-02-26 2009-09-10 Nec Corp デバイス制御装置
JP2010123125A (ja) * 2008-11-19 2010-06-03 Intel Corp プラットフォームの高速リスタートを可能にする方法およびシステム
CN107534562A (zh) * 2015-02-19 2018-01-02 罗钢明 用于通过网络的通用输入/输出功能的系统

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009205195A (ja) * 2008-02-26 2009-09-10 Nec Corp デバイス制御装置
JP2010123125A (ja) * 2008-11-19 2010-06-03 Intel Corp プラットフォームの高速リスタートを可能にする方法およびシステム
CN107534562A (zh) * 2015-02-19 2018-01-02 罗钢明 用于通过网络的通用输入/输出功能的系统
EP3259878A4 (en) * 2015-02-19 2018-11-21 Gangming Luo System for general purpose input/output functionality over a network

Also Published As

Publication number Publication date
JP3334602B2 (ja) 2002-10-15

Similar Documents

Publication Publication Date Title
US6073206A (en) Method for flashing ESCD and variables into a ROM
TWI582791B (zh) 使用快閃記憶體及一限制功能的記憶體控制器而對一電子裝置開機的方法及電腦儲存媒體
KR101602360B1 (ko) 시스템 고속 부팅 장치 및 방법
WO2017059721A1 (zh) 一种信息存储方法和装置、及服务器
US20050015215A1 (en) Method of computer rapid start-up
JP2008016020A (ja) Biosの実行を加速化する方法
KR20010006749A (ko) 설치된 모든 대용량 저장 장치들의 리부트/파워 온리컨피그레이션을 최종 사용한 컨피그레이션과 동일하게하도록 각각의 대용량 저장 장치의 비휘발성 메모리에시스템 레벨 대용량 저장 컨피그레이션 데이터를 저장하는장치 및 방법
JPH04229329A (ja) パーソナルコンピュータ装置
JP2007122627A (ja) 情報処理装置及びメモリ初期化方法
JP2012252576A (ja) 情報処理装置、起動方法およびプログラム
JP5778296B2 (ja) 仮想計算機システム、仮想化機構、及びデータ管理方法
CN114222975A (zh) 使用存储器孔径冲刷顺序的数据保存
US11429298B2 (en) System and method for tying non-volatile dual inline memory modules to a particular information handling system
JP2010500682A (ja) フラッシュメモリアクセス回路
US20030005272A1 (en) System and method for external bus device support
US20180293187A1 (en) Systems and devices having a scalable basic input/output system (bios) footprint and associated methods
CN114765051A (zh) 内存测试方法及装置、可读存储介质、电子设备
US20050223209A1 (en) Apparatus for fast booting computer and method for the same
JP3334602B2 (ja) Pciデバイスのコンフィギュレーションレジスタの変更・設定方法
US8745363B2 (en) Bootable volatile memory device, memory module and processing system comprising bootable volatile memory device, and method of booting processing system using bootable volatile memory device
US7017035B2 (en) Method and apparatus for using an ACPI NVS memory region as an alternative CMOS information area
JP3702233B2 (ja) 情報処理システムおよびプログラム実行モード制御方法
JP6105038B1 (ja) システム一時停止方法、システム再開方法、及びこれらの方法を用いるコンピュータシステム
CN118277352A (zh) Bios日志信息读写方法、计算机设备和计算机存储介质
KR920002829B1 (ko) 메모리 액세스 제어 시스템

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20020702

LAPS Cancellation because of no payment of annual fees