JPH11282578A - Computer and video controller control method - Google Patents
Computer and video controller control methodInfo
- Publication number
- JPH11282578A JPH11282578A JP10048140A JP4814098A JPH11282578A JP H11282578 A JPH11282578 A JP H11282578A JP 10048140 A JP10048140 A JP 10048140A JP 4814098 A JP4814098 A JP 4814098A JP H11282578 A JPH11282578 A JP H11282578A
- Authority
- JP
- Japan
- Prior art keywords
- video controller
- computer
- cpu
- operating system
- notification
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Power Sources (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
Description
【0001】[0001]
【発明の属する技術分野】本発明は、コンピュータのパ
ワー・マネージメントに関し、より詳しくは、コンピュ
ータ内のビデオ・コントローラの省電力技術に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to computer power management, and more particularly, to a technique for saving power of a video controller in a computer.
【0002】[0002]
【従来の技術】従来からコンピュータ、特に携帯型のコ
ンピュータの消費電力を下げる方法として、中央処理装
置(CPU)の動作周波数を下げるということが行われ
てきた。また、ビデオ・サブシステムにおける消費電力
を削減するために、ビデオ・コントローラの動作周波数
(メモリ・クロック又はMCLKの周波数)を下げる又
は止めるという技術が存在する。2. Description of the Related Art Conventionally, as a method of reducing the power consumption of a computer, particularly a portable computer, it has been practiced to lower the operating frequency of a central processing unit (CPU). In addition, there is a technique for reducing or stopping the operation frequency (memory clock or MCLK frequency) of the video controller in order to reduce power consumption in the video subsystem.
【0003】米国特許第5524249号は、キーボー
ドやマウス及びI/Oポートなどから入力又は出力がな
い場合にディスプレイの電源を切り、加えてMCLKを
下げるという事項を開示している。このキーボードやマ
ウス及びI/Oポートなどから入出力がない場合という
のは、一般にコンピュータ全体をサスペンド又はスタン
バイ状態にする時点を示している。ディスプレイの電源
を切るというのも同様な時点を示している。しかし、当
該米国特許には、コンピュータ全体が省電力モードにな
っていなくともMCLKを下げることができるという点
は何等記載されていない。US Pat. No. 5,524,249 discloses that when there is no input or output from a keyboard, a mouse, an I / O port or the like, the display is turned off and the MCLK is lowered. The case where there is no input / output from a keyboard, a mouse, an I / O port, or the like generally indicates a time when the entire computer is suspended or in a standby state. Turning off the display indicates a similar point in time. However, the patent does not disclose that MCLK can be reduced without the entire computer being in a power saving mode.
【0004】米国特許第5615376号は、ビデオ・
メモリへのアクセスが存在する場合及びメモリ・リフレ
ッシュを実施する場合にはMCLKを発振させ、それ以
外の期間はMCLKを止めるという事項が記載されてい
る。しかし、当該米国特許には、どのようにビデオ・メ
モリへのアクセス又はリフレッシュを検出するかという
ことは記載されておらず、仮にバスの使用状況をモニタ
する回路を設ける等の必要があるならば、消費電力低減
のためのコストがかかり過ぎる。[0004] US Patent No. 5,615,376 discloses a video camera.
The document describes that the MCLK is oscillated when there is access to the memory and when the memory refresh is performed, and the MCLK is stopped during other periods. However, the U.S. patent does not describe how to detect access or refresh to a video memory, and if it is necessary to provide a circuit for monitoring bus usage, etc. In addition, the cost for reducing the power consumption is too high.
【0005】[0005]
【発明が解決しようとする課題】本発明の目的は、簡単
な構成でビデオ・コントローラの消費電力を低減するこ
とである。SUMMARY OF THE INVENTION An object of the present invention is to reduce the power consumption of a video controller with a simple configuration.
【0006】さらに、簡単な構成でビデオ・コントロー
ラの動作周波数を下げることにより消費電力を削減する
ことが目的である。Another object is to reduce the power consumption by lowering the operating frequency of the video controller with a simple configuration.
【0007】[0007]
【課題を解決するための手段】上記目的を解決するため
に本発明は、ユーザから見てコンピュータが省電力モー
ドになっていない状態において、CPUがアイドル状態
であるという、オペレーティング・システム(OS)か
らの通知に応答して、ビデオ・コントローラの動作周波
数を下げる。ユーザから見てコンピュータが省電力モー
ドになっていない状態とは、コンピュータが通常の動作
を行っている場合及びコンピュータ内の一部のサブ・シ
ステムは省電力モードになっているがユーザにはそれが
省電力モードに入っていることが分からないような状態
を含むものである。このような状態であっても、CPU
は常にビジー(busy)であるとは限らず、アイドル
状態であるということをOSが通知する場合には、合わ
せてビデオ・コントローラの動作周波数を下げても支障
がない。SUMMARY OF THE INVENTION In order to achieve the above object, the present invention provides an operating system (OS) in which a CPU is idle when a computer is not in a power saving mode from a user's point of view. In response to the notification from the controller, the operating frequency of the video controller is reduced. The state in which the computer is not in the power saving mode from the viewpoint of the user means that the computer is operating normally and some subsystems in the computer are in the power saving mode but the user is not in the power saving mode. In the power saving mode. Even in such a state, the CPU
Is not always busy, and the operating frequency of the video controller can be lowered if the OS notifies that it is idle.
【0008】さらに、コンピュータが通常動作中であっ
て、CPUがアイドル状態であるという、オペレーティ
ング・システムからの通知に応答して、ビデオ・コント
ローラの動作周波数を下げるということも考えられる。Further, it is conceivable that the operating frequency of the video controller is reduced in response to a notification from the operating system that the computer is operating normally and the CPU is idle.
【0009】また、オペレーティング・システム内のパ
ワーマネージメント・ドライバ(例えばAPM(Advanc
ed Power Management)ドライバ)からの、CPUがア
イドル状態であるという通知(例えば、CPU_Idl
eコール)に応答して、ビデオ・コントローラの動作周
波数を下げることも考えられる。従来は、Window
s95(Microsoft社の商標)におけるAPMドライバ
からの、APMバイオス(BIOS(Basic Input Outp
ut System))へのCPU_Idleコールは、名前の
とおりCPUの動作周波数の変更又はクロックの停止に
用いられていた。しかし、本発明のような用途を記載し
た従来技術はない。なお、APMの後継バージョンであ
るACPI(Advanced Configuration and Power Inter
face)における同様な機能も同様に利用できるはずであ
る。異なるOS環境であっても同様な通知がなされるな
らば本発明は適用可能である。なお、このCPU_Id
leは、サスペンドやスタンバイのような長い省電力モ
ードではなく、Windows95では13.7msを
1単位とするような短い時間における休止である。AP
Mについては、Advanced Power Management (APM) BIOS
Interface Specification Revision 1.2, Feb. 1996,
Intel Corporation, Microsoft Corporationを参照のこ
と。A power management driver (for example, APM (Advanc) in the operating system)
ed Power Management) driver) (e.g., CPU_Idl)
It is also conceivable to reduce the operating frequency of the video controller in response to e-call). Conventionally, Windows
APM Bios (BIOS (Basic Input Outp
ut System)) was used to change the operating frequency of the CPU or stop the clock, as the name implies. However, there is no prior art describing the use as in the present invention. In addition, ACPI (Advanced Configuration and Power Inter
A similar function in face) should be available as well. The present invention is applicable to similar OS notifications even in different OS environments. Note that this CPU_Id
le is not a long power saving mode such as suspend or standby, but a pause in a short time such as 13.7 ms in Windows95. AP
For M, Advanced Power Management (APM) BIOS
Interface Specification Revision 1.2, Feb. 1996,
See Intel Corporation, Microsoft Corporation.
【0010】なお、ビデオ・コントローラにはステータ
ス・レジスタが用意されているので、このレジスタを参
照してビデオ・コントローラが表示以外の動作を休止し
ていることを確認後、動作周波数を下げるようにするこ
とも可能である。Since the video controller is provided with a status register, it is necessary to lower the operating frequency after confirming that the video controller has halted operations other than display by referring to this register. It is also possible.
【0011】本発明は、OSやアプリケーション・プロ
グラム、さらにハードウエアを変更することなく、AP
Mバイオスに簡単な修正を加えることにより、ビデオ・
コントローラの省電力を達成することができる。但し、
OS等に変更を加えるようにして実施することも可能で
ある。According to the present invention, the AP, the application program, and the hardware can be changed without changing the hardware.
By making simple modifications to M-Bios, the video
Power saving of the controller can be achieved. However,
It is also possible to implement the present invention by changing the OS or the like.
【0012】[0012]
【発明の実施の形態】本発明にかかわるコンピュータの
構成を図1に示す。コンピュータ1のハードウエアにつ
いては図1の下段に示したとおりであって、CPU3が
バス・インターフェース5を介してビデオ・コントロー
ラ7と接続されており、ビデオ・コントローラ7はビデ
オ・メモリ11及び表示装置9(例えば、LCD又はC
RT)に接続されている。MCLKは、ビデオ・メモリ
11へのアクセス・バンド幅を規定しており、ビデオ・
コントローラ7の内部で用いられているが、バス・イン
ターフェース5及びビデオ・メモリ11との通信に用い
られるようにしてもよい。なお、ビデオ・コントローラ
7には、ステータス・レジスタ7aとMCLK設定用の
レジスタ7bが含まれている。コンピュータ1のソフト
ウエアは、BIOS13とOS15とアプリケーション
・プログラム21及び23で構成されている。なお、B
IOS13は、本発明に関するパワーマネージメントを
実施するパワーマネージメントBIOS19(Wind
ows95ではAPM BIOS)を含む。また、OS
15は、パワーマネージメント・ドライバ17(同じく
APMドライバ)を含んでいる。FIG. 1 shows the configuration of a computer according to the present invention. The hardware of the computer 1 is as shown in the lower part of FIG. 1, and the CPU 3 is connected to the video controller 7 via the bus interface 5, and the video controller 7 is connected to the video memory 11 and the display device. 9 (for example, LCD or C
RT). MCLK defines the access bandwidth to the video memory 11, and
Although used inside the controller 7, it may be used for communication with the bus interface 5 and the video memory 11. The video controller 7 includes a status register 7a and an MCLK setting register 7b. The software of the computer 1 includes a BIOS 13, an OS 15, and application programs 21 and 23. Note that B
The IOS 13 is a power management BIOS 19 (Wind) that performs power management according to the present invention.
ows95 includes APM BIOS). OS
Reference numeral 15 includes a power management driver 17 (also an APM driver).
【0013】次に、図1の動作を図2を用いて説明す
る。パワーマネージメント・ドライバ17は、CPUに
処理させるジョブがない場合にはCPUがアイドル状態
であるとして、パワーマネージメントBIOS19へC
PU_Idle31が通知される(ステップ110)。
これは従来と何等変わりがない。Windows95に
おいては、13.7msごとにCPU_IdleとCP
U_Busyが選択される。このCPU_Idleは、
コンピュータが通常動作中に発行される通知である。ま
た、コンピュータの一部のサブ・システム、例えばハー
ドディスク・ドライブ等がスタンバイ状態にあるがディ
スプレイなどの表示装置(又はビデオ・コントローラ7
を含むビデオ・サブシステム)は動作しているような、
一見ユーザには省電力モードに移行していないような状
態においても発行される。パワーマネージメントBIO
S19は、CPU1を可能な限りクロック停止(Sto
pClock)モードへ移行させようとする(図1の3
3、ステップ120)。CPU_Idle31の本来の
目的に沿った処理であり、従来と変わりない。Next, the operation of FIG. 1 will be described with reference to FIG. When there is no job to be processed by the CPU, the power management driver 17 determines that the CPU is in an idle state and sends the power management BIOS 19 a command to the power management BIOS 19.
PU_Idle 31 is notified (step 110).
This is no different from the conventional one. In Windows 95, the CPU_Idle and CP every 13.7 ms
U_Busy is selected. This CPU_Idle is
Notification issued during normal operation of the computer. Although some subsystems of the computer, such as a hard disk drive, are in a standby state, a display device such as a display (or a video controller 7) is provided.
The video subsystem that includes
At first glance, it is issued to the user even in a state where the power saving mode has not been entered. Power Management BIO
In step S19, the CPU 1 stops the clock as much as possible (Sto
pClock) mode (3 in FIG. 1).
3. Step 120). This processing is in accordance with the original purpose of the CPU_Idle 31, and is not different from the conventional processing.
【0014】そして、パワーマネージメントBIOS1
9は、ビデオ・コントローラ7のステータス・レジスタ
7aを検査する(図1の35、ステップ130)。この
検査は、パワーマネージメントBIOS19のみで実施
できる。そして、この検査の結果、ビデオ・コントロー
ラ7が表示以外の動作を実施していないことが確認でき
れば(ステップ140)、パワーマネージメントBIO
S19は、ビデオ・コントローラ7にMCLKの減速を
設定する(図1の35、ステップ150)。設定は、M
CLK設定用のレジスタ7bに所定の値を書き込む。C
PUに処理すべきジョブがなくとも、ビデオ・キャプチ
ャーなどの他のデバイスが動作しているため、ビデオ・
コントローラが動作せざるを得ない場合もあるが、検査
は不要の場合もある。Then, the power management BIOS 1
9 checks the status register 7a of the video controller 7 (35 in FIG. 1, step 130). This inspection can be performed only by the power management BIOS 19. Then, as a result of this inspection, if it can be confirmed that the video controller 7 has not performed any operation other than the display (step 140), the power management BIO
In step S19, the MCLK deceleration is set in the video controller 7 (35 in FIG. 1, step 150). The setting is M
A predetermined value is written to the register 7b for setting the CLK. C
Even if the PU has no jobs to process, the video capture
In some cases, the controller is forced to operate, but in some cases, no inspection is required.
【0015】MCLKは、表示装置9へのデータ出力に
用いられるVCLKで定まる必要最低限の周波数まで下
げられる。これは、例えば通常状態のMCLKの半分程
度の周波数である。MCLK is reduced to the minimum necessary frequency determined by VCLK used for outputting data to the display device 9. This is, for example, about half the frequency of MCLK in the normal state.
【0016】そして、CPU_Idleが終了するまで
(タイムアウト又はブレークされるまで)、MCLKを
減速し(ステップ160)、パワーマネージメントBI
OS19は、終了した時点でMCLKを元に戻す(ステ
ップ170)。具体的には、MCK設定用のレジスタ7
bを元の値に書替える。そして、今回の処理を終了する
(ステップ180)。Until CPU_Idle ends (until timeout or break occurs), MCLK is decelerated (step 160), and power management BI is executed.
The OS 19 restores the MCLK at the end of the process (step 170). Specifically, register 7 for MCK setting
Replace b with the original value. Then, the current process ends (step 180).
【0017】コンピュータが通常動作している(通常動
作しているように見える場合を含む)間でも、実際は多
くのアイドル状態が存在し、1回は短時間であるが多数
回存在するアイドル状態に合わせてMCLKを下げるこ
とにより、消費電力を大きく減少させることができる。Even while the computer is operating normally (including the case where it appears to be operating normally), there are actually many idle states, and once a short time, but many times, the idle state occurs. In addition, by lowering MCLK, power consumption can be significantly reduced.
【0018】[0018]
【効果】簡単な構成でビデオ・コントローラの消費電力
を低減することができた。[Effect] The power consumption of the video controller can be reduced with a simple configuration.
【0019】簡単な構成でビデオ・コントローラの動作
周波数を下げることができた。The operating frequency of the video controller can be reduced with a simple configuration.
【0020】さらに、MCLKを下げるためのイベント
は従来から存在したものであり、パワーマネージメント
BIOS19にとっては従来から通知されてきたもので
あるから、OS15より上の階層に存在するソフトウエ
アには何等の影響を与えることなく、またハードウエア
についても修正することなく、本発明を実施可能である
という点は大きな効果である。Further, since the event for lowering the MCLK has conventionally been present and has been notified to the power management BIOS 19 in the past, the software existing in the hierarchy above the OS 15 has no particular event. It is a great advantage that the present invention can be implemented without affecting it and without modifying the hardware.
【図1】本発明のコンピュータの構成を示すブロック図
である。FIG. 1 is a block diagram illustrating a configuration of a computer of the present invention.
【図2】図1のコンピュータの動作を示すフロー・チャ
ートである。FIG. 2 is a flowchart showing the operation of the computer shown in FIG. 1;
1 コンピュータ 3 CPU 5 バス・インターフェース 7 ビデオ・コントローラ 7a ステータス・レジスタ 7b MCLK設定用のレジスタ 9 表示装置 11 ビデオ・メモリ 13 BIOS 15 OS 17 パワーマネージメント・ドライバ 19 パワーマネージメントBIOS 21 アプリケーション・プログラム1 23 アプリケーション・プログラム2 Reference Signs List 1 computer 3 CPU 5 bus interface 7 video controller 7a status register 7b register for MCLK setting 9 display device 11 video memory 13 BIOS 15 OS 17 power management driver 19 power management BIOS 21 application program 1 23 application program Program 2
Claims (12)
グ・システムとビデオ・コントローラとを有するコンピ
ュータにおいて、 ユーザから見て前記コンピュータが省電力モードでない
状態において、前記CPUがアイドル状態であるとい
う、前記オペレーティング・システムからの通知に応答
して、前記ビデオ・コントローラの動作周波数を下げる
ことを特徴とするコンピュータ。1. A computer having a central processing unit (CPU), an operating system, and a video controller, wherein the CPU is idle when the computer is not in a power saving mode as viewed from a user. A computer that reduces the operating frequency of the video controller in response to a notification from the system;
グ・システムとビデオ・コントローラとを有するコンピ
ュータにおいて、 前記コンピュータが通常動作中であって、前記CPUが
アイドル状態であるという、前記オペレーティング・シ
ステムからの通知に応答して、前記ビデオ・コントロー
ラの動作周波数を下げることを特徴とするコンピュー
タ。2. A computer having a central processing unit (CPU), an operating system and a video controller, wherein the computer is in normal operation and the CPU is idle. A computer responsive to the notification, reducing an operating frequency of the video controller.
グ・システムとビデオ・コントローラとを有するコンピ
ュータにおいて、 前記オペレーティング・システム内のパワーマネージメ
ント・ドライバからの、CPUがアイドル状態であると
いう通知に応答して、前記ビデオ・コントローラの動作
周波数を下げることを特徴とするコンピュータ。3. A computer having a central processing unit (CPU), an operating system, and a video controller, responsive to a notification from a power management driver in the operating system that the CPU is idle. A computer for reducing an operating frequency of the video controller.
グ・システムとビデオ・コントローラとを有するコンピ
ュータにおいて、 少なくとも前記ビデオ・コントローラを含む、前記コン
ピュータの一部が通常に動作している状態において、前
記CPUがアイドル状態であるという、前記オペレーテ
ィング・システムからの通知に応答して、前記ビデオ・
コントローラのステータス・レジスタを参照し、前記ビ
デオ・コントローラが表示以外の動作を休止中である場
合には、前記ビデオ・コントローラの動作周波数を下げ
るプログラムを有するコンピュータ。4. A computer having a central processing unit (CPU), an operating system, and a video controller, wherein the CPU includes at least the video controller while a part of the computer is operating normally. In response to a notification from the operating system that the video is idle.
A computer having a program for referring to a status register of a controller and reducing an operating frequency of the video controller when the video controller is in a state of suspending an operation other than display.
グ・システムとビデオ・コントローラとを有するコンピ
ュータにおいて、 前記コンピュータが通常動作中であって、前記CPUが
アイドル状態であるという、前記オペレーティング・シ
ステムからの通知に応答して、前記ビデオ・コントロー
ラのステータス・レジスタを参照し、前記ビデオ・コン
トローラが表示以外の動作を休止中である場合には、前
記ビデオ・コントローラの動作周波数を下げるバイオス
(BIOS)・プログラムを格納したメモリを有するコ
ンピュータ。5. A computer having a central processing unit (CPU), an operating system, and a video controller, wherein the computer is in normal operation and the CPU is idle. In response to the notification, the video controller refers to the status register of the video controller, and if the video controller is inactive for operations other than display, the operating frequency of the video controller is reduced. A computer having a memory storing a program.
グ・システムとビデオ・コントローラとを有するコンピ
ュータにおいて、 前記オペレーティング・システム内のパワーマネージメ
ント・ドライバからの、CPUがアイドル状態であると
いう通知に応答して、前記ビデオ・コントローラのステ
ータス・レジスタを参照し、前記ビデオ・コントローラ
が表示以外の動作を休止中である場合には、前記ビデオ
・コントローラの動作周波数を下げるバイオス(BIO
S)を有するコンピュータ。6. A computer having a central processing unit (CPU), an operating system, and a video controller, responsive to a notification from a power management driver in the operating system that the CPU is idle. The video controller refers to the status register of the video controller, and if the video controller is inactive for operations other than display, lowers the operating frequency of the video controller (BIO).
A computer having S).
グ・システムとビデオ・コントローラとを有するコンピ
ュータにおいて、前記ビデオ・コントローラを制御する
方法であって、 少なくとも前記ビデオ・コントローラを含む、前記コン
ピュータの一部が通常に動作している状態において、前
記CPUがアイドル状態であるという、前記オペレーテ
ィング・システムからの通知を受信するステップと、 当該通知に応答して、前記ビデオ・コントローラの動作
周波数を下げるステップと、 を含むビデオ・コントローラ制御方法。7. A method for controlling a video controller in a computer having a central processing unit (CPU), an operating system, and a video controller, the computer comprising at least the video controller. Receiving a notification from the operating system that the CPU is in an idle state in a state where the video controller is operating normally; and, in response to the notification, reducing an operating frequency of the video controller. And a video controller control method.
グ・システムとビデオ・コントローラとを有するコンピ
ュータにおいて、前記ビデオ・コントローラを制御する
方法であって、 前記コンピュータが通常動作中であって、前記CPUが
アイドル状態であるという、前記オペレーティング・シ
ステムからの通知を受信するステップと、 当該通知に応答して、前記ビデオ・コントローラの動作
周波数を下げるステップと、 を含むビデオ・コントローラ制御方法。8. A method for controlling a video controller in a computer having a central processing unit (CPU), an operating system and a video controller, wherein the computer is in normal operation and the CPU is A video controller control method, comprising: receiving a notification from the operating system that the computer is in an idle state; and decreasing the operating frequency of the video controller in response to the notification.
グ・システムとビデオ・コントローラとを有するコンピ
ュータにおいて、前記ビデオ・コントローラを制御する
方法であって、 前記オペレーティング・システム内のパワーマネージメ
ント・ドライバからの、CPUがアイドル状態であると
いう通知を受信するステップと、 当該通知に応答して、前記ビデオ・コントローラの動作
周波数を下げるステップと、 を含むビデオ・コントローラ制御方法。9. A method for controlling a video controller in a computer having a central processing unit (CPU), an operating system, and a video controller, comprising: a power management driver in the operating system; A video controller control method, comprising: receiving a notification that a CPU is in an idle state; and, in response to the notification, decreasing an operating frequency of the video controller.
ング・システムとビデオ・コントローラとを有するコン
ピュータにおいて、前記ビデオ・コントローラを制御す
る方法であって、 ユーザから見て前記コンピュータが省電力モードになっ
ていない状態において、前記CPUがアイドル状態であ
るという、前記オペレーティング・システムからの通知
に応答して、前記ビデオ・コントローラのステータス・
レジスタを参照するステップと、 前記ビデオ・コントローラが表示以外の動作を休止中で
ある場合には、前記ビデオ・コントローラの動作周波数
を下げるステップと、 を含むビデオ・コントローラ制御方法。10. A method for controlling a video controller in a computer having a central processing unit (CPU), an operating system, and a video controller, wherein the computer is in a power saving mode from a user's point of view. In the absence state, the status of the video controller is responsive to a notification from the operating system that the CPU is idle.
A video controller control method, comprising: a step of referring to a register; and a step of reducing an operation frequency of the video controller when the video controller is in a state of suspending an operation other than display.
ング・システムとビデオ・コントローラとを有するコン
ピュータにおいて、前記ビデオ・コントローラを制御す
る方法であって、 前記コンピュータの少なくとも一部が通常動作中であっ
て、前記CPUがアイドル状態であるという、前記オペ
レーティング・システムからの通知に応答して、前記ビ
デオ・コントローラのステータス・レジスタを参照する
ステップと、 前記ビデオ・コントローラが表示以外の動作を休止中で
ある場合には、前記ビデオ・コントローラの動作周波数
を下げるステップと、 を含むビデオ・コントローラ制御方法。11. A method for controlling a video controller in a computer having a central processing unit (CPU), an operating system, and a video controller, wherein at least a portion of the computer is in normal operation. Referring to a status register of the video controller in response to a notification from the operating system that the CPU is idle; and wherein the video controller is inactive for operations other than display. Reducing the operating frequency of the video controller, if necessary.
ング・システムとビデオ・コントローラとを有するコン
ピュータにおいて、前記ビデオ・コントローラを制御す
る方法であって、 前記オペレーティング・システム内のパワーマネージメ
ント・ドライバからの、CPUがアイドル状態であると
いう通知に応答して、前記ビデオ・コントローラのステ
ータス・レジスタを参照するステップと、 前記ビデオ・コントローラが表示以外の動作を休止中で
ある場合には、前記ビデオ・コントローラの動作周波数
を下げるステップと、 を含むビデオ・コントローラ制御方法。12. A method for controlling a video controller in a computer having a central processing unit (CPU), an operating system and a video controller, the method comprising: Referring to a status register of the video controller in response to the notification that the CPU is idle; and, if the video controller is inactive for operations other than display, Lowering the operating frequency; and controlling the video controller.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10048140A JPH11282578A (en) | 1998-02-27 | 1998-02-27 | Computer and video controller control method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10048140A JPH11282578A (en) | 1998-02-27 | 1998-02-27 | Computer and video controller control method |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH11282578A true JPH11282578A (en) | 1999-10-15 |
Family
ID=12795050
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10048140A Pending JPH11282578A (en) | 1998-02-27 | 1998-02-27 | Computer and video controller control method |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH11282578A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002236529A (en) * | 2001-02-13 | 2002-08-23 | Toshiba Corp | Information processor and control method for information processor |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0553680A (en) * | 1991-08-23 | 1993-03-05 | Toshiba Corp | Power controller for computer |
JPH07134628A (en) * | 1993-11-10 | 1995-05-23 | Hitachi Ltd | Power saving control method and information processor |
-
1998
- 1998-02-27 JP JP10048140A patent/JPH11282578A/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0553680A (en) * | 1991-08-23 | 1993-03-05 | Toshiba Corp | Power controller for computer |
JPH07134628A (en) * | 1993-11-10 | 1995-05-23 | Hitachi Ltd | Power saving control method and information processor |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002236529A (en) * | 2001-02-13 | 2002-08-23 | Toshiba Corp | Information processor and control method for information processor |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7461278B2 (en) | Power control of remote apparatus via network | |
US8032773B2 (en) | Power-saving control apparatus and method for computer system in standby mode | |
US6092209A (en) | Method and apparatus for managing power consumption of peripheral devices of personal computers | |
CN102789305B (en) | Postponing suspend | |
US6105142A (en) | Intelligent power management interface for computer system hardware | |
US5944831A (en) | Power management apparatus and method for managing power application to individual circuit cards | |
US6760850B1 (en) | Method and apparatus executing power on self test code to enable a wakeup device for a computer system responsive to detecting an AC power source | |
KR100316647B1 (en) | Power control method and apparatus therefor in computer system using wake on LAN signal | |
EP0973086B1 (en) | Computer remote power on | |
EP0752637B1 (en) | Method and apparatus for powering-on a computer-based system via a network interface | |
US7051222B2 (en) | Robust computer subsystem power management with or without explicit operating system support | |
JPH11202988A (en) | System power consumption control method | |
JPH07230347A (en) | Power-down device for scsi-disk-drive | |
US8281171B2 (en) | Adjustment of power-saving strategy depending on working state of CPU | |
WO2006034322A2 (en) | A method and apparatus for controlling power consumption in an integrated circuit | |
JP2003076952A (en) | Sd memory card host controller and method for controlling clock | |
CN117075708B (en) | Method for setting server DPU network card to enter FS-5 state | |
EP1338947A1 (en) | A power state sub-system and a method of changing the power state of a selected computer system | |
US5771390A (en) | System and method for cascading from a power managed suspend state to a suspend-to-disk state in a computer system | |
KR101978323B1 (en) | An apparatus and method for managing a efficient power supply by using GPIO ports | |
JPH11282578A (en) | Computer and video controller control method | |
JP2010055265A (en) | System lsi, control method of system lsi, program, and storage medium | |
CN109976490B (en) | Power supply control method and electronic equipment | |
JP2020127184A (en) | Electronic apparatus including device connected with pci device and capable of shifting to power saving state, and control method thereof | |
KR102694377B1 (en) | A computer system for saving the energy by controlling computer resource according to priority-based scheduling and controlling method therefor |