JPH11271708A - 液晶表示装置のVref電圧生成回路 - Google Patents

液晶表示装置のVref電圧生成回路

Info

Publication number
JPH11271708A
JPH11271708A JP7082198A JP7082198A JPH11271708A JP H11271708 A JPH11271708 A JP H11271708A JP 7082198 A JP7082198 A JP 7082198A JP 7082198 A JP7082198 A JP 7082198A JP H11271708 A JPH11271708 A JP H11271708A
Authority
JP
Japan
Prior art keywords
liquid crystal
amplifier
display device
crystal display
fluctuation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7082198A
Other languages
English (en)
Inventor
Yukio Ijima
幸雄 井島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advanced Display Inc
Original Assignee
Advanced Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Display Inc filed Critical Advanced Display Inc
Priority to JP7082198A priority Critical patent/JPH11271708A/ja
Publication of JPH11271708A publication Critical patent/JPH11271708A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Voltage And Current In General (AREA)

Abstract

(57)【要約】 【課題】 液晶表示装置のVref電圧生成回路におい
て、ドライバーICの入力インピーダンスの変動によっ
て生じる出力波形の歪を補正し、高画質の液晶表示装置
をうることを課題とする。 【解決手段】 Vref電圧生成回路のOPアンプは、
分圧抵抗で生成された階調電圧を安定化させる為にドラ
イバーIC間に接続される。また、ドライバーICの入
力インピーダンスの変動に対応するため、それに適した
OPアンプを設けた。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は液晶表示装置に備え
られたVref電圧生成回路のOPアンプに関する。
【0002】
【従来の技術および発明が解決しようとする課題】従来
より、各種機器の表示装置として液晶ディスプレイが広
く用いられている。とくに、液晶ディスプレイは、低消
費電力、長寿命であるなどの特徴を有しており、電池駆
動の機器など多く利用されており、その需要はさらに増
加しつつある。
【0003】従来の液晶表示装置における液晶駆動回路
における液晶電圧は、抵抗を用いて分圧したものを直接
液晶駆動電圧としていた。ところが、液晶は容量負荷で
あり、透明電極の抵抗も無視できないので、液晶材にか
かる駆動電圧波形は歪を生じるというような欠点があ
り、従来はこの波形歪が表示画質をいちじるしく悪化さ
せている。ここで、液晶を駆動するVref電圧生成回
路について説明する。
【0004】Vref電圧生成回路は、分圧抵抗、OP
アンプ、ダンピング抵抗およびドライバーICからな
り、波形歪の少ない安定した電圧を生成するものであ
る。入出力のインピーダンスの整合を図るために入力イ
ンピーダンスが大きく出力インピーダンスが小さいOP
アンプを用いることが多い。
【0005】従来のVref電圧生成回路のOPアンプ
は、液晶の容量負荷変動や透明電極の抵抗を考慮し、歪
の小さい電圧波形を得ることを目的としていた。
【0006】しかし、実際には、前記変動以上に液晶駆
動ドライバーICの入力インピーダンスの変動が大きい
ため、OPアンプの出力電流は約2倍にも変化し電圧波
形に歪が生じるという問題があった。そのため、均一な
画質をうることができなかったのである。
【0007】このように、従来のVref電圧生成回路
のOPアンプは液晶の容量負荷や透明電極の抵抗のみを
考慮した設計思想となっているため、電圧波形の歪が発
生するという問題があった。
【0008】本発明は上記のような問題点を解消するた
めになされたものであり、ドライバーICの入力インピ
ーダンスの変動によって生じる入力電流の変動に対し、
それに適した出力電流を有するOPアンプを設けたこと
で、電圧波形の歪を抑制し、高画質の液晶表示装置をう
ることを目的とする。
【0009】
【課題を解決するための手段】本発明の液晶表示装置の
Vref電圧生成回路のOPアンプは、ドライバーIC
の入力インピーダンスの変動を考慮して選定されたもの
である。この結果、本発明におけるVref電圧生成回
路のOPアンプは、液晶の容量負荷や透明電極の抵抗に
加え、ドライバーICの入力インピーダンスの変動に対
し、誤動作のない液晶表示装置をうることができる。
【0010】このような本発明の液晶表示装置のVre
f電圧生成回路をうるため、請求項1記載の液晶表示装
置のVref電圧生成回路は、液晶表示装置における液
晶を駆動するための液晶表示装置のVref電圧生成回
路であって、ドライバーICの入力インピーダンスの変
動による電圧波形の歪を補正する為の回路を設けたこと
を特徴とするものである。
【0011】請求項2にかかわる液晶表示装置のVre
f電圧生成回路は、前記回路として、前記ドライバーI
Cの入力インピーダンスの変動によって生じる入力電流
の変動に対し該入力電流の変動に適した出力電流を有す
るOPアンプを設けたことを特徴とするものである。
【0012】請求項3にかかわる液晶表示装置のVre
f電圧生成回路は、前記入力電流の変動に対して前記O
Pアンプの出力電流が前記ドライバーICのインピーダ
ンスの変動に適した性能を有して前記入力電流の変動を
抑制し、前記電圧波形の歪を抑制するものである。
【0013】
【発明の実施の形態】以下、添付図面を参照しつつ、本
発明の実施の形態をさらに詳細に説明する。
【0014】図1は、本発明の液晶表示装置に備えられ
たVref電圧生成回路の構成を示す平面説明図であ
る。本発明の液晶表示装置の構成は、Vref電圧生成
回路以外は従来の液晶表示装置と同一である。
【0015】図1において、1は分圧抵抗、2はOPア
ンプ、3はダンピング用抵抗、4はドライバーICをそ
れぞれ示している。
【0016】Vref電圧生成回路のOPアンプは、分
圧抵抗で生成された階調電圧を安定化させる為にドライ
バーIC間に接続される。しかし、ドライバーICの入
力インピーダンスの変動により入力電流に変動が生じ、
OPアンプの出力波形に歪が生じている。電圧波形の歪
を抑制するため、OPアンプの出力電流がドライバーI
Cの入力インピーダンスの変動に適した性能を有して入
力電流の変動を抑制するようにした。
【0017】また、図2は本実施の形態のVref電圧
生成回路のOPアンプの出力波形を示す説明図である。
図2の(a)のHDは、水平同期信号であり、図2
(b)に示した従来のOPアンプ出力の電圧波形の歪が
大きいのに対し、図2の(c)に示した本実施の形態の
OPアンプ出力波形は、歪が小さくなっている。
【0018】このようにして、ドライバーICの入力イ
ンピーダンスの変動に対し、それに適した出力電流を有
するOPアンプを設けたことによって電圧波形の歪を抑
制し、高画質の液晶表示装置をうることができる。
【0019】
【発明の効果】以上のように、本発明によれば液晶表示
装置のVref電圧生成回路のOPアンプの選定を最適
化することで、高画質の液晶表示装置をうることができ
る。
【図面の簡単な説明】
【図1】本発明のVref電圧生成回路の構成を示す説
明図である。
【図2】Vref電圧生成回路のOPアンプ出力波形を
示す説明図である。
【符号の説明】
1 分圧抵抗 2 OPアンプ 2 ダンピング抵抗 4 ドライバーIC

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 液晶表示装置における液晶を駆動するた
    めの液晶表示装置のVref電圧生成回路であって、ド
    ライバーICの入力インピーダンスの変動による電圧波
    形の歪を補正する為の回路を設けたことを特徴とする液
    晶表示装置のVref電圧生成回路。
  2. 【請求項2】 前記回路として、前記ドライバーICの
    入力インピーダンスの変動によって生じる入力電流の変
    動に対し該入力電流の変動に適した出力電流を有するO
    Pアンプを設けたことを特徴とする請求項1記載の液晶
    表示装置のVref電圧生成回路。
  3. 【請求項3】 前記入力電流の変動に対して前記OPア
    ンプの出力電流が前記ドライバーICのインピーダンス
    の変動に適した性能を有して前記入力電流の変動を抑制
    し、前記電圧波形の歪を抑制する請求項1記載の液晶表
    示装置のVref電圧生成回路。
JP7082198A 1998-03-19 1998-03-19 液晶表示装置のVref電圧生成回路 Pending JPH11271708A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7082198A JPH11271708A (ja) 1998-03-19 1998-03-19 液晶表示装置のVref電圧生成回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7082198A JPH11271708A (ja) 1998-03-19 1998-03-19 液晶表示装置のVref電圧生成回路

Publications (1)

Publication Number Publication Date
JPH11271708A true JPH11271708A (ja) 1999-10-08

Family

ID=13442635

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7082198A Pending JPH11271708A (ja) 1998-03-19 1998-03-19 液晶表示装置のVref電圧生成回路

Country Status (1)

Country Link
JP (1) JPH11271708A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100432289B1 (ko) * 2001-01-15 2004-05-22 가부시키가이샤 히타치세이사쿠쇼 화상 표시 장치 및 그 구동 방법
CN100414353C (zh) * 2003-12-25 2008-08-27 松下电器产业株式会社 电阻分压电路以及使用该分压电路的液晶驱动装置和液晶显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100432289B1 (ko) * 2001-01-15 2004-05-22 가부시키가이샤 히타치세이사쿠쇼 화상 표시 장치 및 그 구동 방법
US7327339B2 (en) 2001-01-15 2008-02-05 Hitachi, Ltd. Image display apparatus and driving method thereof
CN100414353C (zh) * 2003-12-25 2008-08-27 松下电器产业株式会社 电阻分压电路以及使用该分压电路的液晶驱动装置和液晶显示装置

Similar Documents

Publication Publication Date Title
JP4860878B2 (ja) 動作電圧の温度補償手段を有するねじれネマチック液晶表示装置
KR100275087B1 (ko) 액정표시장치
US20110121741A1 (en) Planar illuminating device and display device provided with same
JP2003162255A (ja) ディスプレイ装置
JP2001147420A (ja) アクティブマトリクス型の液晶表示装置およびデータ信号線駆動回路、並びに、液晶表示装置の駆動方法
JPS6083477A (ja) 液昇表示装置の駆動回路
US6342782B1 (en) Power supply device for driving liquid crystal, liquid crystal device and electronic equipment using the same
KR20150017494A (ko) 표시 패널 및 이를 구비한 표시 장치
US7595658B2 (en) Voltage divider circuit
JPH11271708A (ja) 液晶表示装置のVref電圧生成回路
JP3809258B2 (ja) Lcd駆動電圧発生回路
JPH02129618A (ja) アクティブマトリクス形液晶表示装置
JPH0843792A (ja) 薄膜トランジスタ型液晶表示装置の電力駆動回路
JP4570718B2 (ja) 液晶駆動回路装置
JP2000250494A (ja) バイアス電源回路
KR20030005556A (ko) 위상차를 갖는 제어 전압 발생 장치 및 방법
TW202034295A (zh) 顯示面板及其升壓電路
US12078879B2 (en) Cholesteric liquid crystal display device and control method for reducing inrush current when clearing picture
JP4582858B2 (ja) 液晶表示装置
JP2001117068A (ja) 液晶用電源回路
JPS6158008B2 (ja)
JPH10268253A (ja) 基準電圧生成回路
KR0135737Y1 (ko) 액정표시장치 구동회로
JP3613852B2 (ja) 電源回路、液晶表示装置及び電子機器
KR100668138B1 (ko) 박막트랜지스터-액정표시장치모듈의 테스트신호발생회로

Legal Events

Date Code Title Description
A621 Written request for application examination

Effective date: 20040728

Free format text: JAPANESE INTERMEDIATE CODE: A621

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060830

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070410

A521 Written amendment

Effective date: 20070605

Free format text: JAPANESE INTERMEDIATE CODE: A523

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070626