JPH10312338A - メモリ制御装置、及びメモリ制御方法 - Google Patents

メモリ制御装置、及びメモリ制御方法

Info

Publication number
JPH10312338A
JPH10312338A JP9122163A JP12216397A JPH10312338A JP H10312338 A JPH10312338 A JP H10312338A JP 9122163 A JP9122163 A JP 9122163A JP 12216397 A JP12216397 A JP 12216397A JP H10312338 A JPH10312338 A JP H10312338A
Authority
JP
Japan
Prior art keywords
address
physical
memory
result information
physical memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9122163A
Other languages
English (en)
Inventor
Takeshi Watakabe
健 渡壁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP9122163A priority Critical patent/JPH10312338A/ja
Publication of JPH10312338A publication Critical patent/JPH10312338A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 CPUがアクセスする主記憶(物理メモリ)
へのデータの読み込み書き込みの制御を行うメモリ制御
装置において、上記メモリ制御装置を備えたコンピュー
タに障害が発生した時、障害からの回復を図ることが可
能なメモリ制御装置及びメモリ制御方法を提供するこ
と。 【解決手段】 仮想アドレス2から物理アドレス2にア
ドレス変換する際に、ページテーブルウォーク処理40
により、プライマリ、シャドウの二つの物理アドレス2
を生成し物理メモリに書き込むデータを二重化して、障
害発生時に、有効なデータが残っている方を使用するこ
とで障害からの回復を図ることが可能となる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、CPUがアクセス
する主記憶(物理メモリ)へのデータの読み込み/書き
込みの制御を行うメモリ制御装置において、物理メモリ
に書き込むデータを二重化し、上記メモリ制御装置を備
えたコンピュータに障害が発生した時、有効なデータが
残っている物理メモリからデータを読み出して障害から
の回復を図ることが可能なメモリ制御装置、及びメモリ
制御方法に関する。
【0002】
【従来の技術】従来、通常、パーソナルコンピュータ等
のコンピュータにおいては、CPUは主記憶(物理メモ
リ)の制御を管理し、ハードディスク等を物理メモリの
ように見せかけ、物理メモリの容量を超える仮想的なメ
モリ空間を定義し、物理メモリの容量以上のメモリを利
用可能としている。上記仮想メモリ空間上のアドレスを
仮想アドレスとし、この仮想アドレス空間にアクセスす
る場合は、仮想アドレスを実際の物理メモリ上のアドレ
スである物理アドレスに変換して処理を行っている。
【0003】ここで、CPUと主記憶を備えたコンピュ
ータに障害が発生した場合、従来、一つの仮想アドレス
に対応する物理アドレスは一つであるから、障害の発生
した物理アドレスに対応した部分のメモリは読み込みま
たは書き込みが不能となり、障害からの回復を実行する
ことが困難であった。
【0004】
【発明が解決しようとする課題】上述したように、CP
Uと主記憶を備えたコンピュータに障害が発生した場
合、一つの仮想アドレスに対応する物理アドレスは一つ
であるから、障害の発生した物理アドレスに対応した部
分のメモリは読み込みまたは書き込みが不能となり、障
害からの回復を実行することが困難であった。
【0005】そこで、本発明は城は事情を考慮して成さ
れたもので、上記不具合を解消し、物理メモリへの書き
込みの際に1つの仮想アドレスに対して2つの物理アド
レスを対応させ書き込むこと、または指定された物理ア
ドレスに書き込む際にこの指定された物理アドレスにオ
フセット値を加算して生成した物理アドレスにも書き込
むことによって、メモリを二重化し、障害が発生した場
合でも有効なデータが残っているメモリにアクセスする
ことで障害からの回復を図ることを目的としたメモリ制
御装置、及びメモリ制御方法を提案する。
【0006】
【課題を解決するための手段】本発明は、上記目的を達
成するため、以下の通りとした。
【0007】(1)本発明は、CPUとこのCPUが制
御する物理メモリと上記CPUの指示により仮想アドレ
スを物理アドレスに変換し上記物理メモリへの読み書き
を行うアドレス変換装置とを備えたメモリ制御装置にお
いて、上記アドレス変換装置は、上記CPUが指定する
仮想アドレスを物理アドレスに変換する際メモリを二重
化構成にするかしないかの二重化構成情報が格納された
ステータス格納手段と、上記仮想アドレスを物理アドレ
スに変換した変換結果情報を格納するアドレス変換結果
格納手段と、上記仮想アドレスをアドレス変換する前に
上記変換結果情報に基づき上記仮想アドレスに該当する
変換結果情報があるかどうかを検索するアドレス変換結
果検索手段と、上記二重化構成情報が二重化構成を指示
する場合一つの仮想アドレスに二つの物理アドレスを対
応させるアドレス対応手段とを備え、上記二重化構成情
報が二重化構成を指示している場合の上記CPUから上
記物理メモリへ書き込み処理の際に、上記アドレス変換
結果検索手段は、上記書き込み処理の仮想アドレスを物
理アドレスに変換する際にこの仮想アドレスに該当する
変換結果情報がある場合、上記該当する変換結果情報が
二つある時は変換を終了し上記物理メモリに書き込み、
上記該当する変換結果情報が一つの時は上記アドレス対
応手段により上記仮想アドレスに二つの物理アドレスを
対応させ上記物理メモリに書き込み、上記仮想アドレス
に該当する変換結果情報が無い場合、上記アドレス対応
手段により上記仮想アドレスに二つの物理アドレスを対
応させ上記物理メモリに書き込み、上記CPUから物理
メモリへの読み込み処理の際に、上記アドレス変換結果
検索手段は、上記読み込み処理の仮想アドレスを物理ア
ドレスに変換する際にこの仮想アドレスに該当する変換
結果情報がある場合、上記該当する変換結果情報が一つ
の時はこの変換結果情報に基づきアドレス変換し上記物
理メモリから読み込み、上記該当する変換結果情報が二
つの場合は任意の一方の変換結果情報に基づきアドレス
変換し上記物理メモリから読み込むことを特徴とする。
【0008】このような構成によれば、一つの仮想アド
レスに対して二つの物理アドレスを対応させてメモリに
書き込むことで、上記メモリ制御装置を備えたコンピュ
ータ等に障害が発生したときに、問題のない物理アドレ
スに対応したメモリの方を使用することで、障害からの
回復を図ることが可能となる。
【0009】(2)本発明は、CPUとこのCPUが制
御する物理メモリとを備え上記CPUの指示により上記
物理メモリへ指定の物理アドレスに基づき読み書きを行
うメモリ制御装置において、上記物理メモリを二重化構
成とするかしないかの二重化構成情報を格納するステー
タス格納手段と、上記物理メモリを二重化構成とする為
に予め設定したオフセット値を格納するオフセット格納
手段と、上記二重化構成情報が二重化構成を指示してい
る場合、指定の物理アドレスに上記オフセット値を加算
した物理アドレスであるオフセット物理アドレスを生成
するアドレス生成手段と、上記二重化構成情報が二重化
構成を指示している場合、上記物理メモリへの書き込み
処理の際指定の物理アドレス及びオフセット物理アドレ
スの二つのアドレスへ書き込みを行う書き込み手段と、
上記二重化構成情報が二重化構成を指示している場合、
上記物理メモリへの読み込み処理の際指定の物理アドレ
スから読み込むを行う読み込み手段とを備えたことを特
徴とする。
【0010】このような構成によれば、物理アドレスに
基づき物理メモリに書き込む際に上記物理アドレスとこ
の物理アドレスにオフセット値を加算した物理アドレス
の二つの物理アドレスに対して書き込みを行うことで、
上記メモリ制御装置を備えたコンピュータ等に障害が発
生したときに、問題のない物理アドレスに対応したメモ
リの方を使用することで、障害からの回復を図ることが
可能となる。
【0011】
【発明の実施の形態】以下、図面を用いて本発明の実施
形態を説明する。
【0012】(第一の実施の形態)以下に第一の実施の
形態を詳細に説明する。図1は、本実施の形態のアドレ
ス変換装置の概略を示す図である。
【0013】アドレス変換装置1は、仮想アドレス2を
物理アドレス3に変換する装置である。
【0014】ステータスレジスタ10は、メモリを二重
化構成をするかしないかを指示し、1が二重化構成にす
る、0が二重化構成にしないことを表すとする。
【0015】20は過去のアドレス変換の結果がキャッ
シュしてあるTLB(Translation Loo
kaside Buffer)である。
【0016】30はアドレス変換に先立ち、TLBに該
当するエントリがあるかどうかを検索するTLB検索処
理を示す。
【0017】40はアドレス変換の為にメモリ上のペー
ジテープルを検索するテーブルウォーク処理を表す。
【0018】図2に、ページテーブルウォーク処理40
で検索するページテーブルのデータ構造例を示す。仮想
アドレスの形式を50とし、一段目の変換を60、二段
目の変換を70、71のページテープルで行い、80、
81のページフレームが対応するとする。
【0019】ステータスレジスタ10が二重化を指示し
ている場合に、CPUからの書き込みがある場合、仮想
アドレスVaを受け取り、TLB検索処理30でTLB
20を検索する。該当する変換が無かった場合、テーブ
ルウォーク処理40でメモリ上の一段目のページテーブ
ル60から二段目のページテーブル70を得て、ページ
フレーム80が得られる。一方、70の次のページが7
1であり、71からページフレーム81が得られる。こ
のようにして得た二つの物理アドレスをここでは便宜上
プライマリとシャドウと区別する。TLB検索の結果、
仮想アドレスに対応する変換が2つ存在した場合はそれ
で変換を終るが、1つしか無い場合はTLB内のエント
リを削除してテーブルウォークを行う。こうして得られ
た物理アドレスを使用してデータを二重にメモリに書き
込む。
【0020】CPUからの読み込みがある場合、仮想ア
ドレスVaを受け取り、TLB検索処理30でTLB2
0を検索する。該当する変換が無かった場合、テーブル
ウォーク処理40でメモリ上の一段目のページテーブル
60から二段目のページテーブル70を得、ページフレ
ーム80が得られる。TLB検索の結果、仮想アドレス
に対応する変換が1つしか無い場合はその変換を使用す
る。2つ存在した場合は任意の一方を使用する。こうし
て得られた物理アドレスを使用してデータを読み込む。
【0021】図3、図4は、第1の実施の形態のメモリ
制御装置の構成とこのメモリ制御装置に障害が発生した
場合の処理の概念図である。
【0022】今、初期状態として図3の状態であるとす
る。仮想アドレス51に書き込みをする場合に、一段目
ページテーブル61から二段目ページテーブル72を経
て、プライマリページフレーム82をアクセスするとす
る。また、同時に二段目ページテーブルのシャドウ73
からシャドウページフレーム83が辿れシャドウページ
にもプライマリページと同じデータが書き込まれる。
【0023】書き込み時に、ECC(Error Ch
eck and Correction)エラー等の障
害が発生すると、 A1.エラーがOSに割り込みにより通知され、その時
のエラーアドレスを得ることができるとする(図3)。
【0024】A2.エラーアドレス51からページフレ
ーム82を得たとすると、未使用の物理ページ84を確
保し(図3)、 A3.物理ページ83から84ヘメモリの内容をコピー
する(図3)。
【0025】A4.物理ページ84へのアドレス変換情
報を作成し、二段目のページテープル72に格納する
(図4)。
【0026】A5.TLB20中の該当するエントリ及
び、ページテープル61、72から82へのアドレス変
換を削除する(図4)。
【0027】A6.使用しなくなった物理ページ82は
OSにより不良メモリとして扱う事で再利用を回避でき
る(図4)。
【0028】以上で、障害から回復し、かつ再び二重化
構成で動作することが可能となる。読み込み時の障害
は、書き込み時にプライマリ側のメモリで障害が発生し
た場合と同様に、前述のように障害回復及び二重化構成
での動作を続けることができる。
【0029】(第二の実施の形態)図5は、本発明の第
二の実施の形態を示すブロック図である。
【0030】上記第一の実施の形態では仮想アドレスか
ら物理アドレスへアドレスを変換する際に、一つの仮想
アドレスに対して二つの物理アドレスを生成し物理メモ
リに書き込むことでメモリの二重化を実現していた。こ
の第2の実施の形態は、物理アドレスをメモリに書き込
む際にメモリ制御装置によって、オフセット値を加算し
た物理アドレスを生成し、指定の物理アドレスとこのア
ドレスにオフセット値を加算した物理アドレスの二つの
物理アドレスを物理メモリに書き込むことでメモリの二
重化を実現する。
【0031】90は、二重化構成をするかしないかを指
示するステータスレジスタで、1が二重化構成にする、
0がニ重化構成にしない、を表すとする。100はアド
レス値に加算するオフセットレジスタを表す。
【0032】ステータスレジスタが二重化構成をするこ
とを指示した時に、書き込み指示に対して指示アドレス
のメモリに書き込みを行うと共に、指示されたアドレス
にオフセットレジスタの値を加算したアドレスのメモリ
にも書き込みを行う。
【0033】読み込み指示に対しては通常どおり、指定
されたアドレスのメモリから読み込みを行う。
【0034】例として、オフセットレジスタに実装メモ
リ量Mの半分であるm(=M/2)を格納する。システ
ムとしては、メモリ量はmとして、動作する。今、m内
のアドレスPのメモリに対し、書き込みを行う場合を考
えると、Pに対してデータを書き込み、同じデータをア
ドレスP+mのメモリに対しても書き込む。Pに対する
読み込みは、アドレスPのメモリから読み込む。これに
より、メモリの二重化を実現する。
【0035】図6は、第2の実施の形態のメモリ制御装
置の構成とこのメモリ制御装置に障害が発生した場合の
処理を示した概念図である。
【0036】初期状態として二重化構成でない状態で実
行を開始しているとする。メモリコントローラのオフセ
ットレジスタ100に適切なオフセット値を格納した
後、ステータスレジスタにより二重化構成を指示する。
今、アドレスPのメモリに対し、読み込み、または書き
込みを行う場合に障害が発生したとすると、 B1.システムには、アドレスP、あるいはP+mにお
いて障害が発生したことが通知される(図6ではPで障
害が発生したとする。)。
【0037】B2.システムは空きメモリQ及びQ+m
を確保した後、 B3.ステータスレジスタ90により一時的に二重化構
成を無効にし、 B4.有効なデータが入っているメモリ(P+m)から
データを読み出し、確保したメモリ(Q及びQ+m)に
コピーし、 B5.仮想メモリのマッピングを変更して、P、P+m
を参照していたものをQ、Q+mを参照すると共に、 B6.障害の元になったメモリは不良メモリとする。
【0038】B7.以上の後、再びステータスレジスタ
90に二重化を指示し、通常処理に戻る。
【0039】これにより、障害を回復する。
【0040】以上のように、本実施例では、メモリ制御
装置により、指定の物理アドレスに対してオフセット値
を加算した物理アドレスを生成し、指定の物理アドレス
とこのアドレスにオフセット値を加算した物理アドレス
の二つの物理アドレスを物理メモリに書き込むことでメ
モリの二重化を実現する。二重化メモリを実現すること
により、障害が発生したときに有効なデータが残ってい
るメモリからデータを読み出し適切にコピーすることで
障害からの回復を図ることができる。
【0041】
【発明の効果】以上詳記したように本発明によれば、ア
ドレス変換の際に、一つの仮想アドレスに対して二つの
物理アドレスを対応させてメモリに書き込むことで、上
記メモリ制御装置を備えたコンピュータ等に障害が発生
したときに、問題のない物理アドレスに対応したメモリ
の方を使用することで、障害からの回復を図ることが可
能となる。
【0042】又、本発明によれば、指定の物理アドレス
に対してオフセット値を加算した物理アドレスを生成
し、指定の物理アドレスとこのアドレスにオフセット値
を加算した物理アドレスの二つの物理アドレスを物理メ
モリに書き込むことでメモリの二重化を実現する。二重
化メモリを実現することにより、障害が発生したときに
有効なデータが残っているメモリからデータを読み出し
適切にコピーすることで障害からの回復を図ることがで
きる。
【図面の簡単な説明】
【図1】本発明の実施の形態に係り、アドレス変換装置
の概略構成を示す図。
【図2】同実施の形態に係り、ドレス変換装置のテーブ
ルウォーク処理の概念図である。
【図3】同実施の形態に係り、アドレス変換装置の概略
構成と障害が発生した場合の処理を示した図である。
【図4】同実施の形態に係り、アドレス変換装置の概略
構成と障害が発生した場合の処理を示した図である。
【図5】本発明の実施の形態に係り、第2の実施の形態
のメモリ制御装置の概略構成を示した図である。
【図6】同実施の形態に係り、メモリ制御装置の概略構
成と障害が発生した場合の処理を示した図である。
【符号の説明】
1…アドレス変換装置 2…仮想アドレス 3…物理アドレス 10…ステータスレジスタ 20…TLB 30…TLB検索処理 40…ページテーブルウォーク処理 90…ステータスレジスタ 100…オフセットレジスタ

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】 CPUとこのCPUが制御する物理メモ
    リと上記CPUの指示により仮想アドレスを物理アドレ
    スに変換し上記物理メモリへの読み書きを行うアドレス
    変換装置とを備えたメモリ制御装置において、 上記アドレス変換装置は、 上記CPUが指定する仮想アドレスを物理アドレスに変
    換する際メモリを二重化構成にするかしないかの二重化
    構成情報が格納されたステータス格納手段と、 上記仮想アドレスを物理アドレスに変換した変換結果情
    報を格納するアドレス変換結果格納手段と、 上記仮想アドレスをアドレス変換する前に上記変換結果
    情報に基づき上記仮想アドレスに該当する変換結果情報
    があるかどうかを検索するアドレス変換結果検索手段
    と、 上記二重化構成情報が二重化構成を指示する場合一つの
    仮想アドレスに二つの物理アドレスを対応させるアドレ
    ス対応手段とを備え、 上記二重化構成情報が二重化構成を指示している場合の
    上記CPUから上記物理メモリへ書き込み処理の際に、 上記アドレス変換結果検索手段は、上記書き込み処理の
    仮想アドレスを物理アドレスに変換する際にこの仮想ア
    ドレスに該当する変換結果情報がある場合、上記該当す
    る変換結果情報が二つある時は変換を終了し上記物理メ
    モリに書き込み、上記該当する変換結果情報が一つの時
    は上記アドレス対応手段により上記仮想アドレスに二つ
    の物理アドレスを対応させ上記物理メモリに書き込み、
    上記仮想アドレスに該当する変換結果情報が無い場合、
    上記アドレス対応手段により上記仮想アドレスに二つの
    物理アドレスを対応させ上記物理メモリに書き込み、 上記CPUから物理メモリへの読み込み処理の際に、 上記アドレス変換結果検索手段は、上記読み込み処理の
    仮想アドレスを物理アドレスに変換する際にこの仮想ア
    ドレスに該当する変換結果情報がある場合、上記該当す
    る変換結果情報が一つの時はこの変換結果情報に基づき
    アドレス変換し上記物理メモリから読み込み、上記該当
    する変換結果情報が二つの場合は任意の一方の変換結果
    情報に基づきアドレス変換し上記物理メモリから読み込
    むことを特徴とするメモリ制御装置。
  2. 【請求項2】 上記二重化構成情報が二重化構成を指示
    している場合、 上記物理メモリへの書き込みまたは読み込み処理の際に
    障害が発生した時には、上記二つの物理アドレスの内障
    害が発生した物理アドレスに対応した物理メモリのペー
    ジヘのアドレス変換のマッピングを切り離し、障害が発
    生していない物理アドレスに対応した物理メモリのペー
    ジの内容を新しい別のページに格納してマッピングする
    マッピング手段とを備えたことを特徴とする請求項1記
    載のメモリ制御装置。
  3. 【請求項3】 CPUとこのCPUが制御する物理メモ
    リとを備え上記CPUの指示により上記物理メモリへ指
    定の物理アドレスに基づき読み書きを行うメモリ制御装
    置において、 上記物理メモリを二重化構成とするかしないかの二重化
    構成情報を格納するステータス格納手段と、 上記物理メモリを二重化構成とする為に予め設定したオ
    フセット値を格納するオフセット格納手段と、 上記二重化構成情報が二重化構成を指示している場合、
    指定の物理アドレスに上記オフセット値を加算した物理
    アドレスであるオフセット物理アドレスを生成するアド
    レス生成手段と、 上記二重化構成情報が二重化構成を指示している場合、
    上記物理メモリへの書き込み処理の際指定の物理アドレ
    ス及びオフセット物理アドレスの二つのアドレスへ書き
    込みを行う書き込み手段と、 上記二重化構成情報が二重化構成を指示している場合、
    上記物理メモリへの読み込み処理の際指定の物理アドレ
    スから読み込むを行う読み込み手段とを備えたことを特
    徴とするメモリ制御装置。
  4. 【請求項4】 上記二重化構成情報が二重化構成を指示
    している場合、 上記物理メモリへの書き込みまたは読み込み処理の際に
    障害が発生した時には、空きメモリを確保し、上記二重
    化構成情報を一時的に一重化構成を指示する設定にし、
    上記指定の物理アドレスとオフセット物理アドレスに対
    応したメモリの内障害が発生していないメモリの内容を
    空きメモリに格納し、再び上記二重化構成情報を二重化
    構成を指示する設定にする二重化メモリ制御手段を備え
    たことを特徴とする請求項3記載のメモリ制御装置。
  5. 【請求項5】 CPUとこのCPUが制御する物理メモ
    リと上記CPUの指示により仮想アドレスを物理アドレ
    スに変換し上記物理メモリへの読み書きを行うアドレス
    変換装置とを備えたメモリ制御装置のメモリ制御方法に
    おいて、 上記アドレス変換装置は、 上記CPUが指定する仮想アドレスを物理アドレスに変
    換する際メモリを二重化構成にするかしないかの二重化
    構成情報を格納しておき、 上記仮想アドレスを物理アドレスに変換した変換結果情
    報を格納しておき、 上記二重化構成情報が二重化構成を指示している場合の
    上記CPUから上記物理メモリへ書き込み処理の際に、 上記書き込み処理の仮想アドレスをアドレス変換する前
    に上記変換結果情報に基づき上記仮想アドレスに該当す
    る変換結果情報があるかどうかを検索し、この仮想アド
    レスに該当する変換結果情報がある場合、上記該当する
    変換結果情報が二つある時は変換を終了し上記物理メモ
    リに書き込み、上記該当する変換結果情報が一つの時は
    上記仮想アドレスに二つの物理アドレスを対応させ上記
    物理メモリに書き込み、上記仮想アドレスに該当する変
    換結果情報が無い場合、上記仮想アドレスに二つの物理
    アドレスを対応させ上記物理メモリに書き込み、 上記CPUから物理メモリへの読み込み処理の際に、 上記読み込み処理の仮想アドレスをアドレス変換する前
    に上記変換結果情報に基づき上記仮想アドレスに該当す
    る変換結果情報があるかどうかを検索し、この仮想アド
    レスに該当する変換結果情報がある場合、上記該当する
    変換結果情報が一つの時はこの変換結果情報に基づきア
    ドレス変換し上記物理メモリから読み込み、上記該当す
    る変換結果情報が二つの場合は任意の一方の変換結果情
    報に基づきアドレス変換し上記物理メモリから読み込む
    ことを特徴とするメモリ制御方法。
  6. 【請求項6】 上記二重化構成情報が二重化構成を指示
    している場合、 上記物理メモリへの書き込みまたは読み込み処理の際に
    障害が発生した時には、上記二つの物理アドレスの内障
    害が発生した物理アドレスに対応した物理メモリのペー
    ジヘのアドレス変換のマッピングを切り離し、障害が発
    生していない物理アドレスに対応した物理メモリのペー
    ジの内容を新しい別のページに格納してマッピングする
    ことを特徴とする請求項5記載のメモリ制御方法。
  7. 【請求項7】 CPUとこのCPUが制御する物理メモ
    リとを備え上記CPUの指示により上記物理メモリへ指
    定の物理アドレスに基づき読み書きを行うメモリ制御装
    置のメモリ制御方法において、 上記物理メモリを二重化構成とするかしないかの二重化
    構成情報を格納しておき、 上記物理メモリを二重化構成とする為に予め設定したオ
    フセット値を格納しておき、 上記二重化構成情報が二重化構成を指示している場合、
    上記物理メモリへの書き込み処理の際指定の物理アドレ
    ス及びこの指定の物理アドレスへ上記オフセット値を加
    算した物理アドレスの二つのアドレスへ書き込みを行
    い、 上記二重化構成情報が二重化構成を指示している場合、
    上記物理メモリへの読み込み処理の際指定の物理アドレ
    スから読み込むを行うことを特徴とするメモリ制御方
    法。
  8. 【請求項8】 上記二重化構成情報が二重化構成を指示
    している場合、 上記物理メモリへの書き込みまたは読み込み処理の際に
    障害が発生した時には、空きメモリを確保し、上記二重
    化構成情報を一時的に一重化構成を指示する設定にし、
    上記指定の物理アドレスとこの指定の物理アドレスに上
    記オフセット値を加算した物理アドレスに対応したメモ
    リの内障害が発生していないメモリの内容を空きメモリ
    に格納し、再び上記二重化構成情報を二重化構成を指示
    する設定にすることを特徴とする請求項7記載のメモリ
    制御方法。
JP9122163A 1997-05-13 1997-05-13 メモリ制御装置、及びメモリ制御方法 Pending JPH10312338A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9122163A JPH10312338A (ja) 1997-05-13 1997-05-13 メモリ制御装置、及びメモリ制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9122163A JPH10312338A (ja) 1997-05-13 1997-05-13 メモリ制御装置、及びメモリ制御方法

Publications (1)

Publication Number Publication Date
JPH10312338A true JPH10312338A (ja) 1998-11-24

Family

ID=14829153

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9122163A Pending JPH10312338A (ja) 1997-05-13 1997-05-13 メモリ制御装置、及びメモリ制御方法

Country Status (1)

Country Link
JP (1) JPH10312338A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005135396A (ja) * 2003-10-30 2005-05-26 Microsoft Corp アドレス変換制御のためのシャドウ・ページテーブル
WO2010117518A2 (en) * 2009-03-31 2010-10-14 Intel Corporation Control of on-die system fabric blocks
US9632557B2 (en) 2011-09-30 2017-04-25 Intel Corporation Active state power management (ASPM) to reduce power consumption by PCI express components
US9710375B2 (en) 2014-05-29 2017-07-18 International Business Machines Corporation Writing an address conversion table for nonvolatile memory wear leveling
CN107111560A (zh) * 2014-12-04 2017-08-29 高通股份有限公司 用于在非统一存储器架构中提供改进的延迟的系统和方法

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005135396A (ja) * 2003-10-30 2005-05-26 Microsoft Corp アドレス変換制御のためのシャドウ・ページテーブル
WO2010117518A2 (en) * 2009-03-31 2010-10-14 Intel Corporation Control of on-die system fabric blocks
WO2010117518A3 (en) * 2009-03-31 2011-01-13 Intel Corporation Control of on-die system fabric blocks
US8225069B2 (en) 2009-03-31 2012-07-17 Intel Corporation Control of on-die system fabric blocks
US8819388B2 (en) 2009-03-31 2014-08-26 Intel Corporation Control of on-die system fabric blocks
US9632557B2 (en) 2011-09-30 2017-04-25 Intel Corporation Active state power management (ASPM) to reduce power consumption by PCI express components
US9710375B2 (en) 2014-05-29 2017-07-18 International Business Machines Corporation Writing an address conversion table for nonvolatile memory wear leveling
CN107111560A (zh) * 2014-12-04 2017-08-29 高通股份有限公司 用于在非统一存储器架构中提供改进的延迟的系统和方法

Similar Documents

Publication Publication Date Title
US8966315B2 (en) System-directed checkpointing implementation using a hypervisor layer
JP4248510B2 (ja) 計算機システム、ディスク装置およびデータ更新制御方法
JP3176157B2 (ja) ディスクアレイ装置及びそのデータ更新方法
US6591335B1 (en) Fault tolerant dual cache system
JP3561002B2 (ja) ディスク装置
JPH04205519A (ja) データ復元中のライト方法
JPWO2008099786A1 (ja) メモリ障害復旧方法、情報処理装置およびプログラム
JP2810593B2 (ja) 記憶装置
US7890838B2 (en) Storage apparatus having nonvolatile storage module
JPH10312338A (ja) メモリ制御装置、及びメモリ制御方法
JP2004213470A (ja) ディスクアレイ装置及びディスクアレイ装置におけるデータ書き込み方法
JP2002099390A (ja) ディスク制御装置
US7657719B2 (en) Controller for a copy operation between a host computer and hard disks, a control method thereof, and a recording medium storing a program for executing the control method
JPH06230903A (ja) ディスクアレイ装置の障害回復方法、およびディスクアレイ装置
JPS6011950A (ja) 二重化メモリシステム
JP3793544B2 (ja) ディスクアレイ装置及びその制御方法
JP3043662B2 (ja) データバックアップ方式
JPH10240620A (ja) コンピュータシステムおよび同システムにおけるチェックポイントイメージ保存方法
JPH07319637A (ja) ディスク装置の制御装置およびディスク装置の制御方 法
JPS63184145A (ja) 記憶障害回復装置
JPS62166456A (ja) 情報処理装置
JP2004213684A (ja) 半導体ディスク装置
JPS63293653A (ja) メモリ多重化方式
JP2746102B2 (ja) 磁気ディスク装置障害時業務データファイルワンポイントバックアップ方式
JP2526726B2 (ja) 多重化ファイル復旧方式