JPH1011039A - Crtディスプレイ装置 - Google Patents

Crtディスプレイ装置

Info

Publication number
JPH1011039A
JPH1011039A JP8165568A JP16556896A JPH1011039A JP H1011039 A JPH1011039 A JP H1011039A JP 8165568 A JP8165568 A JP 8165568A JP 16556896 A JP16556896 A JP 16556896A JP H1011039 A JPH1011039 A JP H1011039A
Authority
JP
Japan
Prior art keywords
synchronizing signal
ddc
display device
level
ddc1
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8165568A
Other languages
English (en)
Inventor
Hiroshi Hatakeyama
央 畠山
Kikuo Tomita
喜久雄 冨田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP8165568A priority Critical patent/JPH1011039A/ja
Publication of JPH1011039A publication Critical patent/JPH1011039A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【課題】パソコンとディスプレ装置間における、DDC
機能の対応レベル(DDC1/DDC2)の不適合を防
止する。 【解決手段】CRTディスプレイ装置で、同期信号の入
力状態を監視し、DDCレベルをDDC2からDDC1
へリセットする手段を設ける。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、DDC機能を備え
るディスプレイ装置に係り、特に、パソコンとディスプ
レ装置間におけるDDCレベル不適合の防止に好適なデ
ィスプレイ装置に関する。
【0002】
【従来の技術】パソコンと接続する各周辺装置の自動環
境設定機能(Windows 95におけるPlug& Play機能)を実
現するディスプレイ装置の機能として、DDC機能が公
知である。
【0003】DDC機能は、パソコンやビデオカード,
ディスプレイのメーカにより組織されるアメリカの規格
標準化団体であるVESA(Video Electronic Standards As
sociation)が、自動環境設定機能を実現する上でのディ
スプレイ装置を対象として提唱したDDC規格(Display
Data Channel Standard ver.1.0 rev.0 1994年8月1
2日発行)において規定される機能である。
【0004】DDC機能によって実現される主な機能
は、接続されるパソコンに対して、ディスプレイ装置が
対応可能な解像度情報等のデータ(以下EDID (=Extende
d Display IDentification))を送信する通信機能であ
る。通信のプロトコルが2種類用意されており、それぞ
れDDC1およびDDC2と呼ばれるレベルで使用され
る。
【0005】ホストであるパソコンはDDC1かDDC
2のどちらかをサポートすれば良いが、ディスプレイ装
置側は、DDC1およびDDC2の両方をサポートしな
ければならないとDDC規格に規定されている。
【0006】通信で使用される信号は図2に示すように
3本で、双方向のシリアルデータラインであるSDA,
DDC1のクロックとして使用されるVCLK,DDC
2のクロックとして使用されるSCLである。但し、V
CLKは従来から映像表示用に用意されている垂直同期
信号ラインを兼用する仕様となっている。
【0007】接続されるパソコンに合わせて、ディスプ
レイ装置側が2種類の通信プロトコルを切り換える手順
は、図3に示すフローの通りで、電源起動後、ディスプ
レイ装置は、DDC1として起動し、パソコンからのV
CLK(垂直同期信号)が入力されたら、そのVCLK
に同期してEDIDデータをサイクリックにSDAライ
ンに出力,送信する。パソコンのDDCレベルがDDC
1の場合、パソコン自体が出力しているVCLKに同期
してEDIDデータを受信,解読し、対応処理を実施す
る。パソコンのDDCレベルがDDC2の場合、通信を
行うために、SCLラインに最大100kHzのクロッ
クを出力してくるので、ディスプレイ装置側は、通信が
行わていない場合はプルアップ抵抗によりハイレベルと
なっているSCLラインが、一度でもローレベルへ遷移
したら、VCLKに同期したデータ出力を停止し、DD
CレベルをDDC1からDDC2へ変更する。そして、
パソコンからのEDIDデータの送信要求コマンドを待
つ。パソコンはディスプレイ装置にEDIDデータの送
信要求コマンドを送信し、SCLラインのクロックに同
期してディスプレイ装置から送信されるEDIDデータ
を受信し、解読,対応処理を実施する。
【0008】
【発明が解決しようとする課題】従来技術は、一度DD
CレベルをDDC1からDDC2に遷移させたら、電源
オフによってリセットされるまで、DDC1へ復帰しな
くてもよい規格仕様になっているため、一度DDC2の
パソコンに接続されたディスプレイ装置を、電源を投入
したまま他のDDC1のパソコンに接続した場合、パソ
コンのDDCレベルがDDC1であるにもかかわらず、
ディスプレイ装置がDDC2であるため、パソコンはE
DIDデータの受信が不可能な状態に陥ってしまう。
【0009】
【課題を解決するための手段】課題を解決するために、
本発明は入力される同期信号の状態を監視し、DDCレ
ベルをリセットする手段を備える。
【0010】入力される同期信号の状態を監視し、一定
時間以上の同期信号未入力を検出した後に、再び同期信
号の入力を検出した場合、DDCレベルのリセット処理
を実行する。
【0011】
【発明の実施の形態】図2は本発明の実施例を示したも
のである。CRT1および高圧制御回路2,映像増幅回
路3,偏向回路4,電源回路5を備えたCRTディスプ
レイ装置に、マイコン6,D/Aコンバータ7,メモリ
8を設ける。
【0012】以下にマイコンにより同期信号の入力状態
を監視し、DDCレベルをDDC2からDDC1にリセ
ットする処理を説明する。
【0013】処理フローチャートを図1に示す。
【0014】SCLラインのハイからローへの遷移を検
出により、DDCレベルをDDC1からDDC2へ遷移
させた後、同期信号の入力状態を監視し、一定時間以上
の未入力を検出した場合に、DDCレベルをDDC1へ
リセットする。
【0015】この処理を図4により詳細に説明する。
【0016】まず、水平および垂直の同期信号の入力の
有無を判別する(Step1)。水平および垂直の両方の同
期信号が未入力であった場合、同期信号が未入力の状態
になってから、規定時間(例:0.1 秒)が経過したか
どうか判断する(Step5)。規定時間が経過している場
合、同期信号未入力フラグをセットする(Step6)。次
に、同期信号が再び検出され、同期信号未入力フラグが
セットされている場合(Step2)、同期信号未入力フラグ
をクリアし(Step3)、DDCレベルをDDC1にリセッ
トする。
【0017】
【発明の効果】本発明により、一度DDC2のパソコン
に接続されたディスプレイ装置を、電源を投入したまま
他のDDC1のパソコンに接続した場合であっても、パ
ソコンとディスプレ装置間におけるDDCレベルの不適
合を防止し、ディスプレイ装置はEDIDデータをパソ
コンに確実に提供することができる。
【図面の簡単な説明】
【図1】本発明の実施例の処理フローチャート。
【図2】従来技術のブロック図。
【図3】従来技術のディスプレイ装置におけるDDCレ
ベルの遷移フローチャート。
【図4】本発明の実施例における同期信号入力状態の監
視処理フローチャート。
【符号の説明】
1…CRT、2…高圧制御回路、3…映像増幅回路、4
…偏向回路、5…電源回路、6…マイコン、7…D/A
コンバータ、8…メモリ、9…映像信号ケーブル、10
…パソコン。

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】クロック信号であるSCL信号線の状態に
    より、DDCレベルをDDC1からDDC2へと一方向
    に状態遷移させるDDC機能を備えるディスプレイ装置
    において、同期信号の入力状態を監視することにより、
    DDC2からDDC1へのリセットを可能とする手段を
    備えることを特徴とするディスプレイ装置。
  2. 【請求項2】請求項1において、専用の信号線を用いる
    こと無く、既存の同期信号の状態を監視することによ
    り、DDC2からDDC1へのリセットを可能とする手
    段を備えるディスプレイ装置。
  3. 【請求項3】請求項1において、同期信号の一定時間以
    上の未入力状態を検出することにより、DDC2からD
    DC1へのリセットを可能とする手段を備えるディスプ
    レイ装置。
JP8165568A 1996-06-26 1996-06-26 Crtディスプレイ装置 Pending JPH1011039A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8165568A JPH1011039A (ja) 1996-06-26 1996-06-26 Crtディスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8165568A JPH1011039A (ja) 1996-06-26 1996-06-26 Crtディスプレイ装置

Publications (1)

Publication Number Publication Date
JPH1011039A true JPH1011039A (ja) 1998-01-16

Family

ID=15814841

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8165568A Pending JPH1011039A (ja) 1996-06-26 1996-06-26 Crtディスプレイ装置

Country Status (1)

Country Link
JP (1) JPH1011039A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6859200B2 (en) 2000-12-27 2005-02-22 Samsung Electronics, Co., Ltd. Display apparatus and control method
US6943753B2 (en) 2001-07-17 2005-09-13 Nec-Mitsubishi Electric Visual Systems Corporation Input channel switching control device for display monitor and method of controlling input channel switching of display monitor

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6859200B2 (en) 2000-12-27 2005-02-22 Samsung Electronics, Co., Ltd. Display apparatus and control method
US6943753B2 (en) 2001-07-17 2005-09-13 Nec-Mitsubishi Electric Visual Systems Corporation Input channel switching control device for display monitor and method of controlling input channel switching of display monitor

Similar Documents

Publication Publication Date Title
US6943753B2 (en) Input channel switching control device for display monitor and method of controlling input channel switching of display monitor
US7295194B2 (en) Apparatus and method for outputting different display identification data depending on type of connector
US8031268B2 (en) Audio over a standard video cable
JP2635837B2 (ja) ディスプレイシステム
WO2007023939A1 (ja) 信号ソース装置
WO2007049556A1 (ja) 映像音声出力装置
EP1672922A2 (en) Electronic device and method of controlling same
JP2006019890A (ja) 映像信号受信装置及び映像信号受信方法
US6661411B1 (en) Device and method for repeatedly updating the function of a monitor
US6845277B1 (en) Hardware monitoring process having on screen display capability
WO2018116399A1 (ja) 映像表示機器、映像表示機器の接続方法及びマルチ表示システム
US11785286B2 (en) Display apparatus, display control method, and storage medium
KR20060061139A (ko) 디스플레이장치 및 그 제어방법
KR20050013865A (ko) 멀티미디어 시스템에서의 디스플레이 자동 제어 장치 및방법
JPH1011039A (ja) Crtディスプレイ装置
KR100433873B1 (ko) 디지털 인터페이스로 연결된 기기들간의 hpd 구현 방법및 그 장치
KR100377226B1 (ko) 디스플레이장치 및 그 제어방법
US20190074985A1 (en) Information processing apparatus and information processing method
KR19980075417A (ko) 디스플레이 장치의 ddc 에러 방지 회로 및 방법
CN114173077B (zh) 控制方法及电子设备
JP2011035452A (ja) 電子機器および電子機器の制御方法
KR19990032800A (ko) 모니터에 있어서 시험 패턴 발생회로 및 방법
KR100518809B1 (ko) 스위칭 노이즈가 적은 이동형 디스플레이장치 및 이동형디스플레이장치의 제어방법
KR20010077302A (ko) 모니터의 전원 제어장치 및 방법
KR20100138452A (ko) 영상기기의 hdmi 제어 방법 및 그 방법을 채용한 영상기기