JPH09222871A - Driving device of plasma display panel - Google Patents
Driving device of plasma display panelInfo
- Publication number
- JPH09222871A JPH09222871A JP8053930A JP5393096A JPH09222871A JP H09222871 A JPH09222871 A JP H09222871A JP 8053930 A JP8053930 A JP 8053930A JP 5393096 A JP5393096 A JP 5393096A JP H09222871 A JPH09222871 A JP H09222871A
- Authority
- JP
- Japan
- Prior art keywords
- row electrode
- brightness level
- control signal
- pulse
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Abstract
Description
【0001】[0001]
【0001】[0001]
【0002】[0002]
【発明の属する技術分野】本発明は、プラズマディスプ
レイパネルの駆動装置に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving device for a plasma display panel.
【0003】[0003]
【0002】[0002]
【0004】[0004]
【従来の技術】プラズマディスプレイパネルは、周知の
如く、薄型の2次画面表示器の1つとして近時種々の研
究がなされており、その1つにメモリ機能を有する交流
放電型マトリクス方式のプラズマディスプレイパネルが
知られている。2. Description of the Related Art As is well known, various researches have recently been made on a plasma display panel as one of thin secondary screen displays, and one of them is an AC discharge type matrix plasma display having a memory function. Display panels are known.
【0005】図3は、かかるプラズマディスプレイパネ
ルを含むプラズマディスプレイ装置の概略構成を示す図
である。FIG. 3 is a diagram showing a schematic configuration of a plasma display device including such a plasma display panel.
【0006】[0006]
【0003】かかる図3において、駆動装置100は、
入力されたビデオ信号を1画素毎に対応したディジタル
の画素データに変換して、この画素データに対応した画
素データパルスをPDP(プラズマディスプレイパネ
ル)11の列電極D1 〜Dm に印加する。PDP11
は、上記列電極D1 〜Dm 、及びかかる列電極と直交し
且つX及びYなる一対にて1行を構成する行電極X1 〜
Xn 及びY1 〜Yn を備えている。これら列電極及び行
電極対各々は図示せぬ誘電体を挟んで形成されており、
1つの列電極及び行電極対が交差する部分に1つの画素
セルが形成される。In FIG. 3, the drive unit 100 is
The input video signal is converted into digital pixel data corresponding to each pixel, and pixel data pulses corresponding to the pixel data are applied to the column electrodes D 1 to D m of the PDP (plasma display panel) 11. PDP11
Are the column electrodes D 1 to D m , and the row electrodes X 1 to X 1 which are orthogonal to the column electrodes and constitute one row with a pair of X and Y.
And a X n and Y 1 to Y n. Each of these column electrode and row electrode pairs is formed with a dielectric (not shown) in between,
One pixel cell is formed at a portion where one column electrode and one row electrode pair intersect.
【0007】[0007]
【0004】駆動装置100は、上記PDP11の全て
の上記行電極対間に強制的に放電励起せしめて壁電荷を
形成させるためのリセット書込みパルスRPx及びRP
yを発生してこれらをPDP11の行電極X1 〜Xn 及
びY1 〜Yn 夫々に印加する。The driving device 100 has reset write pulses RPx and RP for forming wall charges by forcibly performing discharge excitation between all the row electrode pairs of the PDP 11.
It generates a y applying these people to the row electrodes X 1 to X n and Y 1 to Y n husband PDP 11.
【0008】又、駆動装置100は、PDP11に上記
画素データを書き込むための走査パルスSP、放電発光
を維持するための維持パルスIPx及びIPy、更に、
維持放電発光を停止させるための消去パルスEPの各々
を発生してこれらをPDP11の行電極X1 〜Xn 及び
Y1 〜Yn に印加する。Further, the driving apparatus 100 has a scan pulse SP for writing the pixel data in the PDP 11, sustain pulses IPx and IPy for maintaining discharge light emission, and
Sustain discharge light emission is generated each erase pulse EP for stopping applying them to the row electrodes X 1 to X n and Y 1 to Y n of the PDP 11.
【0009】[0009]
【0005】上記のPDPで階調表示を行う場合、例え
ば画素データが8ビットであれば、1フレーム(フィー
ルド)を8つのサブフィールドに分割して、各サブフィ
ールドの表示期間をビットの桁毎に重み付けて発光時間
(回数)を異ならせる。When gradation display is performed by the above PDP, for example, if pixel data is 8 bits, one frame (field) is divided into eight subfields, and the display period of each subfield is set for each digit of bits. To make the light emission time (number of times) different.
【0010】詳述すると、最下位ビット(LSB)から
最上位ビット(MSB)までの各ビットの何れかに対応
したサブフィールドの面順次走査では画素データの該当
ビットが発光論理値”1”の画素だけでビット位置の羃
乗に対応したパルス分の発光が行われるように発光制御
が行われる。すなわち、LSBからMSBに至る各ビッ
ト対応のサブフィールドでは、それぞれ順に例えば1,
2,4,8,16,32,64,128…パルス分の発
光期間において発光が行われるように制御される。そし
て、発光期間の和によって、各画素ごとに例えば表示デ
ータが8ビットであれば256階調の映像が表示され
る。More specifically, in the field sequential scanning of the subfield corresponding to any of the bits from the least significant bit (LSB) to the most significant bit (MSB), the corresponding bit of the pixel data has the light emission logical value "1". The light emission control is performed so that the light emission for the pulse corresponding to the power of the bit position is performed only by the pixel. That is, in the subfield corresponding to each bit from the LSB to the MSB, for example,
2, 4, 8, 16, 32, 64, 128 ... It is controlled so that light emission is performed in a light emission period of pulses. Then, according to the sum of the light emission periods, if the display data is, for example, 8 bits for each pixel, an image of 256 gradations is displayed.
【0011】[0011]
【0006】[0006]
【0012】[0012]
【発明が解決しようとする課題】上述のPDPにおい
て、行電極Y1 〜Yn 及びX1 〜Xn は、ITO酸化イ
ンジウム等からなる透明電極であり、数十〜数100オ
ームの表面抵抗をもっている。よって、発光画素数が多
くなってかかる行電極に流れる電流量が多くなると上記
表面抵抗による電圧降下分も増加することになり、これ
により放電時の発光量が低下するという問題が発生す
る。In the above PDP, the row electrodes Y 1 to Y n and X 1 to X n are transparent electrodes made of ITO indium oxide or the like and have a surface resistance of tens to hundreds of ohms. There is. Therefore, when the number of light emitting pixels increases and the amount of current flowing through the row electrode increases, the amount of voltage drop due to the surface resistance also increases, which causes a problem that the amount of light emission during discharge decreases.
【0013】従って、発光画素の数が変化すれば、輝度
の低下(電圧降下量)も変化し、輝度むらが生じること
になる。さらに、PDPのように1フレームを複数のサ
ブフィールドに分割し、発光回数を変調して階調表示を
行う場合、各サブフィールド毎に輝度低下量に差が生
じ、階調の乱れが生じる。Therefore, if the number of light emitting pixels changes, the decrease in brightness (the amount of voltage drop) also changes, resulting in uneven brightness. Further, when one frame is divided into a plurality of sub-fields such as a PDP and gradation display is performed by modulating the number of times of light emission, a difference in brightness reduction amount occurs between the sub-fields and gradation is disturbed.
【0014】また、電圧降下量が変化すれば、駆動電圧
のマージンが減少し、表示動作が不安定になる。Further, if the amount of voltage drop changes, the margin of the drive voltage decreases and the display operation becomes unstable.
【0015】本発明は上述の問題に鑑みてなされたもの
であり、行電極における電圧降下の変化を防止して安定
した表示動作を行うことができるプラズマディスプレイ
パネルの駆動装置を提供することを目的とする。The present invention has been made in view of the above problems, and an object of the present invention is to provide a driving device for a plasma display panel, which can prevent a change in voltage drop in a row electrode and perform a stable display operation. And
【0016】[0016]
【0007】[0007]
【0017】[0017]
【課題を解決するための手段】請求項1の発明に係わる
プラズマディスプレイパネルの駆動装置は、複数の行電
極と、行電極に対向して交差するよう配置された複数の
列電極と、行電極を駆動する行電極駆動手段と列電極を
駆動する列電極駆動手段とを備え、画素データのビット
数に対応して1フレームの表示期間を複数のサブフィー
ルドに分割し、各サブフィールドの発光回数をビットの
重み付けに対応して異ならせて階調表示を行うプラズマ
ディスプレイパネルの駆動装置であって、輝度レベルに
対応した制御信号を発生させる制御信号発生手段と、制
御信号に応じて、行電極を駆動する行電極駆動パルスの
電圧を制御する電圧制御手段とを有し、輝度レベルが増
加した場合、行電極パルスの電圧を増加させることを特
徴とする。According to a first aspect of the present invention, there is provided a plasma display panel driving apparatus, comprising a plurality of row electrodes, a plurality of column electrodes arranged so as to face and intersect the row electrodes, and a row electrode. A row electrode driving means for driving a column electrode and a column electrode driving means for driving a column electrode, and a display period of one frame is divided into a plurality of subfields according to the number of bits of pixel data. Is a driving device for a plasma display panel that performs gradation display by differently depending on the weighting of bits, comprising a control signal generating means for generating a control signal corresponding to a brightness level, and a row electrode according to the control signal. And a voltage control unit for controlling the voltage of the row electrode drive pulse for driving the row electrode drive pulse. When the brightness level increases, the voltage of the row electrode pulse is increased.
【0018】請求項2の発明に係わるプラズマディスプ
レイパネルの駆動装置は、請求項1記載のプラズマディ
スプレイパネルの駆動装置であって、行電極駆動パルス
が、放電を維持するための維持パルスを含むことを特徴
とする。A plasma display panel driving apparatus according to a second aspect of the present invention is the plasma display panel driving apparatus according to the first aspect, wherein the row electrode driving pulse includes a sustain pulse for sustaining discharge. Is characterized by.
【0019】請求項3の発明に係わるプラズマディスプ
レイパネルの駆動装置は、請求項1又は2に記載のプラ
ズマディスプレイパネルの駆動装置であって、制御信号
発生手段は、1フレーム又は1サブフィールド分の画素
データに基づいて得られた輝度レベルに対応した信号を
制御信号として発生することを特徴とする。A plasma display panel drive apparatus according to a third aspect of the present invention is the plasma display panel drive apparatus according to the first or second aspect, wherein the control signal generating means is for one frame or one subfield. It is characterized in that a signal corresponding to the brightness level obtained based on the pixel data is generated as a control signal.
【0020】請求項4の発明に係わるプラズマディスプ
レイパネルの駆動装置は、請求項1又は2に記載のプラ
ズマディスプレイパネルの駆動装置であって、制御信号
発生手段は、行電極に流れる放電電流に基づいて得られ
た輝度レベルに対応した信号を制御信号として発生する
ことを特徴とする。A plasma display panel driving device according to a fourth aspect of the present invention is the plasma display panel driving device according to the first or second aspect, wherein the control signal generating means is based on a discharge current flowing through the row electrodes. It is characterized in that a signal corresponding to the obtained brightness level is generated as a control signal.
【0021】[0021]
【0008】[0008]
【0022】[0022]
【作用】本発明のプラズマディスプレイパネルの駆動装
置では、輝度レベルに対応して行電極パルスの電圧を制
御するように構成し、表示期間を複数のサブフィールド
に分割した1フレーム又は1サブフィールド分の画素デ
ータに基づいて得られた輝度レベルに対応した信号を制
御信号として用いることにより、行電極における電圧降
下の変化を防止して安定した表示動作を行うことができ
る。また、行電極に流れる放電電流に基づいて得られた
輝度レベルに対応した信号を制御信号とすることによ
り、行電極における電圧降下の変化を防止して安定した
表示動作を行うことができる。In the plasma display panel driving apparatus of the present invention, the voltage of the row electrode pulse is controlled in accordance with the brightness level, and the display period is divided into a plurality of subfields for one frame or one subfield. By using the signal corresponding to the brightness level obtained based on the pixel data of 1 as the control signal, it is possible to prevent the change of the voltage drop in the row electrode and perform the stable display operation. Further, by using a signal corresponding to the brightness level obtained based on the discharge current flowing in the row electrode as the control signal, it is possible to prevent a change in the voltage drop in the row electrode and perform a stable display operation.
【0023】[0023]
【0009】[0009]
【0024】[0024]
【発明の実施の形態】図1は、本発明によるプラズマデ
ィスプレイパネルの駆動装置の構成を示す図である。図
1において、ビデオ信号処理回路1は、供給された複合
ビデオ信号から赤色映像成分に対応したRビデオ信号、
緑色映像信号成分に対応したGビデオ信号、及び青色映
像成分に対応したBビデオ信号を夫々分離抽出して、こ
れらをA/D変換回路2に供給する。同期分離回路3
は、上記複合ビデオ信号中から水平及び垂直同期信号を
抽出してこれらをタイミングパルス発生回路4に供給す
る。タイミングパルス発生回路4は、これら水平及び垂
直同期信号に基づいた種々のタイミングパルスを発生す
る。A/D変換回路2は、タイミングパルス発生回路4
から供給されたタイミングパルスに同期して、上記Rビ
デオ信号、Gビデオ信号及びBビデオ信号各々を夫々デ
ィジタルのR画素データ、G画素データ及びB画素デー
タに変換して、これらをフレームメモリ5に供給する。1 is a diagram showing the configuration of a driving device for a plasma display panel according to the present invention. In FIG. 1, a video signal processing circuit 1 includes an R video signal corresponding to a red image component from the supplied composite video signal,
The G video signal corresponding to the green image signal component and the B video signal corresponding to the blue image component are separated and extracted, and these are supplied to the A / D conversion circuit 2. Sync separation circuit 3
Extracts horizontal and vertical synchronizing signals from the composite video signal and supplies them to the timing pulse generating circuit 4. The timing pulse generation circuit 4 generates various timing pulses based on these horizontal and vertical synchronization signals. The A / D conversion circuit 2 includes a timing pulse generation circuit 4
The R video signal, the G video signal, and the B video signal are converted into digital R pixel data, G pixel data, and B pixel data, respectively, in synchronization with the timing pulse supplied from Supply.
【0025】[0025]
【0010】メモリ制御回路6は、タイミングパルス発
生回路4から供給されたタイミングパルスに同期した書
込信号及び読出信号をフレームメモリ5に供給する。フ
レームメモリ5は、かかる書込信号に応じて、上記A/
D変換回路2から供給された各画素データを順次取り込
む。又、フレームメモリ5は、かかる読出信号に応じ
て、このフレームメモリ5内に記憶されている画素デー
タを順次読み出して次段の出力処理回路10へ供給す
る。The memory control circuit 6 supplies a write signal and a read signal synchronized with the timing pulse supplied from the timing pulse generation circuit 4 to the frame memory 5. The frame memory 5 responds to the write signal with the above A /
Each pixel data supplied from the D conversion circuit 2 is sequentially taken in. Further, the frame memory 5 sequentially reads the pixel data stored in the frame memory 5 according to the read signal and supplies the pixel data to the output processing circuit 10 in the next stage.
【0026】[0026]
【0011】読出タイミング信号発生回路9は、画素デ
ータパルスの供給タイミングに対応したタイミング信号
を発生してこれを出力処理回路10に供給する。The read timing signal generation circuit 9 generates a timing signal corresponding to the supply timing of the pixel data pulse and supplies it to the output processing circuit 10.
【0027】読出タイミング信号発生回路9は、放電発
光を実施すべく、放電発光を開始させるための走査パル
ス、放電状態を維持させるための維持パルス、及び放電
発光を停止させるための消去パルス各々のPDPに対す
る印加供給タイミング信号を発生してこれらを行電極駆
動パルス発生回路13に供給する。出力処理回路10
は、上記フレームメモリ5から供給された画素データ1
フィールド毎に分割された各サブフィールドに対応する
画素データを生成し、これらを読出タイミング信号発生
回路9からのタイミング信号に同期して画素データパル
ス発生回路14に供給する。The read timing signal generation circuit 9 receives a scan pulse for starting discharge light emission, a sustain pulse for maintaining a discharge state, and an erase pulse for stopping discharge light emission in order to perform discharge light emission. Application supply timing signals for the PDP are generated and these are supplied to the row electrode drive pulse generation circuit 13. Output processing circuit 10
Is the pixel data 1 supplied from the frame memory 5
Pixel data corresponding to each subfield divided for each field is generated, and these are supplied to the pixel data pulse generation circuit 14 in synchronization with the timing signal from the read timing signal generation circuit 9.
【0028】[0028]
【0012】行電極駆動パルス発生回路13は、読出タ
イミング信号発生回路9から供給された各種タイミング
信号に対応して、上記走査パルス、維持パルス、及び消
去パルスを夫々発生してPDPの行電極Y1 〜Yn 及び
X1 〜Xn に供給する。画素データパルス発生回路14
は、出力処理回路10から供給された1フィールド分の
画素データの論理「1」又は「0」夫々に対応した電圧
値を有する画素データパルスを発生してこれを各行毎に
分割し、この分割した各行毎の画素データパルスを時分
割にて列電極D1 〜Dm へ印加する。The row electrode drive pulse generation circuit 13 generates the scan pulse, the sustain pulse, and the erase pulse in response to the various timing signals supplied from the read timing signal generation circuit 9, and the row electrode Y of the PDP. Supply 1 to Y n and X 1 to X n . Pixel data pulse generation circuit 14
Generates a pixel data pulse having a voltage value corresponding to the logic "1" or "0" of the pixel data for one field supplied from the output processing circuit 10, and divides this pulse for each row. The pixel data pulse for each row is applied to the column electrodes D 1 to D m by time division.
【0029】[0029]
【0013】PDP11は、行電極駆動パルス発生回路
13から上記走査パルスが印加された際に画素データパ
ルスに対応した放電発光を開始して、上記維持パルスが
印加されている期間に亘ってこの発光状態を維持する。
その後、行電極駆動パルス発生回路13から上記消去パ
ルスが印加されることにより放電発光を停止する。この
ように、行電極駆動パルスは、走査パルス、維持パル
ス、消去パルスなどを含む。The PDP 11 starts discharge light emission corresponding to the pixel data pulse when the scan pulse is applied from the row electrode drive pulse generation circuit 13, and this light emission is continued for the period in which the sustain pulse is applied. Stay in the state.
Then, the row electrode drive pulse generation circuit 13 applies the erase pulse to stop the discharge light emission. As described above, the row electrode drive pulse includes a scan pulse, a sustain pulse, an erase pulse, and the like.
【0030】輝度レベル検出回路7は、1フレーム分、
又は、1サブフィールド分の画素データに基づいて、例
えば1フレーム、又は1サブフィールドにおける発光画
素の数をカウントし、その値により平均輝度レベルを検
出し、平均輝度レベル検出信号をコントローラ8に供給
する。The brightness level detecting circuit 7 is for one frame,
Alternatively, based on the pixel data for one subfield, for example, the number of light emitting pixels in one frame or one subfield is counted, the average brightness level is detected by the value, and the average brightness level detection signal is supplied to the controller 8. To do.
【0031】また、電流検出回路12は、行電極X,Y
に流れる放電電流を検出し、その値に応じた電流レベル
検出信号をコントローラ8に供給する。Further, the current detection circuit 12 includes row electrodes X and Y.
The discharge current flowing to the controller 8 is detected, and a current level detection signal corresponding to the value is supplied to the controller 8.
【0032】この電流値は、平均輝度レベルに応じて変
化するものである。コントローラ8は、平均輝度レベル
検出信号、又は電流レベル検出信号に応答して維持パル
スの電圧を制御する電圧制御信号を行電極駆動パルス発
生回路13に供給する。This current value changes according to the average brightness level. The controller 8 supplies a voltage control signal for controlling the voltage of the sustain pulse to the row electrode drive pulse generation circuit 13 in response to the average brightness level detection signal or the current level detection signal.
【0033】[0033]
【0014】図2は、行電極駆動パルス発生回路13と
読出タイミング信号発生回路とコントローラとの詳細な
構成を示す。FIG. 2 shows a detailed structure of the row electrode drive pulse generating circuit 13, the read timing signal generating circuit and the controller.
【0034】行電極駆動供給電源Vs202からの電圧
は、電圧制御器201を通じ、読出タイミング信号発生
回路からの行電極駆動パルス発生用タイミング信号20
7でスイッチされるSW206を経由して行電極Xi ,
Yj 駆動信号209として出力される。電圧制御器20
1は、誤差増幅器203からの誤差信号で制御され、誤
差増幅器203の入力は、電圧制御器201の出力と基
準電圧205にコントローラからの電流検出又はサブフ
ィールドの放電セル数に比例した電圧制御信号208を
加算器204で加算した信号であり、一般の安定化電源
と同様に、電圧制御器201の出力が加算器204の出
力と等しくなるように動作する。The voltage from the row electrode drive power supply Vs202 is passed through the voltage controller 201 to the row electrode drive pulse generation timing signal 20 from the read timing signal generation circuit.
Row electrode X i via SW 206 switched at 7,
It is output as a Y j drive signal 209. Voltage controller 20
1 is controlled by the error signal from the error amplifier 203, and the input of the error amplifier 203 is a voltage control signal proportional to the output of the voltage controller 201 and the reference voltage 205, current detection from the controller, or the number of discharge cells in the subfield. This is a signal obtained by adding 208 to the adder 204, and operates so that the output of the voltage controller 201 becomes equal to the output of the adder 204, similarly to a general stabilized power supply.
【0035】[0035]
【0015】以上のような構成とすることにより、例え
ばフレームメモリ5の画素データの各サブフィールドに
対応する画素データから発光セル数をカウントし、発光
セル数に比例した電圧制御信号をコントローラ8で発生
させ、発光セル数が多い程、行電極駆動電圧を増加させ
ることで、行電極における電圧降下の輝度に対する影響
を補償することができる。また、電流検出回路12によ
り、行電極X,Yに流れる放電電流を検出し、その値に
応じた電流レベル検出信号をコントローラ8に供給し、
電圧制御信号を発生させることで同様に行電極における
電圧降下の輝度に対する影響を補償することができる。With the above configuration, for example, the number of light emitting cells is counted from the pixel data corresponding to each subfield of the pixel data of the frame memory 5, and the controller 8 outputs a voltage control signal proportional to the number of light emitting cells. As the number of light emitting cells is increased and the row electrode driving voltage is increased, the influence of the voltage drop in the row electrodes on the luminance can be compensated. Further, the current detection circuit 12 detects the discharge current flowing in the row electrodes X and Y, and supplies the current level detection signal corresponding to the value to the controller 8,
By generating the voltage control signal, the influence of the voltage drop in the row electrode on the brightness can be similarly compensated.
【0036】[0036]
【0016】[0016]
【0037】[0037]
【発明の効果】本発明のプラズマディスプレイパネルの
駆動装置では、輝度レベルに対応して行電極パルスの電
圧を制御するように構成し、複数の領域に分割した1フ
レーム又は1サブフィールド分の画素データに基づいて
得られた輝度レベルに対応した信号を制御信号として用
いることにより、行電極における電圧降下の変化による
表示輝度むらを防止して安定した表示動作を行うことが
できる。また、行電極に流れる放電電流に基づいて得ら
れた輝度レベルに対応した信号を制御信号とすることに
より、同様な効果を得ることができる。In the plasma display panel driving apparatus of the present invention, the voltage of the row electrode pulse is controlled according to the brightness level, and the pixels for one frame or one subfield are divided into a plurality of regions. By using the signal corresponding to the brightness level obtained based on the data as the control signal, it is possible to prevent the display brightness unevenness due to the change of the voltage drop in the row electrode and perform the stable display operation. The same effect can be obtained by using a signal corresponding to the brightness level obtained based on the discharge current flowing in the row electrode as the control signal.
【図1】本発明によるプラズマディスプレイパネルの駆
動装置の構成を示す図である。FIG. 1 is a diagram showing a configuration of a driving device of a plasma display panel according to the present invention.
【図2】本発明の行電極駆動パルス発生回路、読出タイ
ミング信号発生回路及びコントローラの詳細な構成を示
す図である。FIG. 2 is a diagram showing a detailed configuration of a row electrode drive pulse generation circuit, a read timing signal generation circuit and a controller of the present invention.
【図3】マトリクス方式プラズマディスプレイパネルを
含むプラズマディスプレイ装置の概略構成を示す図であ
る。FIG. 3 is a diagram showing a schematic configuration of a plasma display device including a matrix type plasma display panel.
1 ・・・・・ ビデオ信号処理 2 ・・・・・ A/D 3 ・・・・・ 同期分離 4 ・・・・・ タイミングパルス発生 5 ・・・・・ フレームメモリ 6 ・・・・・ メモリ制御 7 ・・・・・ 輝度レベル検出 8 ・・・・・ コントローラ 9 ・・・・・ 読出タイミング信号発生回路 10 ・・・・・ 出力処理 11 ・・・・・ PDP 12 ・・・・・ 電流検出 13 ・・・・・ 行電極駆動パルス発生 14 ・・・・・ 画素データパルス発生回路 100 ・・・・・ 駆動装置 201 ・・・・・ 電圧制御 202 ・・・・・ 行電極駆動供給電源Vs 203 ・・・・・ 誤差増幅 204 ・・・・・ 加算 205 ・・・・・ 基準電圧 206 ・・・・・ SW 207 ・・・・・ 行電極駆動パルス発生用タイミン
グ信号 208 ・・・・・ 電圧制御信号 209 ・・・・・ 行電極Xi ,Yj 駆動信号1 ・ ・ ・ Video signal processing 2 ・ ・ ・ ・ ・ A / D 3 ・ ・ ・ ・ ・ Synchronous separation 4 ・ ・ ・ Timing pulse generation 5 ・ ・ ・ Frame memory 6 ・ ・ ・ Memory Control 7 ・ ・ ・ ・ ・ Brightness level detection 8 ・ ・ ・ Controller 9 ・ ・ ・ ・ ・ Read timing signal generation circuit 10 ・ ・ ・ Output processing 11 ・ ・ ・ PDP 12 ・ ・ ・ Current Detection 13 ・ ・ ・ Row electrode drive pulse generation 14 ・ ・ ・ ・ ・ Pixel data pulse generation circuit 100 ・ ・ ・ Drive device 201 ・ ・ ・ Voltage control 202 ・ ・ ・ ・ ・ Row electrode drive power supply Vs 203 ・ ・ ・ ・ ・ Error amplification 204 ・ ・ ・ ・ ・ Addition 205 ・ ・ ・ ・ ・ Reference voltage 206 ・ ・ ・ SW 207 ・ ・ ・ Row electrode drive pulse generation timing signal 208 ・ ・ ・・ Voltage control signal 209 ----- row electrodes Xi, Yj drive signal
【手続補正書】[Procedure amendment]
【提出日】平成9年1月16日[Submission date] January 16, 1997
【手続補正1】[Procedure amendment 1]
【補正対象書類名】明細書[Document name to be amended] Statement
【補正対象項目名】発明の詳細な説明[Correction target item name] Detailed description of the invention
【補正方法】変更[Correction method] Change
【補正内容】[Correction contents]
【発明の詳細な説明】Detailed Description of the Invention
【0001】[0001]
【発明の属する技術分野】本発明は、プラズマディスプ
レイパネルの駆動装置に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a driving device for a plasma display panel.
【0002】[0002]
【従来の技術】プラズマディスプレイパネルは、周知の
如く、薄型の2次画面表示器の1つとして近時種々の研
究がなされており、その1つにメモリ機能を有する交流
放電型マトリクス方式のプラズマディスプレイパネルが
知られている。図3は、かかるプラズマディスプレイパ
ネルを含むプラズマディスプレイ装置の概略構成を示す
図である。2. Description of the Related Art As is well known, various researches have recently been made on a plasma display panel as one of thin secondary screen displays, and one of them is an AC discharge type matrix plasma display having a memory function. Display panels are known. FIG. 3 is a diagram showing a schematic configuration of a plasma display device including such a plasma display panel.
【0003】かかる図3において、駆動装置100は、
入力されたビデオ信号を1画素毎に対応したディジタル
の画素データに変換して、この画素データに対応した画
素データパルスをPDP(プラズマディスプレイパネ
ル)11の列電極D1〜Dmに印加する。PDP11
は、上記列電極Dl〜Dm、及びかかる列電極と直交し
且つX及びYなる一対にて1行を構成する行電極Xl〜
Xn及びYl〜Ynを備えている。これら列電極及び行
電極対各々は図示せぬ誘電体を挟んで形成されており、
1つの列電極及び行電極対が交差する部分に1つの画素
セルが形成される。In FIG. 3, the drive unit 100 is
Converts the input video signal into digital pixel data corresponding to each pixel, and applies the pixel data pulse corresponding to the pixel data to the column electrodes D 1 to D m of the PDP (plasma display panel) 11. PDP11
Are the column electrodes D 1 to D m and the row electrodes X 1 to D m which are orthogonal to the column electrodes and which form one row by a pair of X and Y.
X n and Y 1 to Y n are provided. Each of these column electrode and row electrode pairs is formed with a dielectric (not shown) in between,
One pixel cell is formed at a portion where one column electrode and one row electrode pair intersect.
【0004】駆動装置100は、上記PDP11の全て
の上記行電極対間に強制的に放電励起せしめて壁電荷を
形成させるためのリセット書込みパルスRPx及びRP
yを発生してこれらをPDP11の行電極Xl〜Xn及
びYl〜Yn夫々に印加する。又、駆動装置100は、
PDP11に上記画素データを書き込むための走査パル
スSP、放電発光を維持するための維持パルスIPx及
びIPy、更に、維持放電発光を停止させるための消去
パルスEPの各々を発生してこれらをPDP11の行電
極Xl〜Xn及びYl〜Ynに印加する。The driving device 100 has reset write pulses RPx and RP for forming wall charges by forcibly performing discharge excitation between all the row electrode pairs of the PDP 11.
It generates a y applying these people to the row electrodes X l to X n and Y l to Y n husband PDP 11. Further, the drive device 100 is
A scan pulse SP for writing the pixel data in the PDP 11, sustain pulses IPx and IPy for sustaining discharge light emission, and an erase pulse EP for stopping sustain discharge light emission are generated to generate these pulses in the row of the PDP 11. The electrodes X 1 to X n and Y 1 to Y n are applied.
【0005】上記のPDPで階調表示を行う場合、例え
ば画素データが8ビットであれば、1フレーム(フィー
ルド)を8つのサブフィールドに分割して、各サブフィ
ールドの表示期間をビットの桁毎に重み付けて発光時間
(回数)を異ならせる。詳述すると、最下位ビット(L
SB)から最上位ビット(MSB)までの各ビットの何
れかに対応したサブフィールドの面順次走査では画素デ
ータの該当ビットが発光論理値”1”の画素だけでビッ
ト位置の翼乗に対応したパルス分の発光が行われるよう
に発光制御が行われる。すなわち、LSBからMSBに
至る各ビット対応のサブフィールドでは、それぞれ順に
例えば1,2,4,8,16,32,64,128…パ
ルス分の発光期間において発光が行われるように制御さ
れる。そして、発光期間の和によって、各画素ごとに例
えば表示データが8ビットであれば256階調の映像が
表示される。When gradation display is performed by the above PDP, for example, if pixel data is 8 bits, one frame (field) is divided into eight subfields, and the display period of each subfield is set for each digit of bits. To make the light emission time (number of times) different. Specifically, the least significant bit (L
In the field sequential scanning of the subfield corresponding to each of the bits from SB) to the most significant bit (MSB), only the pixel whose corresponding bit of the pixel data has the light emission logical value "1" corresponds to the bit position. Light emission control is performed so that light emission for pulses is performed. That is, in the subfield corresponding to each bit from the LSB to the MSB, light emission is controlled to be sequentially performed in the light emission period of, for example, 1, 2, 4, 8, 16, 32, 64, 128 ... Pulses. Then, according to the sum of the light emission periods, if the display data is, for example, 8 bits for each pixel, an image of 256 gradations is displayed.
【0006】[0006]
【発明が解決しようとする課題】上述のPDPにおい
て、行電極Yl〜Yn及びXl〜Xnは、ITO酸化イ
ンジウム等からなる透明電極であり、数十〜数100オ
ームの表面抵抗をもっている。よって、発光画素数が多
くなってかかる行電極に流れる電流量が多くなると上記
表面抵抗による電圧降下分も増加することになり、これ
により放電時の発光量が低下するという問題が発生す
る。従って、発光画素の数が変化すれば、輝度の低下
(電圧降下量)も変化し、輝度むらが生じることにな
る。さらに、PDPのように1フレームを複数のサブフ
ィールドに分割し、発光回数を変調して階調表示を行う
場合、各サブフィールド毎に輝度低下量に差が生じ、階
調の乱れが生じる。また、電圧降下量が変化すれば、駆
動電圧のマージンが減少し、表示動作が不安定になる。
本発明は上述の問題に鑑みてなされたものであり、行電
極における電圧降下の変化を防止して安定した表示動作
を行うことができるプラズマディスプレイパネルの駆動
装置を提供することを目的とする。In the above PDP, the row electrodes Y 1 to Y n and X 1 to X n are transparent electrodes made of ITO indium oxide or the like and have a surface resistance of tens to hundreds of ohms. There is. Therefore, when the number of light emitting pixels increases and the amount of current flowing through the row electrode increases, the amount of voltage drop due to the surface resistance also increases, which causes a problem that the amount of light emission during discharge decreases. Therefore, if the number of light emitting pixels changes, the decrease in brightness (the amount of voltage drop) also changes, resulting in uneven brightness. Further, when one frame is divided into a plurality of sub-fields such as a PDP and gradation display is performed by modulating the number of times of light emission, a difference in brightness reduction amount occurs between the sub-fields and gradation is disturbed. Also, if the amount of voltage drop changes, the margin of the drive voltage decreases and the display operation becomes unstable.
The present invention has been made in view of the above problems, and an object of the present invention is to provide a driving device for a plasma display panel, which can prevent a change in voltage drop at a row electrode and perform a stable display operation.
【0007】[0007]
【課題を解決するための手段】請求項1の発明に係わる
プラズマディスプレイパネルの駆動装置は、複数の行電
極と、行電極に対向して交差するよう配置された複数の
列電極と、行電極を駆動する行電極駆動手段と列電極を
駆動する列電極駆動手段とを備え、画素データのビット
数に対応して1フレームの表示期間を複数のサブフィー
ルドに分割し、各サブフィールドの発光回数をビットの
重み付けに対応して異ならせて階調表示を行うプラズマ
ディスプレイパネルの駆動装置であって、輝度レベルに
対応した制御信号を発生させる制御信号発生手段と、制
御信号に応じて、行電極を駆動する行電極駆動パルスの
電圧を制御する電圧制御手段とを有し、輝度レベルが増
加した場合、行電極パルスの電圧を増加させることを特
徴とする。請求項2の発明に係わるプラズマディスプレ
イパネルの駆動装置は、請求項1記載のプラズマディス
プレイパネルの駆動装置であって、行電極駆動パルス
が、放電を維持するための維持パルスを含むことを特徴
とする。請求項3の発明に係わるプラズマディスプレイ
パネルの駆動装置は、請求項1又は2に記載のプラズマ
ディスプレイパネルの駆動装置であって、制御信号発生
手段は、1フレーム又は1サブフィールド分の画素デー
タに基づいて得られた輝度レベルに対応した信号を制御
信号として発生することを特徴とする。請求項4の発明
に係わるプラズマディスプレイパネルの駆動装置は、請
求項1又は2に記載のプラズマディスプレイパネルの駆
動装置であって、制御信号発生手段は、行電極に流れる
放電電流に基づいて得られた輝度レベルに対応した信号
を制御信号として発生することを特徴とする。According to a first aspect of the present invention, there is provided a plasma display panel driving apparatus, comprising a plurality of row electrodes, a plurality of column electrodes arranged so as to face and intersect the row electrodes, and a row electrode. A row electrode driving means for driving a column electrode and a column electrode driving means for driving a column electrode, and a display period of one frame is divided into a plurality of subfields according to the number of bits of pixel data. Is a driving device for a plasma display panel that performs gradation display by differently depending on the weighting of bits, comprising a control signal generating means for generating a control signal corresponding to a brightness level, and a row electrode according to the control signal. And a voltage control unit for controlling the voltage of the row electrode drive pulse for driving the row electrode drive pulse. When the brightness level increases, the voltage of the row electrode pulse is increased. A plasma display panel drive apparatus according to a second aspect of the present invention is the plasma display panel drive apparatus according to the first aspect, wherein the row electrode drive pulse includes a sustain pulse for sustaining discharge. To do. A plasma display panel driving device according to a third aspect of the present invention is the plasma display panel driving device according to the first or second aspect, wherein the control signal generating means generates pixel data for one frame or one subfield. It is characterized in that a signal corresponding to the obtained brightness level is generated as a control signal. A plasma display panel drive device according to a fourth aspect of the present invention is the plasma display panel drive device according to the first or second aspect, wherein the control signal generating means is obtained based on a discharge current flowing through the row electrodes. It is characterized in that a signal corresponding to the brightness level is generated as a control signal.
【0008】[0008]
【作用】本発明のプラズマディスプレイパネルの駆動装
置では、輝度レベルに対応して行電極パルスの電圧を制
御するように構成し、表示期間を複数のサブフィールド
に分割した1フレーム又は1サブフィールド分の画素デ
ータに基づいて得られた輝度レベルに対応した信号を制
御信号として用いることにより、行電極における電圧降
下の変化を防止して安定した表示動作を行うことができ
る。また、行電極に流れる放電電流に基づいて得られた
輝度レベルに対応した信号を制御信号とすることによ
り、行電極における電圧降下の変化を防止して安定した
表示動作を行うことができる。In the plasma display panel driving apparatus of the present invention, the voltage of the row electrode pulse is controlled in accordance with the brightness level, and the display period is divided into a plurality of subfields for one frame or one subfield. By using the signal corresponding to the brightness level obtained based on the pixel data of 1 as the control signal, it is possible to prevent the change of the voltage drop in the row electrode and perform the stable display operation. Further, by using a signal corresponding to the brightness level obtained based on the discharge current flowing in the row electrode as the control signal, it is possible to prevent a change in the voltage drop in the row electrode and perform a stable display operation.
【0009】[0009]
【発明の実施の形態】図1は、本発明によるプラズマデ
ィスプレイパネルの駆動装置の構成を示す図である。図
1において、ビデオ信号処理回路1は、供給された複合
ビデオ信号から赤色映像成分に対応したRビデオ信号、
緑色映像信号成分に対応したGビデオ信号、及び青色映
像成分に対応したBビデオ信号を夫々分離抽出して、こ
れらをA/D変換回路2に供給する。同期分離回路3
は、上記複合ビデオ信号中から水平及び垂直同期信号を
抽出してこれらをタイミングパルス発生回路4に供給す
る。タイミングパルス発生回路4は、これら水平及び垂
直同期信号に基づいた種々のタイミングパルスを発生す
る。A/D変換回路2は、タイミングパルス発生回路4
から供給されたタイミングパルスに同期して、上記Rビ
デオ信号、Gビデオ信号及びBビデオ信号各々を夫々デ
ィジタルのR画素データ、G画素データ及びB画素デー
タに変換して、これらをフレームメモリ5に供給する。1 is a diagram showing the configuration of a driving device for a plasma display panel according to the present invention. In FIG. 1, a video signal processing circuit 1 includes an R video signal corresponding to a red image component from the supplied composite video signal,
The G video signal corresponding to the green image signal component and the B video signal corresponding to the blue image component are separated and extracted, and these are supplied to the A / D conversion circuit 2. Sync separation circuit 3
Extracts horizontal and vertical synchronizing signals from the composite video signal and supplies them to the timing pulse generating circuit 4. The timing pulse generation circuit 4 generates various timing pulses based on these horizontal and vertical synchronization signals. The A / D conversion circuit 2 includes a timing pulse generation circuit 4
The R video signal, the G video signal, and the B video signal are respectively converted into digital R pixel data, G pixel data, and B pixel data in synchronization with the timing pulse supplied from Supply.
【0010】メモリ制御回路6は、タイミングパルス発
生回路4から供給されたタイミングパルスに同期した書
込信号及び読出信号をフレームメモリ5に供給する。フ
レームメモリ5は、かかる書込信号に応じて、上記A/
D変換回路2から供給された各画素データを順次取り込
む。又、フレームメモリ5は、かかる読出信号に応じ
て、このフレームメモリ5内に記憶されている画素デー
タを順次読み出して次段の出力処理回路10へ供給す
る。The memory control circuit 6 supplies a write signal and a read signal synchronized with the timing pulse supplied from the timing pulse generation circuit 4 to the frame memory 5. The frame memory 5 responds to the write signal with the above A /
Each pixel data supplied from the D conversion circuit 2 is sequentially taken in. Further, the frame memory 5 sequentially reads the pixel data stored in the frame memory 5 according to the read signal and supplies the pixel data to the output processing circuit 10 in the next stage.
【0011】読出タイミング信号発生回路9は、画素デ
ータパルスの供給タイミングに対応したタイミング信号
を発生してこれを出力処理回路10に供給する。読出タ
イミング信号発生回路9は、放電発光を実施すべく、放
電発光を開始させるための走査パルス、放電状態を維持
させるための維持パルス、及び放電発光を停止させるた
めの消去パルス各々のPDPに対する印加供給タイミン
グ信号を発生してこれらを行電極駆動パルス発生回路1
3に供給する。出力処理回路10は、上記フレームメモ
リ5から供給された画素データ1フィールド毎に分割さ
れた各サブフィールドに対応する画素データを生成し、
これらを読出タイミング信号発生回路9からのタイミン
グ信号に同期して画素データパルス発生回路14に供給
する。The read timing signal generation circuit 9 generates a timing signal corresponding to the supply timing of the pixel data pulse and supplies it to the output processing circuit 10. The read timing signal generation circuit 9 applies a scan pulse for starting discharge light emission, a sustain pulse for maintaining a discharge state, and an erase pulse for stopping discharge light emission to the PDP in order to perform discharge light emission. A supply timing signal is generated and these are supplied to the row electrode drive pulse generation circuit 1
Supply 3 The output processing circuit 10 generates pixel data corresponding to each sub-field divided for each one field of pixel data supplied from the frame memory 5,
These are supplied to the pixel data pulse generation circuit 14 in synchronization with the timing signal from the read timing signal generation circuit 9.
【0012】行電極駆動パルス発生回路13は、読出タ
イミング信号発生回路9から供給された各種タイミング
信号に対応して、上記走査パルス、維持パルス、及び消
去パルスを夫々発生してPDPの行電極Yl〜Yn及び
Xl〜Xnに供給する。画素データパルス発生回路14
は、出力処理回路10から供給された1フィールド分の
画素データの論理「1」又は「0」夫々に対応した電圧
値を有する画素データパルスを発生してこれを各行毎に
分割し、この分割した各行毎の画素データパルスを時分
割にて列電極Dl〜Dmへ印加する。The row electrode drive pulse generation circuit 13 generates the scan pulse, the sustain pulse, and the erase pulse in response to the various timing signals supplied from the read timing signal generation circuit 9, and the row electrode Y of the PDP. supplied to the l ~Y n and X l ~X n. Pixel data pulse generation circuit 14
Generates a pixel data pulse having a voltage value corresponding to the logic "1" or "0" of the pixel data for one field supplied from the output processing circuit 10, and divides this pulse for each row. The pixel data pulse for each row is applied to the column electrodes D 1 to D m by time division.
【0013】PDP11は、行電極駆動パルス発生回路
13から上記走査パルスが印加された際に画素データパ
ルスに対応した放電発光を開始して、上記維持パルスが
印加されている期間に亘ってこの発光状態を維持する。
その後、行電極駆動パルス発生回路13から上記消去パ
ルスが印加されることにより放電発光を停止する。この
ように、行電極駆動パルスは、走査パルス、維持パル
ス、消去パルスなどを含む。輝度レベル検出回路7は、
1フレーム分、又は、1サブフィールド分の画素データ
に基づいて、例えば1フレーム、又は1サブフィールド
における発光画素の数をカウントし、その値により平均
輝度レベルを検出し、平均輝度レベル検出信号をコント
ローラ8に供給する。また、電流検出回路12は、行電
極X,Yに流れる放電電流を検出し、その値に応じた電
流レベル検出信号をコントローラ8に供給する。この電
流値は、平均輝度レベルに応じて変化するものである。
コントローラ8は、平均輝度レベル検出信号、又は電流
レベル検出信号に応答して維持パルスの電圧を制御する
電圧制御信号を行電極駆動パルス発生回路13に供給す
る。The PDP 11 starts discharge light emission corresponding to the pixel data pulse when the scan pulse is applied from the row electrode drive pulse generation circuit 13, and this light emission is continued for the period in which the sustain pulse is applied. Stay in the state.
Then, the row electrode drive pulse generation circuit 13 applies the erase pulse to stop the discharge light emission. As described above, the row electrode drive pulse includes a scan pulse, a sustain pulse, an erase pulse, and the like. The brightness level detection circuit 7
Based on the pixel data for one frame or one subfield, for example, the number of light emitting pixels in one frame or one subfield is counted, the average brightness level is detected by the value, and the average brightness level detection signal is obtained. Supply to the controller 8. Further, the current detection circuit 12 detects the discharge current flowing through the row electrodes X and Y, and supplies a current level detection signal corresponding to the value to the controller 8. This current value changes according to the average brightness level.
The controller 8 supplies a voltage control signal for controlling the voltage of the sustain pulse to the row electrode drive pulse generation circuit 13 in response to the average brightness level detection signal or the current level detection signal.
【0014】図2は、行電極駆動パルス発生回路13と
読出タイミング信号発生回路とコントローラとの詳細な
構成を示す。行電極駆動供給電源Vs202からの電圧
は、電圧制御器201を通じ、読出タイミング信号発生
回路からの行電極駆動パルス発生用タイミング信号20
7でスイッチされるSW206を経由して行電極Xi・
Yj駆動信号209として出力される。電圧制御器20
1は、誤差増幅器203からの誤差信号で制御され、誤
差増幅器203の入力は、電圧制御器201の出力と基
準電圧205にコントローラからの電流検出又はサブフ
ィールドの放電セル数に比例した電圧制御信号208を
加算器204で加算した信号であり、一般の安定化電源
と同様に、電圧制御器201の出力が加算器204の出
力と等しくなるように動作する。FIG. 2 shows a detailed structure of the row electrode drive pulse generating circuit 13, the read timing signal generating circuit and the controller. The voltage from the row electrode drive power supply Vs202 is supplied to the row electrode drive pulse generation timing signal 20 from the read timing signal generation circuit through the voltage controller 201.
Row electrode X i via SW 206 switched by 7
It is output as the Y j drive signal 209. Voltage controller 20
1 is controlled by the error signal from the error amplifier 203, and the input of the error amplifier 203 is a voltage control signal proportional to the output of the voltage controller 201 and the reference voltage 205, current detection from the controller, or the number of discharge cells in the subfield. This is a signal obtained by adding 208 to the adder 204, and operates so that the output of the voltage controller 201 becomes equal to the output of the adder 204, similarly to a general stabilized power supply.
【0015】以上のような構成とすることにより、例え
ばフレームメモリ5の画素データの各サブフィールドに
対応する画素データから発光セル数をカウントし、発光
セル数に比例した電圧制御信号をコントローラ8で発生
させ、発光セル数が多い程、行電極駆動電圧を増加させ
ることで、行電極における電圧降下の輝度に対する影響
を補償することができる。また、電流検出回路12によ
り、行電極X,Yに流れる放電電流を検出し、その値に
応じた電流レベル検出信号をコントローラ8に供給し、
電圧制御信号を発生させることで同様に行電極における
電圧降下の輝度に対する影響を補償することができる。With the above configuration, for example, the number of light emitting cells is counted from the pixel data corresponding to each subfield of the pixel data of the frame memory 5, and the controller 8 outputs a voltage control signal proportional to the number of light emitting cells. As the number of light emitting cells is increased and the row electrode driving voltage is increased, the influence of the voltage drop in the row electrodes on the luminance can be compensated. Further, the current detection circuit 12 detects the discharge current flowing in the row electrodes X and Y, and supplies the current level detection signal corresponding to the value to the controller 8,
By generating the voltage control signal, the influence of the voltage drop in the row electrode on the brightness can be similarly compensated.
【0016】[0016]
【発明の効果】本発明のプラズマディスプレイパネルの
駆動装置では、輝度レベルに対応して行電極パルスの電
圧を制御するように構成し、複数の領域に分割した1フ
レーム又は1サブフィールド分の画素データに基づいて
得られた輝度レベルに対応した信号を制御信号として用
いることにより、行電極における電圧降下の変化による
表示輝度むらを防止して安定した表示動作を行うことが
できる。また、行電極に流れる放電電流に基づいて得ら
れた輝度レベルに対応した信号を制御信号とすることに
より、同様な効果を得ることができる。In the plasma display panel driving apparatus of the present invention, the voltage of the row electrode pulse is controlled according to the brightness level, and the pixels for one frame or one subfield are divided into a plurality of regions. By using the signal corresponding to the brightness level obtained based on the data as the control signal, it is possible to prevent the display brightness unevenness due to the change of the voltage drop in the row electrode and perform the stable display operation. The same effect can be obtained by using a signal corresponding to the brightness level obtained based on the discharge current flowing in the row electrode as the control signal.
Claims (4)
交差するよう配置された複数の列電極と、前記行電極を
駆動する行電極駆動手段と前記列電極を駆動する列電極
駆動手段とを備え、画素データのビット数に対応して1
フレームの表示期間を複数のサブフィールドに分割し、
各サブフィールドの発光回数をビットの重み付けに対応
して異ならせて階調表示を行うプラズマディスプレイパ
ネルの駆動装置であって、 輝度レベルに対応した制御信号を発生させる制御信号発
生手段と、前記制御信号に応じて、前記行電極を駆動す
る行電極駆動パルスの電圧を制御する電圧制御手段とを
有し、前記輝度レベルが増加した場合、前記行電極パル
スの電圧を増加させることを特徴とするプラズマディス
プレイパネルの駆動装置。1. A plurality of row electrodes, a plurality of column electrodes arranged so as to face and intersect with the row electrodes, a row electrode driving means for driving the row electrodes, and a column electrode drive for driving the column electrodes. And 1 corresponding to the number of bits of pixel data.
Divide the display period of the frame into multiple subfields,
A driving device for a plasma display panel, which performs gradation display by changing the number of times of light emission of each subfield according to bit weighting, comprising: a control signal generating means for generating a control signal corresponding to a brightness level; A voltage control means for controlling the voltage of the row electrode drive pulse for driving the row electrode according to a signal, and increasing the voltage of the row electrode pulse when the brightness level increases. Driving device for plasma display panel.
るための維持パルスを含むことを特徴とする請求項1記
載のプラズマディスプレイパネルの駆動装置。2. The driving device of the plasma display panel according to claim 1, wherein the row electrode driving pulse includes a sustain pulse for sustaining discharge.
は1サブフィールド分の画素データに基づいて得られた
輝度レベルに対応した信号を前記制御信号として発生す
ることを特徴とする請求項1又は2に記載のプラズマデ
ィスプレイパネルの駆動装置。3. The control signal generating means generates, as the control signal, a signal corresponding to a brightness level obtained based on pixel data for one frame or one subfield. 2. The drive device for the plasma display panel according to 2.
流れる放電電流に基づいて得られた輝度レベルに対応し
た信号を前記制御信号として発生することを特徴とする
請求項1又は2に記載のプラズマディスプレイパネルの
駆動装置。4. The control signal generating means generates a signal corresponding to a brightness level obtained based on a discharge current flowing through the row electrode as the control signal. Device for plasma display panel.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8053930A JPH09222871A (en) | 1996-02-16 | 1996-02-16 | Driving device of plasma display panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8053930A JPH09222871A (en) | 1996-02-16 | 1996-02-16 | Driving device of plasma display panel |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH09222871A true JPH09222871A (en) | 1997-08-26 |
Family
ID=12956461
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8053930A Pending JPH09222871A (en) | 1996-02-16 | 1996-02-16 | Driving device of plasma display panel |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH09222871A (en) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1463024A2 (en) * | 2003-03-26 | 2004-09-29 | Pioneer Corporation | Apparatus, method and processing program embodied in a recording medium for driving plasma display panel |
KR100502327B1 (en) * | 2000-03-11 | 2005-07-20 | 삼성에스디아이 주식회사 | Apparatus for driving plasma display panel |
KR100583085B1 (en) * | 2004-04-21 | 2006-05-25 | 엘지전자 주식회사 | Device and Method for Driving Plasma Display Panel |
KR100648703B1 (en) * | 2005-07-07 | 2006-11-23 | 삼성에스디아이 주식회사 | Plasma display and driving method thereof |
CN100401357C (en) * | 2002-09-04 | 2008-07-09 | 皇家飞利浦电子股份有限公司 | Electroluminescent display devices |
JP2009151345A (en) * | 2009-04-10 | 2009-07-09 | Hitachi Ltd | Method and device for driving plasma display |
US7679626B2 (en) * | 2001-08-01 | 2010-03-16 | Canon Kabushiki Kaisha | Drive control device for a display apparatus, video image display apparatus and method of controlling the driving of the video image display apparatus |
JP2010092075A (en) * | 2010-01-25 | 2010-04-22 | Hitachi Ltd | Method and device for driving plasma display |
WO2013125199A1 (en) * | 2012-02-24 | 2013-08-29 | パナソニック株式会社 | Image display system |
DE10009858B4 (en) * | 2000-03-01 | 2015-11-26 | Grundig Multimedia B.V. | Method and device for improving the contrast of a pulse width-controlled image display device |
-
1996
- 1996-02-16 JP JP8053930A patent/JPH09222871A/en active Pending
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10009858B4 (en) * | 2000-03-01 | 2015-11-26 | Grundig Multimedia B.V. | Method and device for improving the contrast of a pulse width-controlled image display device |
KR100502327B1 (en) * | 2000-03-11 | 2005-07-20 | 삼성에스디아이 주식회사 | Apparatus for driving plasma display panel |
US7679626B2 (en) * | 2001-08-01 | 2010-03-16 | Canon Kabushiki Kaisha | Drive control device for a display apparatus, video image display apparatus and method of controlling the driving of the video image display apparatus |
US7839365B2 (en) | 2002-09-04 | 2010-11-23 | Koninklijke Philips Electronics N.V. | Control of current supplied by a transistor to a pixel in an electroluminescent display device |
CN100401357C (en) * | 2002-09-04 | 2008-07-09 | 皇家飞利浦电子股份有限公司 | Electroluminescent display devices |
US8593379B2 (en) | 2002-09-04 | 2013-11-26 | Koninklijke Philips N.V. | System and method for determining an overall brightness level of an image to be displayed in a frame period in electroluminescent display devices |
EP1463024A2 (en) * | 2003-03-26 | 2004-09-29 | Pioneer Corporation | Apparatus, method and processing program embodied in a recording medium for driving plasma display panel |
EP1463024A3 (en) * | 2003-03-26 | 2009-04-29 | Pioneer Corporation | Apparatus, method and processing program embodied in a recording medium for driving plasma display panel |
KR100583085B1 (en) * | 2004-04-21 | 2006-05-25 | 엘지전자 주식회사 | Device and Method for Driving Plasma Display Panel |
KR100648703B1 (en) * | 2005-07-07 | 2006-11-23 | 삼성에스디아이 주식회사 | Plasma display and driving method thereof |
JP2009151345A (en) * | 2009-04-10 | 2009-07-09 | Hitachi Ltd | Method and device for driving plasma display |
JP2010092075A (en) * | 2010-01-25 | 2010-04-22 | Hitachi Ltd | Method and device for driving plasma display |
WO2013125199A1 (en) * | 2012-02-24 | 2013-08-29 | パナソニック株式会社 | Image display system |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3544855B2 (en) | Display unit power consumption control method and device, display system including the device, and storage medium storing program for implementing the method | |
JP4636901B2 (en) | Plasma display apparatus and driving method thereof | |
US6624587B2 (en) | Method and apparatus for driving plasma display panel | |
JPH0832903A (en) | Plasma display device | |
US7142175B2 (en) | Method and apparatus for displaying grayscale of plasma display panel | |
JPH09222871A (en) | Driving device of plasma display panel | |
JP2004212645A (en) | Method for driving plasma display panel, and plasma display device | |
KR100465547B1 (en) | Drive method for plasma display panel and plasma display device | |
JPH06332397A (en) | Flat pannel display device | |
KR100515360B1 (en) | Plasma display panel and Driving method thereof | |
JPH0934403A (en) | Drive circuit for display device | |
JP2005122148A (en) | Panel drive method, panel driving device and display panel | |
JPH10319900A (en) | Driving method of plasma display device | |
JPH10222123A (en) | Pdp display device | |
JP2002072951A (en) | Display device and driving method therefor | |
JP2002366084A (en) | Method for driving plasma display panel and plasma display device | |
US20050264486A1 (en) | Plasma display panel and driving method thereof | |
KR100570656B1 (en) | Plasma display panel and power control method thereof | |
JP2006301556A (en) | Display apparatus | |
JPH10177364A (en) | Drive controller for plasma display panel display device | |
JPH1039832A (en) | Plasma display device | |
US20050110711A1 (en) | Method for driving plasma display panel | |
KR20010058723A (en) | Driving device and method of AC plasma display panel | |
KR100493620B1 (en) | Method and apparatus for dispersing sustaing current of plasma display panel | |
KR100911005B1 (en) | Discharge display apparatus wherein brightness is adjusted according to external pressure |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20040217 |